DRP-AI 采用了一種由動(dòng)態(tài)可重構(gòu)處理器(DRP)和 AI-MAC組成的人工智能加速器,該加速器可加速人工智能推理,實(shí)現(xiàn)高速的人工智能推理和低功耗,無(wú)需散熱器或散熱風(fēng)扇就能進(jìn)行實(shí)時(shí)圖像人工智能處理。此外,利用了 DRP技術(shù)高靈活性特點(diǎn)的 OpenCV 加速器,除了可進(jìn)行人工智能推理的圖像預(yù)處理之外,還能在單芯片上實(shí)現(xiàn)人工智能范疇之外的高速圖像處理。
*附件:支持實(shí)時(shí)物體識(shí)別的視覺(jué)人工智能微處理器RZ V2MA數(shù)據(jù)手冊(cè).pdf
特征
- 中央處理器(CPU)和雙倍數(shù)據(jù)速率(DDR)內(nèi)存接口
- 視覺(jué)與人工智能
- 視頻與圖形、顯示
- 高速接口
1 個(gè)千兆以太網(wǎng)接口
1 個(gè) USB3.1 第一代主機(jī) / 外設(shè)接口
1 個(gè)第二代高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn)(PCIe)接口(雙車(chē)道)
2 個(gè)安全數(shù)字輸入輸出(SDIO)3.0 接口
1 個(gè)嵌入式多媒體卡(eMMC)4.5.1 接口 - 封裝形式:倒裝芯片球柵陣列(FCBGA),尺寸為 15×15 毫米,引腳間距為 0.5 毫米
RZ/V2MA框圖
引腳分配
產(chǎn)品陣容
-
微處理器
+關(guān)注
關(guān)注
11文章
2382瀏覽量
84134 -
人工智能
+關(guān)注
關(guān)注
1806文章
48987瀏覽量
249126 -
數(shù)據(jù)手冊(cè)
+關(guān)注
關(guān)注
95文章
6205瀏覽量
43681
發(fā)布評(píng)論請(qǐng)先 登錄
瑞薩電子推出視覺(jué)人工智能專用微處理器(MPU)產(chǎn)品
瑞薩電子推出能處理多個(gè)攝像頭圖像數(shù)據(jù)的全新RZ/V2MA器件
基于嵌入式人工智能的高速圖像處理的微處理器RZ/A2M數(shù)據(jù)手冊(cè)

用于實(shí)時(shí)人類和物體識(shí)別的視覺(jué)-AI ASSP人工智能微處理器RZ/V2M數(shù)據(jù)手冊(cè)

評(píng)論