一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何合理優(yōu)化FPGA架構設計及配方法

e9Zb_gh_8734352 ? 來源:未知 ? 作者:龔婷 ? 2018-03-20 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果符合一些簡單的設計原則,采用最新的Xilinx7系列FPGA架構上實現(xiàn)無線通信。Xilinx公司已經(jīng)創(chuàng)建了典型無線數(shù)據(jù)路徑的設計范例,表明中速級(-2)器件上使用的幾乎100%的 slice資源都支持500 MHz以上的時鐘頻率。如何真正時序高速設計,需要注意一下幾點

影響時鐘頻率的基本規(guī)則

01

DSP48 slice數(shù)與時鐘速率成反比

一般來說DSP48 slice數(shù)與時鐘速率成反比。Block RAM資源也按照階躍函數(shù)隨時鐘速率降低。這在無線電信號處理設計中較常見,其中Block RAM基本上用來按照相對高的采樣率存儲大量函數(shù)運算的系數(shù)集合,例如,DDS(直接數(shù)字合成器)的正弦/余弦值,峰值抵消脈沖產(chǎn)生器中的CFR (波峰因數(shù)衰減)系數(shù),或DPD (數(shù)字預失真)模型中的非線性函數(shù)抽樣。

所以,提供時鐘頻率能夠降低Slice和BlockRAM的資源利用,當時鐘頻率從368.64轉換至491.52 MHz(1.33時鐘比) ,按照比例LUT和FF的數(shù)據(jù)量分別減少了1.34和1.44倍。將時鐘速率從245.76放大一倍至491.52 MHz,這些數(shù)據(jù)減少了1.8倍和1.7倍。這種非線性行為基本上是為執(zhí)行信號處理控制邏輯,不需要按照時鐘頻率進行線性放大。

02

信號采樣率也影響資源利用率

采樣速率為25 Msamples/sec的濾波器帶寬在250 MHz運行時與帶寬在500 MHz運行時相比所需的邏輯資源略降低兩倍。采樣速率為500 Msamples/sec的多相實現(xiàn)帶寬在250 MHz運行時與帶寬在500 MHz時相比,所需的邏輯資源增加兩倍。對邏輯資源使用的一階估計是時鐘頻率增加x倍相當于邏輯利用率減少0.85至1.1倍

高速設計其他注意事項

01

流水線設計

適當?shù)牧魉€程序當然是設計高速程序的關鍵因素,所有的高速設計都推崇流水線設計,在此不做詳細描述

02

合理使用BlockRAM

需要構建一個以上Block RAM的存儲時,可通過選擇最大限度地減少數(shù)據(jù)復用和資源利用的配置優(yōu)化速度。舉例來說, 存儲16位數(shù)據(jù)的16K存儲器最好使用16K × 1位的Block RAM進行構建,而不是1K × 16位的Block RAM.

03

正確使用DSP Slice

DSP slice邏輯本質上可支持較高的時鐘速率。邏輯電平與數(shù)據(jù)路由路徑的數(shù)量限制了速度,因此在構建高速設計時應在每一個或兩個LUT電平上插入一個寄存器

04

合理的層次結構

定義合理的層次結構,按照邏輯分區(qū)將設計劃分成相應的功能模塊。這種層次結構提供便于在層次邊界寄存輸出的方法,從而限制特定模塊的關鍵路徑。這樣分析和修復在單一模塊中定位的時序路徑就很容易。實際上,定位超高時鐘速度時,應在層次結構的一些層級使用多個寄存器級,以優(yōu)化時序并為后端工具留下更多設計空間。好的設計層次結構應該將相關的邏輯集成在一起,使得區(qū)域分組和邏輯壓縮更為有效;

建立適當?shù)膶哟谓Y構可在多個模塊時獲取可重復結果

在模塊級應用實現(xiàn)屬性,可令代碼簡單并具可擴展性,該屬性可傳播該模塊中聲明的所有信號

05

良好的時鐘管理和時鐘分配方法

盡可能減少獨立主時鐘數(shù)量

將時鐘元件放在設計層次結構的頂層,以便在多個模塊共享時鐘,這將減少所需的時鐘資源,提高時序性能,并降低資源和功率利用率

在不相關時鐘域之間使用適當?shù)脑偻郊夹g

限制時鐘“使能”的使用。實際上這條規(guī)則難以實現(xiàn),原因是在多周期實現(xiàn)中時鐘“使能”通常需要評估數(shù)據(jù)樣本或操作符輸出。實現(xiàn)有效的降低功耗技術很有效。在任何情況下,必須適當寄存時鐘使能信號以刪除高扇出 nets

06

復位策略

最小化復位網(wǎng)絡的大小

避免全局復位。

優(yōu)選同步復位,實際上對DSP48邏輯片和Block RAM是強制的。

總結

高速設計時FPGA設計的未來,隨著信號處理能力的增強,F(xiàn)PGA高速設計必不可少。如何合理優(yōu)化FPGA架構設計是我們必須要考慮的問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618662
  • 時鐘
    +關注

    關注

    11

    文章

    1901

    瀏覽量

    133244
  • 無線電信號
    +關注

    關注

    1

    文章

    50

    瀏覽量

    13051

原文標題:高速FPGA系統(tǒng)設計幾條軍規(guī)

文章出處:【微信號:gh_873435264fd4,微信公眾號:FPGA技術聯(lián)盟】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    中型數(shù)據(jù)中心中的差分晶體振蕩器應用與匹配方

    : Spine-Leaf架構交換網(wǎng)絡(如BCM/Marvell平臺)、GPU集群、100G NIC卡、并行文件系統(tǒng)、FPGA平臺、CDR鏈路模塊。 3. 企業(yè)級核心業(yè)務機房 應用背景: 運行ERP、CRM、OLTP系統(tǒng)等
    發(fā)表于 07-01 16:33

    SOA架構開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    為提升汽車SOA架構設計開發(fā)效率,優(yōu)化用戶體驗,我們對PAVELINK.SOA-Converter進行了全新升級。本次2.1.2新版本升級,聚焦于提升軟件性能、擴展功能特性及增強用戶交互體驗。
    的頭像 發(fā)表于 04-09 10:37 ?971次閱讀
    SOA<b class='flag-5'>架構</b>開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    MRAM存儲替代閃存,FPGA升級新技術

    優(yōu)化架構設計和成熟的制程技術,具備內(nèi)置的硬擦除器、錯誤檢測和校正機制,為用戶提供了可靠的開發(fā)環(huán)境。用戶可利用最新的Radiant工具,直接實現(xiàn)MRAM的編程接口,支持多種存儲容量和數(shù)據(jù)速率。利用這些FPGA器件,用戶可以受益于
    發(fā)表于 03-08 00:10 ?686次閱讀

    芯片架構設計的關鍵要素

    芯片架構設計的目標是達到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時間的限制下完成設計任務。
    的頭像 發(fā)表于 03-01 16:23 ?627次閱讀

    如何優(yōu)化 CPLD 性能

    CPLD(復雜可編程邏輯器件)是一種介于簡單PLD(可編程邏輯器件)和FPGA(現(xiàn)場可編程門陣列)之間的可編程邏輯器件。它們通常用于實現(xiàn)中等復雜度的數(shù)字電路設計。優(yōu)化CPLD性能可以通過以下幾個方面
    的頭像 發(fā)表于 01-23 10:03 ?586次閱讀

    焊接技術流程優(yōu)化方法

    焊接是現(xiàn)代制造業(yè)中不可或缺的一部分,廣泛應用于建筑、汽車、航空、船舶等領域。隨著科技的發(fā)展,對焊接技術的要求越來越高,優(yōu)化焊接流程顯得尤為重要。 1. 焊接工藝的優(yōu)化 1.1 選擇合適的焊接方法
    的頭像 發(fā)表于 01-19 13:52 ?1189次閱讀

    提高網(wǎng)絡性能的阻抗優(yōu)化技巧

    提高網(wǎng)絡性能的阻抗優(yōu)化技巧涉及多個層面,包括電路板設計、網(wǎng)絡架構設計、以及具體設備配置等。以下是一些關鍵的阻抗優(yōu)化技巧,旨在提升網(wǎng)絡的整體性能: 一、電路板設計層面的阻抗優(yōu)化
    的頭像 發(fā)表于 12-10 10:09 ?876次閱讀

    大語言模型優(yōu)化生成管理方法

    大語言模型的優(yōu)化生成管理是一個系統(tǒng)工程,涉及模型架構、數(shù)據(jù)處理、內(nèi)容控制、實時響應以及倫理監(jiān)管等多個層面。以下,是對大語言模型優(yōu)化生成管理方法的梳理,由AI部落小編整理。
    的頭像 發(fā)表于 12-02 10:45 ?408次閱讀

    Verilog vhdl fpga

    崗位職責 1.負責FPGA架構設計、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調和測試; 3.負責項目中FPGA設計的相關文檔編寫及維護;任職要求 1.碩士及以上學歷,電子、通信、計算機
    發(fā)表于 11-12 16:40

    如何優(yōu)化SOC芯片性能

    優(yōu)化SOC(System on Chip,系統(tǒng)級芯片)芯片性能是一個復雜而多維的任務,涉及多個方面的優(yōu)化策略。以下是一些關鍵的優(yōu)化措施: 一、架構設
    的頭像 發(fā)表于 10-31 15:50 ?1752次閱讀

    深入理解 Llama 3 的架構設

    在人工智能領域,對話系統(tǒng)的發(fā)展一直是研究的熱點之一。隨著技術的進步,我們見證了從簡單的基于規(guī)則的系統(tǒng)到復雜的基于機器學習的模型的轉變。Llama 3,作為一個假設的先進對話系統(tǒng),其架構設計融合了
    的頭像 發(fā)表于 10-27 14:41 ?1231次閱讀

    如何優(yōu)化FPGA設計的性能

    優(yōu)化FPGA(現(xiàn)場可編程門陣列)設計的性能是一個復雜而多維的任務,涉及多個方面和步驟。以下是一些關鍵的優(yōu)化策略: 一、明確性能指標 確定需求 :首先,需要明確FPGA設計的性能指標,包
    的頭像 發(fā)表于 10-25 09:23 ?975次閱讀

    邊緣計算架構設計最佳實踐

    邊緣計算架構設計最佳實踐涉及多個方面,以下是一些關鍵要素和最佳實踐建議: 一、核心組件與架構設計 邊緣設備與網(wǎng)關 邊緣設備 :包括各種嵌入式設備、傳感器、智能手機、智能攝像頭等,負責采集原始數(shù)據(jù)
    的頭像 發(fā)表于 10-24 14:17 ?1109次閱讀

    FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL

    崗位職責 1.負責FPGA架構設計、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調和測試; 3.負責項目中FPGA設計的相關文檔編寫及維護; 任職要求 1.碩士及以上學歷,電子、通信
    發(fā)表于 09-15 15:23

    優(yōu)化 FPGA HLS 設計

    對 RTL 源代碼進行任何更改即可實現(xiàn)的。 更高水平的性能 要達到更高的性能水平,需要在所有方面進行優(yōu)化——架構設計、代碼和工具。工具設置探索可以克服更高級別設計的性能權衡,而不會失去它首先帶來的生產(chǎn)力優(yōu)勢。這對于高級設計師來說是雙贏。
    發(fā)表于 08-16 19:56