一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

智多晶XSTC_8B10B IP介紹

智多晶 ? 來源:智多晶 ? 2025-04-03 16:30 ? 次閱讀

1智多晶 XSTC_8B10B IP

XSTC_8B10B IP(XSTC:XiST Transmission Channel)是智多晶開發(fā)的一個靈活的,輕量級的高速串行通信的IP。IP在具備SerDes(單通道或多通道)高速串行收發(fā)器之間構(gòu)建出接口簡單,低成本,輕量化的高速率數(shù)據(jù)通信通道,其系統(tǒng)如圖 1-1所示:

fe2454f0-0f5f-11f0-9310-92fbcf53809c.png

圖 1-1 XSTC_8B10B 系統(tǒng)概圖

XSTC_8B10B IP自動初始化通道并維護通道的連接。XSTC通道伙伴是通信的兩端,在通道間可以自由的傳輸數(shù)據(jù)。XSTC幀的長度是任意的,能在任意時間被打斷。在有效數(shù)據(jù)間的間隙會自動插入的空閑來保持鎖定和防止過度的電磁干擾。流控能用來降低傳入的數(shù)據(jù)速率或通過信道發(fā)送簡短的高優(yōu)先級消息。

在沒有數(shù)據(jù)時,空閑被發(fā)送來保持鏈路激活。XSTC_8B10B IP使用8B10B的編解碼規(guī)則來探測單比特和多比特錯誤。過多的比特錯誤,斷開連接,設(shè)備故障會導(dǎo)致IP斷開復(fù)位并嘗試重新初始化通道。

2典型應(yīng)用場景

XTSC_8B10B IP 能廣泛使用:

芯片-芯片連接:使用高速串行連接替代并行總線的連接,IP要求FPGA必須有SerDes高速串行收發(fā)器。

板-板和背板連接:IP能在速率和通道寬度上靈活配置,并在高性能系統(tǒng)中使用。

3XSTC_8B10B IP界面配置

可在選定的模式,然后修改可修改參數(shù),兩者配合達到對IP的配置使用。

fe6b1d04-0f5f-11f0-9310-92fbcf53809c.png

圖 2-1 IP英文配置界面

fe89a198-0f5f-11f0-9310-92fbcf53809c.png

圖 2-2 IP中文配置界面

XSTC_8B10B IP用戶文檔已隨IP發(fā)布,可通過IP界面左下角的用戶指南打開文檔,內(nèi)有IP詳細使用說明。

名詞解釋:

XSTC:XiSTTransmissionChannel

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3556

    瀏覽量

    107068
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1767

    瀏覽量

    151005
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2936

    瀏覽量

    89150
  • 串行通信
    +關(guān)注

    關(guān)注

    4

    文章

    584

    瀏覽量

    35929

原文標題:“芯”技術(shù)分享 | 智多晶 XSTC_8B10B IP介紹

文章出處:【微信號:智多晶,微信公眾號:智多晶】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    USB3.0中8b/10b編解碼器的設(shè)計

    為了在USB 3.0中實現(xiàn)數(shù)據(jù)的8 b/10 b編解碼,把8b/10b編解碼分解成5
    發(fā)表于 11-30 11:38 ?3488次閱讀
    USB3.0中<b class='flag-5'>8b</b>/<b class='flag-5'>10b</b>編解碼器的設(shè)計

    Aurora 8b/10b IP核問題

    小弟最近在調(diào)用Aurora 8b/10b IP模塊時,在用modelsim功能仿真時,一切正常。 但是直接使用了例化后的example,并將Tx和Rx形成了回路下到FPGA板子上
    發(fā)表于 03-09 10:58

    Aurora IP 8b10b如何生成bitfile?

    我開發(fā)了一個應(yīng)用程序,包括Userapp,Aurora IP 8b10b v8.3,兩個FIFO(Tx和Rx)和sram模塊。我使用ISim模擬了總應(yīng)用程序。我得到了所需的結(jié)果?,F(xiàn)在,我的疑問
    發(fā)表于 03-30 08:49

    如何使用Aurora 8B / 10B建立僅傳輸?

    直接在“aurora_8b10b_0_gt_common_wrapper.vhd”中實例化GTXE2_COMMON。我沒有看到任何與GTXE2_COMMON有關(guān)的ip或xci文件。將不勝感激任何幫助。謝謝,馬諾
    發(fā)表于 08-14 08:49

    怎么禁用Aurora IP Core 8B / 10B中的時鐘補償功能?

    大家好,我使用的是Vivado 2016.4和Virtex 7 XC7VX485T FPGA。我需要知道是否有一個選項可以禁用Aurora IP Core 8B / 10B中的時鐘補償功能。我可以看到
    發(fā)表于 08-18 09:43

    基于FPGA的8B10B編解碼設(shè)計

    摘要:為提高8B10B編解碼的工作速度和簡化邏輯方法,提出一種基于FPGA的8B10B編解碼系統(tǒng)設(shè)計方案。與現(xiàn)有的8B
    發(fā)表于 05-26 11:08 ?4066次閱讀
    基于FPGA的<b class='flag-5'>8B</b>/<b class='flag-5'>10B</b>編解碼設(shè)計

    Xilinx 提供的高速多狀態(tài)編碼8b_10b編碼器

    Xilinx FPGA工程例子源碼:Xilinx 提供的高速多狀態(tài)編碼8b_10b編碼器
    發(fā)表于 06-07 15:07 ?26次下載

    8B_10B編碼器新型算法結(jié)構(gòu)的設(shè)計與實現(xiàn)

    8B_10B編碼器新型算法結(jié)構(gòu)的設(shè)計與實現(xiàn)_王方
    發(fā)表于 01-07 21:28 ?1次下載

    一種具有查錯功能的10B_8B解碼器設(shè)計

    一種具有查錯功能的10B_8B解碼器設(shè)計_鄒陳
    發(fā)表于 01-07 21:39 ?2次下載

    基于LVDS總線和8b_10b編碼技術(shù)的高速遠距離傳輸設(shè)計_郭虎

    基于LVDS總線和8b_10b編碼技術(shù)的高速遠距離傳輸設(shè)計_郭虎鋒
    發(fā)表于 01-13 21:40 ?2次下載

    基于PRBS的8B/10B編碼器誤碼率為0設(shè)計

    基于減少8B/10B編碼器占用的邏輯資源和保證該編碼器誤碼率為0的目的,采用查表法和組合邏輯實現(xiàn)相結(jié)合的方法設(shè)計實現(xiàn)了符合嵌入式互連規(guī)范Rapidl0協(xié)議的8B/10B編碼器,通過偽隨
    發(fā)表于 11-06 17:04 ?7次下載
    基于PRBS的<b class='flag-5'>8B</b>/<b class='flag-5'>10B</b>編碼器誤碼率為0設(shè)計

    8B10B譯碼和編碼FPGA源代碼資料免費下載

    本文檔的主要內(nèi)容詳細介紹的是8B10B譯碼和編碼的FPGA源代碼資料免費下載。
    發(fā)表于 09-03 08:00 ?59次下載
    <b class='flag-5'>8B10B</b>譯碼和編碼FPGA源代碼資料免費下載

    高速串行通信常用的編碼方式-8b/10b編碼/解碼解析

    ? 論序 8b/10b編碼/解碼是高速串行通信,如PCle SATA(串行ATA),以及Fiber Channel中常用的編解碼方式。在發(fā)送端,編碼電路將串行輸入的8比特一組的數(shù)據(jù)轉(zhuǎn)變成10
    的頭像 發(fā)表于 09-26 09:56 ?9548次閱讀
    高速串行通信常用的編碼方式-<b class='flag-5'>8b</b>/<b class='flag-5'>10b</b>編碼/解碼解析

    OBT1553B-10M-IP核用戶手冊(V2.1)

    OBT1553B-10M-IP核用戶手冊(V2.1)
    發(fā)表于 06-08 15:28 ?8次下載
    OBT1553<b class='flag-5'>B-10M-IP</b>核用戶手冊(V2.1)

    基于FPGA的Aurora 8b10b光通信測試方案

    本文開源一個FPGA高速串行通信項目:Aurora 8b10b光通信。7 Series FPGAs Transceivers Wizard IP是Xilinx官方7系列FPGA的高速串行收發(fā)器,本工程主要是圍繞該IP核采用Viv
    的頭像 發(fā)表于 10-01 09:48 ?7507次閱讀
    基于FPGA的Aurora <b class='flag-5'>8b10b</b>光通信測試方案