一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9522-2 12路LVDS/24路CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-04-11 11:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
AD9522-2提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.02 GHz至2.335 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
數(shù)據(jù)表:*附件:AD9522-2 12路LVDS 24路CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè).pdf

AD9522串行接口支持SPI和I^2^C?端口。封裝內(nèi)EEPROM可以通過串行接口進(jìn)行編程,存儲(chǔ)用于上電和芯片復(fù)位的用戶定義寄存器設(shè)置。

AD9522具有12路LVDS輸出(分為四組)。任一路800 MHz LVDS輸出均可重新配置為兩路250 MHz CMOS輸出。

每組輸出均具有一個(gè)分頻器,其分頻比(從1至32)和相位(粗調(diào)延遲)均可以設(shè)置。

AD9522提供64引腳LFCSP封裝,可以采用3.3 V單電源供電。外部VCO的工作電壓最高可達(dá)5.5 V。

AD9522的額定工作溫度范圍為?40°C至+85°C標(biāo)準(zhǔn)工業(yè)溫度范圍。

AD9520-2是AD9522-2的等效產(chǎn)品,采用LVPECL/CMOS驅(qū)動(dòng)器而非LVDS/CMOS驅(qū)動(dòng)器。

應(yīng)用

  • 低抖動(dòng)、低相位噪聲時(shí)鐘分配
  • SONET、10Ge、10G FC和其它10 Gbps協(xié)議的時(shí)鐘產(chǎn)生和轉(zhuǎn)換
  • 前向糾錯(cuò)(G.710)
  • 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時(shí)鐘
  • 高性能無(wú)線收發(fā)器
  • 自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器儀表
  • 寬帶基礎(chǔ)設(shè)施

特性

  • 低相位噪聲、鎖相環(huán)(PLL)
  • 片內(nèi)VCO的調(diào)諧頻率范圍為2.02 GHz至2.335 GHz
  • 支持最高2.4 GHz的外部3.3 V/5 V VCO/VCXO
  • 1路差分或2路單端基準(zhǔn)輸入
  • 支持最高250 MHz的CMOS、LVPECL或LVDS基準(zhǔn)
  • 基準(zhǔn)輸入接受16.62 MHz至33.3 MHz晶振
  • 可選基準(zhǔn)時(shí)鐘倍頻器
  • 欲了解更多特性,請(qǐng)參考數(shù)據(jù)手冊(cè)

框圖
image.png

時(shí)序圖
image.png

引腳配置描述
image.png

image.png

image.png

典型性能特征
image.png

AD9522集成了片上鎖相環(huán)(PLL)和片上壓控振蕩器(VCO)。PLL模塊可與片上VCO配合使用,以創(chuàng)建完整的相位鎖定環(huán)路,也可與外部VCO或VCXO配合使用。PLL需要一個(gè)外部環(huán)路濾波器,該濾波器通常由少量電容電阻組成。濾波器組件的配置決定了工作PLL的環(huán)路帶寬和穩(wěn)定性。
image.png

AD9522 PLL對(duì)于從已調(diào)節(jié)頻率生成時(shí)鐘頻率非常有用。這包括參考頻率的轉(zhuǎn)換,以匹配更高頻率,以便進(jìn)行后續(xù)分頻和分配。此外,PLL可用于在干凈的參考上清除抖動(dòng)和相位噪聲。AD9522 PLL參數(shù)的精確選擇取決于噪聲和參考雜散方面的具體應(yīng)用。AD9522 PLL的靈活性和深度使其能夠針對(duì)多種不同應(yīng)用和信號(hào)環(huán)境進(jìn)行定制。

PLL配置

AD9522允許對(duì)PLL進(jìn)行靈活配置,以適應(yīng)各種參考頻率、PFD比較頻率、VCO頻率、內(nèi)部或外部VCO/VCXO,以及環(huán)路動(dòng)態(tài)特性。這通過對(duì)R分頻器、N分頻器、PFD極性(僅適用于外部VCO/VCXO)、反沖脈沖寬度、電荷泵電流、內(nèi)部VCO或外部VCO/VCXO的各種設(shè)置,以及環(huán)路帶寬來實(shí)現(xiàn)。這些設(shè)置可通過可編程寄存器進(jìn)行管理(見表49和表53),并通過外部環(huán)路濾波器的設(shè)計(jì)來實(shí)現(xiàn)。

成功的PLL操作和令人滿意的PLL環(huán)路性能在很大程度上取決于PLL設(shè)置的正確配置,以及外部環(huán)路濾波器的設(shè)計(jì)對(duì)PLL操作的適配性。

ADIsimCLK是一款免費(fèi)程序,可幫助設(shè)計(jì)和探索AD9522的功能,包括PLL環(huán)路濾波器的設(shè)計(jì)。UG - 077是AD9522評(píng)估軟件用戶指南,可幫助用戶在確定所需配置時(shí)輕松設(shè)置正確的寄存器值。相關(guān)資源可在www.analog.com/clocks獲取。

鑒頻鑒相器(PFD)

PFD接收來自R分頻器和N分頻器的輸入,并產(chǎn)生與兩者之間相位和頻率差成比例的輸出。PFD包括一個(gè)可編程延遲元件,用于控制脈沖寬度抗沖激。此脈沖可確保PFD傳輸函數(shù)中無(wú)死區(qū),并將相位噪聲最小化到參考頻率。反沖脈沖寬度由寄存器0x017[1:0]設(shè)置。

一個(gè)重要的限制是要保持PFD允許輸入頻率的最小值和最大值。最小值是反沖脈沖設(shè)置的函數(shù),如規(guī)格中的鑒頻鑒相器(PFD)參數(shù)表2所示。

電荷泵(CP)

電荷泵由PFD控制。PFD監(jiān)測(cè)其兩個(gè)輸入之間的相位和頻率關(guān)系,并指示CP根據(jù)需要對(duì)積分節(jié)點(diǎn)(或泵浦濾波器)進(jìn)行充電或放電。積分和濾波后的CP電流被轉(zhuǎn)換為電壓,驅(qū)動(dòng)VCO的調(diào)諧節(jié)點(diǎn)(或外部VCO的LF引腳,用于改變VCO頻率)。CP電流可通過寄存器0x010[3:2]進(jìn)行設(shè)置(允許保持模式),對(duì)于正常操作(嘗試鎖定PLL環(huán)路)、上電或下電(測(cè)試模式),CP電流是可編程的,以8個(gè)步長(zhǎng)(標(biāo)稱值為0.6 mA至4.8 mA)進(jìn)行調(diào)整。CP電流的精確值由CPRSET電阻設(shè)置,并使用以下公式計(jì)算:image.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136416
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1901

    瀏覽量

    133231
  • VCO
    VCO
    +關(guān)注

    關(guān)注

    13

    文章

    311

    瀏覽量

    70210
  • ad9522
    +關(guān)注

    關(guān)注

    0

    文章

    13

    瀏覽量

    2520
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    集成2.2 GHz VCO12LVDS/24 CMOS輸出時(shí)鐘發(fā)生器AD9522-2/PCBZ

    AD9522-2 / PCBZ,用于AD9522-2的評(píng)估板是一款超低噪聲PLL時(shí)鐘合成器,具有集成VCO,時(shí)鐘分頻和多達(dá)
    發(fā)表于 02-22 06:03

    12LVDS/24 CMOS輸出時(shí)鐘發(fā)生器AD9522-3/PCBZ

    AD9522-3 / PCBZ,用于AD9522-3的評(píng)估板是一款超低噪聲PLL時(shí)鐘合成器,具有集成VCO,時(shí)鐘分頻和多達(dá)
    發(fā)表于 02-26 09:33

    MAX3679A高性能四輸出時(shí)鐘發(fā)生器(Maxim)

    MAX3679A高性能四輸出時(shí)鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設(shè)備的高性能、四輸出
    發(fā)表于 04-14 16:51 ?1028次閱讀

    AD9522-2 12LVDS/24CMOS輸出時(shí)鐘發(fā)生器,集成2.2 GHz VCO

    電子發(fā)燒友網(wǎng)為你提供(adi)AD9522-2相關(guān)數(shù)據(jù)表資料,例如:AD9522-2的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,AD9522-2真值表,
    發(fā)表于 02-15 18:39
    <b class='flag-5'>AD9522-2</b> <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,集成2.2 GHz VCO

    AD9523時(shí)鐘發(fā)生器的性能特點(diǎn)及應(yīng)用分析

    AD9523:14LVPECL/LVDS/HSTL輸出 或29LVCMOS輸出 低抖動(dòng)時(shí)鐘發(fā)生器
    的頭像 發(fā)表于 07-04 06:18 ?4444次閱讀

    AD9520-0:12LVPECL/24CMOS輸出時(shí)鐘發(fā)生器,集成2.8 GHz VCO

    AD9520-0:12LVPECL/24CMOS輸出時(shí)鐘
    發(fā)表于 03-19 09:02 ?0次下載
    AD9520-0:<b class='flag-5'>12</b><b class='flag-5'>路</b>LVPECL/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,集成2.8 GHz VCO

    AD9523-1:低抖動(dòng)時(shí)鐘發(fā)生器,14LVPECL/LVDS/HSTL輸出或29LVCMOS輸出 數(shù)據(jù)手冊(cè)

    AD9523-1:低抖動(dòng)時(shí)鐘發(fā)生器,14LVPECL/LVDS/HSTL輸出或29LVCMOS輸出
    發(fā)表于 03-21 14:28 ?1次下載
    AD9523-1:低抖動(dòng)<b class='flag-5'>時(shí)鐘發(fā)生器</b>,14<b class='flag-5'>路</b>LVPECL/<b class='flag-5'>LVDS</b>/HSTL<b class='flag-5'>輸出</b>或29<b class='flag-5'>路</b>LVCMOS<b class='flag-5'>輸出</b> 數(shù)據(jù)<b class='flag-5'>手冊(cè)</b>

    AD9522-1:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器,集成2.4 GHz壓控振蕩數(shù)據(jù)表

    AD9522-1:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生
    發(fā)表于 04-16 20:21 ?1次下載
    AD<b class='flag-5'>9522</b>-1:<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,集成2.4 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9522-0:12集成2.8 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9522-0:12集成2.8 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS
    發(fā)表于 04-17 20:08 ?0次下載
    AD<b class='flag-5'>9522</b>-0:<b class='flag-5'>12</b>集成2.8 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9520-212集成2.2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9520-212集成2.2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出
    發(fā)表于 04-18 16:07 ?6次下載
    AD9520-<b class='flag-5'>2</b>:<b class='flag-5'>12</b>集成2.2 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的LVPECL/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9520-5:12 LVPECL/24 CMOS輸出時(shí)鐘發(fā)生器數(shù)據(jù)表

    AD9520-5:12 LVPECL/24 CMOS輸出時(shí)鐘發(fā)生器數(shù)據(jù)表
    發(fā)表于 04-27 21:31 ?2次下載
    AD9520-5:<b class='flag-5'>12</b> LVPECL/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    AD9522-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9522-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVDS/24
    發(fā)表于 04-28 10:38 ?7次下載
    AD<b class='flag-5'>9522</b>-3:<b class='flag-5'>12</b>集成<b class='flag-5'>2</b> GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9522-5:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器數(shù)據(jù)表

    AD9522-5:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生
    發(fā)表于 04-28 10:53 ?0次下載
    AD<b class='flag-5'>9522</b>-5:<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    AD9522-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9522-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS
    發(fā)表于 04-29 19:06 ?1次下載
    AD<b class='flag-5'>9522</b>-4:<b class='flag-5'>12</b>集成1.6 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-212 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-212 LVDS/24 CMOS輸出
    發(fā)表于 04-29 20:28 ?11次下載
    集成2.2 GHz VCO數(shù)據(jù)表的<b class='flag-5'>AD9522-2</b>:<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>