一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9522-4 12路LVDS/24路CMOS輸出時(shí)鐘發(fā)生器,集成1.6 GHz VCO技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-04-11 14:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
AD9522-4提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.4 GHz至1.8 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。

AD9522串行接口支持SPI和I^2^C?端口。封裝內(nèi)EEPROM可以通過(guò)串行接口進(jìn)行編程,存儲(chǔ)用于上電和芯片復(fù)位的用戶定義寄存器設(shè)置。
數(shù)據(jù)表:*附件:AD9522-4 12路LVDS 24路CMOS輸出時(shí)鐘發(fā)生器,集成1.6 GHz VCO技術(shù)手冊(cè).pdf

AD9522具有12路LVDS輸出(分為四組)。任一路800 MHz LVDS輸出均可重新配置為兩路250 MHz CMOS輸出。

每組輸出均具有一個(gè)分頻器,其分頻比(從1至32)和相位(粗調(diào)延遲)均可以設(shè)置。

AD9522提供64引腳LFCSP封裝,可以采用3.3 V單電源供電。外部VCO的工作電壓最高可達(dá)5.5 V。

AD9522的額定工作溫度范圍為?40°C至+85°C標(biāo)準(zhǔn)工業(yè)溫度范圍。

AD9520-4是AD9522-4的等效產(chǎn)品,采用LVPECL/CMOS驅(qū)動(dòng)器而非LVDS/CMOS驅(qū)動(dòng)器。

^1^AD9522在本數(shù)據(jù)手冊(cè)中泛指AD9522系列的所有器件。但是,使用AD9522-4時(shí),它僅指AD9522系列的該特定器件。

應(yīng)用

  • 低抖動(dòng)、低相位噪聲時(shí)鐘分配
  • SONET、10Ge、10G FC和其它10 Gbps協(xié)議的時(shí)鐘產(chǎn)生和轉(zhuǎn)換
  • 前向糾錯(cuò)(G.710)
  • 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時(shí)鐘
  • 高性能無(wú)線收發(fā)器
  • 自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器儀表
  • 寬帶基礎(chǔ)設(shè)施

框圖
image.png

引腳配置描述
image.png

image.png

image.png

片上VCO

AD9522集成了一個(gè)片上VCO,其頻率范圍見表2。校準(zhǔn)程序可確保VCO在所需頻率附近穩(wěn)定運(yùn)行。必須先校準(zhǔn)VCO,再設(shè)置PLL環(huán)路。此外,每次VCO頻率發(fā)生變化時(shí),都要將其校準(zhǔn)到標(biāo)稱值。不過(guò),一旦校準(zhǔn)完成,VCO在很寬的溫度和電壓范圍內(nèi)都能穩(wěn)定運(yùn)行,無(wú)需額外校準(zhǔn)。有關(guān)更多信息,請(qǐng)參見“VCO校準(zhǔn)”部分。

為了在這個(gè)VCO覆蓋的寬頻率范圍內(nèi)進(jìn)行調(diào)諧,需要使用調(diào)諧范圍。校準(zhǔn)程序會(huì)選擇相應(yīng)的范圍,以實(shí)現(xiàn)所需的VCO頻率。有關(guān)更多校準(zhǔn)部分的信息,請(qǐng)參見“VCO校準(zhǔn)”。

片上VCO由片上低壓差(LDO線性穩(wěn)壓器供電。LDO可在一定程度上隔離VCO電壓的變化,使電源電壓電平相對(duì)穩(wěn)定。必須通過(guò)220 nF電容將BYPASS引腳連接到地,以確保穩(wěn)定性。這款LDO采用了亞德諾半導(dǎo)體Analog Devices, Inc.)的anyCAP?系列穩(wěn)壓器技術(shù),對(duì)所用電容類型不敏感。不支持從BYPASS引腳驅(qū)動(dòng)外部負(fù)載。

使用外部VCO/VCXO時(shí),可將BYPASS和LF引腳懸空。圖41展示了這種配置。

PLL外部環(huán)路濾波器

使用外部VCO時(shí),外部環(huán)路濾波器必須以BYPASS引腳為參考點(diǎn),以實(shí)現(xiàn)最佳噪聲性能和穩(wěn)定性。圖40展示了使用內(nèi)部VCO的PLL的外部環(huán)路濾波器示例。必須根據(jù)VCO的KVCO、PFD的電荷依賴性、CP電流、期望的環(huán)路帶寬以及期望的相位裕度來(lái)計(jì)算環(huán)路濾波器。環(huán)路濾波器會(huì)影響相位噪聲、鎖定建立時(shí)間和環(huán)路穩(wěn)定性。了解PLL理論有助于理解環(huán)路濾波器的設(shè)計(jì)。ADIsimCLK可根據(jù)應(yīng)用要求幫助計(jì)算環(huán)路濾波器。

使用外部VCO時(shí),外部環(huán)路濾波器必須以地為參考點(diǎn)。圖41展示了使用外部VCO的PLL的外部環(huán)路濾波器示例。
image.png

圖40. 使用內(nèi)部VCO的PLL的外部環(huán)路濾波器示例
image.png

圖41. 使用外部VCO的PLL的外部環(huán)路濾波器示例

圖42和圖43分別展示了用于生成圖30和圖31中曲線的典型PLL環(huán)路濾波器。
image.png

圖42. 用于時(shí)鐘生成的典型PLL環(huán)路濾波器
image.png

圖43. 用于時(shí)鐘凈化的典型PLL環(huán)路濾波器

PLL參考輸入

AD9522具有靈活的PLL參考輸入電路,支持全差分輸入、兩個(gè)獨(dú)立的單端輸入,或采用片上穩(wěn)幅放大器的16.62 MHz至33.33 MHz晶體振蕩器。可選的參考時(shí)鐘倍頻器可用于將PLL參考頻率加倍。差分和單端輸入均為自偏置,便于交流或直流耦合信號(hào)輸入。

必須專門啟用差分或單端參考輸入。默認(rèn)情況下,所有PLL參考輸入均處于關(guān)閉狀態(tài)。

差分輸入和單端輸入共用引腳REFIN (REF1) 和 overline{text{REFIN}} (REF2)。所需的參考輸入類型由寄存器0x01C選擇和控制(見表49和表53)。

選擇差分參考輸入時(shí),自偏置電平會(huì)使兩端略微偏移(約 -100 mV,見表2),以防止參考信號(hào)緩慢或丟失時(shí)緩沖器出現(xiàn)抖動(dòng)。這會(huì)增加驅(qū)動(dòng)器所需的電壓擺幅,可通過(guò)交流耦合LVDS或交流耦合LVPECL信號(hào)來(lái)克服這種偏移。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1405

    瀏覽量

    62861
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136427
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1901

    瀏覽量

    133241
  • VCO
    VCO
    +關(guān)注

    關(guān)注

    13

    文章

    311

    瀏覽量

    70223
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    集成2.4 GHz VCO12LVDS/24 CMOS輸出時(shí)鐘發(fā)生器AD9522-1/PCBZ

    AD9522-1 / PCBZ,用于AD9522-1的評(píng)估板是一款超低噪聲PLL時(shí)鐘合成器,具有集成VCO,
    發(fā)表于 02-22 09:38

    集成2.2 GHz VCO12LVDS/24 CMOS輸出時(shí)鐘發(fā)生器AD9522-2/PCBZ

    AD9522-2 / PCBZ,用于AD9522-2的評(píng)估板是一款超低噪聲PLL時(shí)鐘合成器,具有集成VCO,
    發(fā)表于 02-22 06:03

    AD9522-4 12LVDS/24CMOS輸出時(shí)鐘發(fā)生器,集成1.6 GHz VCO

    電子發(fā)燒友網(wǎng)為你提供(adi)AD9522-4相關(guān)數(shù)據(jù)表資料,例如:AD9522-4的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,AD9522-4真值表,
    發(fā)表于 02-15 18:39
    <b class='flag-5'>AD9522-4</b> <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,<b class='flag-5'>集成</b><b class='flag-5'>1.6</b> <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b>

    AD9520-0:12LVPECL/24CMOS輸出時(shí)鐘發(fā)生器集成2.8 GHz VCO

    AD9520-0:12LVPECL/24CMOS輸出時(shí)鐘
    發(fā)表于 03-19 09:02 ?0次下載
    AD9520-0:<b class='flag-5'>12</b><b class='flag-5'>路</b>LVPECL/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.8 <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b>

    AD9522-1:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器集成2.4 GHz壓控振蕩數(shù)據(jù)表

    AD9522-1:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生
    發(fā)表于 04-16 20:21 ?1次下載
    AD<b class='flag-5'>9522</b>-1:<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.4 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9522-0:12集成2.8 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9522-0:12集成2.8 GHz壓控振蕩數(shù)據(jù)表的LVDS/
    發(fā)表于 04-17 20:08 ?0次下載
    AD<b class='flag-5'>9522</b>-0:<b class='flag-5'>12</b><b class='flag-5'>集成</b>2.8 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9522-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9522-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVDS/
    發(fā)表于 04-28 10:38 ?7次下載
    AD<b class='flag-5'>9522</b>-3:<b class='flag-5'>12</b><b class='flag-5'>集成</b>2 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9522-5:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器數(shù)據(jù)表

    AD9522-5:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生
    發(fā)表于 04-28 10:53 ?0次下載
    AD<b class='flag-5'>9522</b>-5:<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    AD9522-412集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9522-412集成1.6 GHz壓控振蕩數(shù)據(jù)表的L
    發(fā)表于 04-29 19:06 ?1次下載
    <b class='flag-5'>AD9522-4</b>:<b class='flag-5'>12</b><b class='flag-5'>集成</b><b class='flag-5'>1.6</b> <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/
    發(fā)表于 04-29 20:28 ?11次下載
    <b class='flag-5'>集成</b>2.2 <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b>數(shù)據(jù)表的AD<b class='flag-5'>9522</b>-2:<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9517-412輸出時(shí)鐘發(fā)生器集成1.6 GHz壓控振蕩數(shù)據(jù)表

    AD9517-412輸出時(shí)鐘發(fā)生器,集成1.6 GHz
    發(fā)表于 04-30 15:51 ?10次下載
    AD9517-<b class='flag-5'>4</b>:<b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,<b class='flag-5'>集成</b><b class='flag-5'>1.6</b> <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9520-412集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時(shí)鐘發(fā)生器

    AD9520-412集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVPECL/
    發(fā)表于 05-07 09:37 ?9次下載
    AD9520-<b class='flag-5'>4</b>:<b class='flag-5'>12</b><b class='flag-5'>集成</b><b class='flag-5'>1.6</b> <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的LVPECL/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9522-1 12LVDS/24CMOS輸出時(shí)鐘發(fā)生器,集成2.4 GHz VCO技術(shù)手冊(cè)

    AD9522-1提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩
    的頭像 發(fā)表于 04-11 11:34 ?351次閱讀
    AD<b class='flag-5'>9522</b>-1 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.4 <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    AD9522-2 12LVDS/24CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

    AD9522-2提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩
    的頭像 發(fā)表于 04-11 11:44 ?398次閱讀
    AD<b class='flag-5'>9522</b>-2 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    AD9522-3 12LVDS/24CMOS輸出時(shí)鐘發(fā)生器,集成2 GHz VCO技術(shù)手冊(cè)

    AD9522-3提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩
    的頭像 發(fā)表于 04-11 11:50 ?346次閱讀
    AD<b class='flag-5'>9522</b>-3 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVDS</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2 <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>