一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

兩個(gè)DAC交錯(cuò)接入一個(gè)單元,可以有效地使一個(gè)DAC的采樣速率增加一倍

設(shè)計(jì)idea ? 2018-03-28 16:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

只要把兩個(gè) DAC 交錯(cuò)接入一個(gè)單元,你就可以有效地使一個(gè) DAC 的采樣速率增加一倍。輪流更新每個(gè) DAC,并切換到合適的輸出端,就可以使整個(gè)系統(tǒng)的有效吞吐率加倍。在復(fù)用這些 DAC 的輸出時(shí)使用高質(zhì)量的高速開(kāi)關(guān),這對(duì)系統(tǒng)總體性能是至關(guān)重要的。本設(shè)計(jì)實(shí)例中的電流型 DAC 考慮到輸出開(kāi)關(guān)的電流導(dǎo)引實(shí)施。電流導(dǎo)引使用的兩個(gè)差分晶體管對(duì),以四象限乘法器的形式交叉耦合(圖 1)。在這種結(jié)構(gòu)中,晶體管的飽和電壓最小,電壓擺幅很小,而開(kāi)關(guān)速度很高。

2.5GHz 的AD8343 型混頻器包含一個(gè)可用高速電流型開(kāi)關(guān)的完整四象限乘法器結(jié)構(gòu)。AD8343 內(nèi)部的偏置電路把發(fā)射極直流電壓設(shè)定為大約 1.2V,而發(fā)射極直流電壓又反過(guò)來(lái)設(shè)定 DAC 輸出端必需的依從電壓。只是在基極連線上有一個(gè)最小驅(qū)動(dòng)信號(hào)時(shí),發(fā)射極才以虛擬的交流接地出現(xiàn)。這些節(jié)點(diǎn)的電壓擺幅減小,可將寄生電容的影響減小到最低程度。本設(shè)計(jì)實(shí)例使用兩個(gè) AD8343 混頻器作為高速開(kāi)關(guān),以便復(fù)用來(lái)自兩個(gè) AD9731 型DAC 的差分輸出電流(圖 2)。在混頻器的輸出側(cè),終端電阻器電源留出了直流路徑,為電流—電壓轉(zhuǎn)換做好了準(zhǔn)備,并表現(xiàn)為 50Ω 單端反向終端阻抗。這種配置允許該電路通過(guò)兩根 50Ω 同軸電纜來(lái)驅(qū)動(dòng)位于遠(yuǎn)處的 100Ω 差分負(fù)載。LO 輸入端的低電平時(shí)鐘信號(hào)來(lái)自終端阻抗為10Ω的高速 LVDS 緩沖器。大約 ±3.5mA 的 p-p 驅(qū)動(dòng)器在 LO 輸入端產(chǎn)生大約 70mV p-p 驅(qū)動(dòng)電壓。圖 3 表明該電路提供的輸出上升時(shí)間和下降時(shí)間快于 200 ps。

圖2, “像打乒乓球一樣”輪流更新兩個(gè) DAC 的輸出,可以有效地使吞吐率加倍。

作者:Randall Carver ,Analog Devices,Geensboro,NC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 開(kāi)關(guān)
    +關(guān)注

    關(guān)注

    19

    文章

    3282

    瀏覽量

    95407
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2411

    瀏覽量

    193757
  • 混頻器
    +關(guān)注

    關(guān)注

    10

    文章

    844

    瀏覽量

    47094
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AD9164 16位、12 GSPS、RF DAC和直接數(shù)字頻率合成器技術(shù)手冊(cè)

    AD9164是款高性能16位數(shù)模轉(zhuǎn)換器(DAC)和直接數(shù)字頻率合成器(DDS),支持高達(dá)6 GSPS的更新速率。DAC內(nèi)核基于
    的頭像 發(fā)表于 04-30 17:04 ?480次閱讀
    AD9164 16位、12 GSPS、RF <b class='flag-5'>DAC</b>和直接數(shù)字頻率合成器技術(shù)手冊(cè)

    DAC5652可以只用路輸出的段嗎?

    最近有人問(wèn)我DAC5652的問(wèn)題:1.這是個(gè)雙路輸出的DAC,但是每路都有兩個(gè)輸出,那個(gè)E
    發(fā)表于 02-06 07:29

    請(qǐng)問(wèn)DAC3484四個(gè)通道能否獨(dú)立使用?

    請(qǐng)問(wèn),DAC3484 四個(gè)通道能否獨(dú)立使用?即當(dāng)把DAC的NCO頻率設(shè)置為fs/2時(shí),IQ兩個(gè)通道是否就可以獨(dú)立了?
    發(fā)表于 01-23 07:35

    如何讓DAC5571穩(wěn)定的輸出個(gè)電壓值?

    我需要輸出個(gè)簡(jiǎn)易的0到5V的可調(diào)的電壓輸出,不知道你用FGPA和DAC5571能不能得到這個(gè)輸出,就是讓DAC5571穩(wěn)定的輸出
    發(fā)表于 01-16 08:28

    如何看個(gè)AD采樣芯片的采樣速率呢?

    我如何看個(gè)AD采樣芯片的采樣速率呢,以ADS1256芯片為例
    發(fā)表于 01-15 07:20

    DAC8760的Iout和Vout都有兩個(gè)TVS防護(hù),這兩個(gè)各是什么作用?

    1、DAC8760的Iout和Vout都有兩個(gè)TVS防護(hù),這兩個(gè)各是什么作用? 2、如果我只希望DAC8760輸出0-5V和4-20mA,輸出電路的
    發(fā)表于 12-30 06:49

    使用DAC8568,組成32位8通道DAC,可否給個(gè)操作思路?

    的通道C是不是都會(huì)有輸出,且輸出相同? 3、請(qǐng)問(wèn)有沒(méi)有兩個(gè)DAC芯片進(jìn)行拼接的文檔或者原理圖可以參考?任何DAC
    發(fā)表于 12-27 08:25

    DAC8871兩個(gè)電壓基準(zhǔn)值會(huì)隨著DAC SPI數(shù)據(jù)輸入的變化而變化,最后導(dǎo)致輸出誤差大,為什么?

    這是我的DAC8871設(shè)計(jì)原理圖,貼片電阻電容使用0402封裝,通過(guò)調(diào)節(jié)兩個(gè)電位器讓Vrefh = 12V,Vrefl = -3V,但是我發(fā)現(xiàn)這兩個(gè)電壓基準(zhǔn)值會(huì)隨著我的DAC SPI
    發(fā)表于 12-26 06:56

    想用DAC1820直接驅(qū)動(dòng)個(gè)亞毫安級(jí)別的設(shè)備,直接把IoutP接入設(shè)備輸入,設(shè)備輸出接入IoutN,可以嗎?

    我想用DAC1820直接驅(qū)動(dòng)個(gè)亞毫安級(jí)別的設(shè)備。直接把IoutP接入設(shè)備輸入,設(shè)備輸出接入IoutN,
    發(fā)表于 12-20 07:00

    乘法型DAC的更新速率、采樣速率以及乘法帶寬是怎么定義的呀?有什么關(guān)系?

    芯片DAC7811,芯片資料顯示50MHz Serial Interface, 10MHz Multiplying Bandwidth。串口是50M的,次需要傳16bit(4個(gè)控制位),這樣更新
    發(fā)表于 12-19 08:34

    DAC5681z從FPGA讀數(shù)據(jù),為什么還需要個(gè)DCLKP/N呢?

    DAC5681z為例,DAC芯片從FPGA讀數(shù)據(jù),然后按照自己的采樣速率CLKIN/CLKINC 每隔16bit轉(zhuǎn)換成1個(gè)電平值,為什么
    發(fā)表于 12-11 07:52

    個(gè)DAC的最高采樣率是125MSPS,該DAC是14bit的,那么如果輸出2Mhz的正弦波信號(hào),每個(gè)周期10個(gè)點(diǎn),可以實(shí)現(xiàn)嗎?

    個(gè)DAC的最高采樣率是125MSPS,該DAC是14bit的,那么如果輸出2Mhz的正弦波信號(hào),每個(gè)周期10
    發(fā)表于 12-06 08:34

    兩個(gè)wson8封裝的dac80501有誤差是什么原因?

    采購(gòu)了兩個(gè)wson8封裝的dac80501,測(cè)量vrefio引腳是2.498,誤差稍大,我換過(guò)vrefio的電容到1uf,也是樣的。我們之前用過(guò)幾次vssop10封裝的dac805
    發(fā)表于 11-21 07:54

    DAC60508計(jì)算功耗的時(shí)遇到的兩個(gè)問(wèn)題求解答

    最近用到了DAC60508這款芯片,但在計(jì)算功耗的時(shí)候遇到了兩個(gè)問(wèn)題:(我選用的是 內(nèi)部參考模式) 1. 芯片描述的 低功耗 是無(wú)輸出時(shí),內(nèi)部參考電路工作,IO工作時(shí),系統(tǒng)的整體功耗么? 我
    發(fā)表于 11-19 08:32

    兩個(gè)開(kāi)關(guān)電源的輸出可以并到起嗎

    兩個(gè)開(kāi)關(guān)電源的輸出 在特定條件下可以并到起 。這通常需要在確保兩個(gè)開(kāi)關(guān)電源的技術(shù)規(guī)格相同或相似的前提下進(jìn)行,包括輸出電壓、輸出電流、最大負(fù)載能力和工作模式等。如果這些規(guī)格不匹配,則可
    的頭像 發(fā)表于 10-09 16:06 ?9857次閱讀