一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EMC 時鐘信號的噪聲源頭是什么?

TMSI電感系列 ? 來源:TMSI電感系列 ? 作者:TMSI電感系列 ? 2025-04-16 10:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時源芯微 豐富的EMC整改經(jīng)驗 歡迎咨詢

一、內(nèi)部電路噪聲

1. 電源噪聲(Power Supply Noise)

成因:

開關電源的紋波(典型頻率:kHz~MHz)通過電源網(wǎng)絡耦合時鐘電路。

數(shù)字電路瞬時電流突變(如CPU動態(tài)功耗變化)導致電源電壓波動(地彈/電源彈跳)。

影響:

時鐘信號幅值抖動(AM Noise)和相位抖動(Jitter)。

示例:某FPGA的1.2V內(nèi)核電源紋波為50mV時,可能導致時鐘抖動增加5ps。

2. 地彈噪聲(Ground Bounce)

成因:

多個器件同時開關時,地回路寄生電感(LparasiticLparasitic)引發(fā)瞬態(tài)電壓波動(ΔV=L?didtΔV=L?dtdi)。

影響:

時鐘信號低電平抬升,導致邏輯誤觸發(fā)。數(shù)據(jù):

wKgZPGf_EkGARxUzAAAnH6hPBH8274.png

3. 串擾(Crosstalk)

成因:

相鄰信號線通過寄生電容(Ccoupling)和互感(Mcoupling)耦合噪聲。

高速信號線(如數(shù)據(jù)總線)對時鐘線的容性/感性耦合。

影響:

時鐘信號疊加高頻毛刺(Glitch),嚴重時引發(fā)時序錯誤。

示例:兩平行走線間距為2倍線寬時,串擾可達5%~10%。

4. 信號反射(Signal Reflection)

成因:

傳輸線阻抗不匹配(如時鐘源阻抗≠負載阻抗≠PCB走線特性阻抗)。

影響:

時鐘邊沿過沖(Overshoot)或振鈴(Ringing),增加高頻噪聲。公式:

wKgZPGf_EgaAJxXjAAAbc3uadBU015.png

二、外部環(huán)境干擾

1. 電磁輻射干擾(EMI)

來源:

其他設備的射頻信號(如Wi-Fi藍牙)、開關電源的高頻諧波、電機/繼電器電弧。

耦合路徑:

時鐘排線作為天線接收輻射噪聲,或通過空間耦合到敏感電路。

典型頻率:

傳導干擾:150kHz~30MHz(如CISPR標準);輻射干擾:30MHz~10GHz。

2. 靜電放電(ESD)與瞬態(tài)脈沖

來源:

人體靜電放電(HBM模型)、雷擊感應浪涌(IEC 61000-4-5)。

影響:

瞬時高壓(kV級)通過時鐘引腳注入,導致器件閂鎖或信號畸變。

三、器件與材料相關噪聲

1. 時鐘源相位噪聲(Phase Noise)

成因:

晶體振蕩器或PLL內(nèi)部電路的熱噪聲、閃爍噪聲(1/f噪聲)。

表征:

相位噪聲功率譜密度(dBc/Hz),如-100dBc/Hz @ 10kHz偏移(高性能晶振)。

2. 熱噪聲(Johnson-Nyquist Noise)

成因:

電阻等無源器件的熱運動產(chǎn)生白噪聲,功率譜密度 Vn=4kTRBVn=4kTRB。

影響:

對高頻時鐘(>1GHz)的相位噪聲貢獻顯著。

四、噪聲的級聯(lián)效應

抖動傳遞:時鐘噪聲通過PLL、時鐘樹傳遞至整個系統(tǒng),放大時序誤差。

噪聲耦合循環(huán):電源噪聲→時鐘抖動→數(shù)字電路開關噪聲→電源噪聲(正反饋)。

五、噪聲抑制的應對策略

電源噪聲 電源濾波(π型LC濾波)、LDO替代開關電源、去耦電容(0.1μF+10μF組合)
地彈 降低地回路電感(多點接地、鋪地平面)、使用低電感電容(0402封裝)
串擾 增加線間距(≥3倍線寬)、插入地線隔離、差分走線
信號反射 阻抗匹配(端接電阻)、縮短走線長度、避免直角走線
EMI輻射 屏蔽罩、磁珠濾波、時鐘信號包地處理
ESD/浪涌 TVS二極管、ESD保護器件
相位噪聲 選擇低相位噪聲時鐘源、優(yōu)化PLL環(huán)路濾波器
噪聲類型 抑制方法

六、總結

時鐘信號的噪聲是多源頭耦合的結果,需從電源完整性、信號完整性、EMC設計三方面綜合應對:

源頭抑制:優(yōu)化電源設計、降低地回路阻抗、減少串擾。

傳播路徑阻斷:濾波、屏蔽、阻抗匹配。

敏感端防護:ESD保護、時鐘樹抖動容忍設計。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • emc
    emc
    +關注

    關注

    172

    文章

    4168

    瀏覽量

    187024
  • 時鐘信號
    +關注

    關注

    4

    文章

    468

    瀏覽量

    29236
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    信號噪聲與遠場頻譜

    當拿到輻射測試數(shù)據(jù)的時候,做為一個EMC老手,如何一眼看穿輻射噪聲來源呢! **1 **時域與頻譜 首先要了解什么是時域?什么是頻域?用一句通俗的話講:時域是信號的“時間地圖”,關注動態(tài)過程;頻譜
    發(fā)表于 06-28 21:46

    信號傳輸中的隱形守護者:EMC磁芯

    磁芯的核心作用EMC磁芯的核心功能是抑制電磁干擾。當信號在傳輸過程中遇到外界電磁噪聲時,磁芯通過其高磁導率特性,將干擾信號轉化為熱能消耗,從而減少
    的頭像 發(fā)表于 06-16 12:01 ?144次閱讀

    時源芯微 大電源EMC設計的挑戰(zhàn)

    ?時源芯微專業(yè)EMC/EMI/EMS整改? EMC防護器件 噪聲源分析:大功率電源輸入電流常達 50 多安培,輸入電流大使電流脈沖幅度增加,導致輸入電容差模電壓升高,抑制差模噪聲難度大
    的頭像 發(fā)表于 05-19 16:50 ?161次閱讀

    攝像機EMC電磁兼容性測試整改:源頭消除電磁干擾

    深圳南柯電子|攝像機EMC電磁兼容性測試整改:源頭消除電磁干擾
    的頭像 發(fā)表于 03-27 10:04 ?412次閱讀

    信號發(fā)生器在相位噪聲測量中的應用

    過程中,由于各種噪聲源的干擾,使得信號相位發(fā)生隨機波動的現(xiàn)象。這種看似微小的波動,卻能在實際應用中引發(fā)嚴重后果。例如,在通信系統(tǒng)中,相位噪聲會導致信號解調(diào)錯誤,降低通信的可靠性與數(shù)據(jù)傳
    的頭像 發(fā)表于 03-13 16:06 ?315次閱讀
    <b class='flag-5'>信號</b>發(fā)生器在相位<b class='flag-5'>噪聲</b>測量中的應用

    設計EMI/EMC安全的電池包

    )和傳導發(fā)射(沿電源線或通信線傳出系統(tǒng)的噪聲電流)。(二)EMC定義電磁兼容性(EMC)指設備或系統(tǒng)在所處電磁環(huán)境中能正常工作,且不會對環(huán)境中的其他設備造成不可接受的電磁干擾。二、噪聲
    發(fā)表于 03-11 15:44 ?0次下載

    線束EMC電磁兼容性測試整改:源頭到末端全面優(yōu)化

    深圳南柯電子|線束EMC電磁兼容性測試整改:源頭到末端全面優(yōu)化
    的頭像 發(fā)表于 02-10 14:47 ?460次閱讀
    線束<b class='flag-5'>EMC</b>電磁兼容性測試整改:<b class='flag-5'>源頭</b>到末端全面優(yōu)化

    16603系列噪聲源介紹

    16603系列噪聲源 XLT 噪聲源 —— 簡述 —— 噪聲源是一種能產(chǎn)生隨機連續(xù)頻譜信號的裝置,良好的噪聲源應在規(guī)定的頻帶內(nèi)具有穩(wěn)定的輸出
    的頭像 發(fā)表于 01-22 16:59 ?450次閱讀
    16603系列<b class='flag-5'>噪聲源</b>介紹

    AN-1120: 低壓差(LDO)調(diào)節(jié)器的噪聲源

    電子發(fā)燒友網(wǎng)站提供《AN-1120: 低壓差(LDO)調(diào)節(jié)器的噪聲源.pdf》資料免費下載
    發(fā)表于 01-12 11:24 ?0次下載
    AN-1120: 低壓差(LDO)調(diào)節(jié)器的<b class='flag-5'>噪聲源</b>

    ADS5404可以使用LVDS或LVPECL的時鐘源頭嗎?

    ADS5404的時鐘電平要求為如下: 這么高的標稱值該使用什么電平的時鐘芯片提供呢?LVDS和LVPECL的擺幅都應該達不到吧? 為什么手冊后面又說可以使用LVDS或LVPECL的時鐘
    發(fā)表于 12-13 07:42

    電源軌噪聲對系統(tǒng)時鐘抖動的影響

    通過上一期我們了解到:數(shù)字電子產(chǎn)品中電源軌噪聲時鐘抖動是有關聯(lián)的,以及測量電源軌噪聲的方案,接下來我們基于實際測量,揭示電源軌噪聲對系統(tǒng)時鐘
    的頭像 發(fā)表于 11-22 16:11 ?682次閱讀
    電源軌<b class='flag-5'>噪聲</b>對系統(tǒng)<b class='flag-5'>時鐘</b>抖動的影響

    EMC大功率器件檢測實驗室:源頭把控電磁干擾問題

    深圳南柯電子|EMC大功率器件檢測實驗室:源頭把控電磁干擾問題
    的頭像 發(fā)表于 10-24 10:24 ?583次閱讀

    時鐘噪聲對高速DAC性能的影響

    電子發(fā)燒友網(wǎng)站提供《時鐘噪聲對高速DAC性能的影響.pdf》資料免費下載
    發(fā)表于 10-17 09:27 ?0次下載
    <b class='flag-5'>時鐘</b><b class='flag-5'>噪聲</b>對高速DAC性能的影響

    時鐘信號的驅動是什么

    在數(shù)字電路設計中,時鐘信號扮演著至關重要的角色。理想的時鐘信號是一串無限連續(xù)的脈沖序列,除了電平要求外,其邊沿應非常陡峭,有些系統(tǒng)還要求時鐘
    的頭像 發(fā)表于 09-13 14:18 ?849次閱讀

    TINA如何建立噪聲源

    TINA是否有現(xiàn)成的典型噪聲源(白噪聲等),如果沒有,如何建立噪聲源?
    發(fā)表于 08-01 08:21