概述
AD809可以從19.44 MHz或9.72 MHz TTL/CMOS/ECL/PECL基準頻率產(chǎn)生155.52 MHz ECL/PECL輸出時鐘。它支持分布式時序架構(gòu),能夠?qū)⒈嘲寤?a target="_blank">PCB的19.44 MHz或9.72 MHz時序基準信號分配給多個155.52 Mbps端口。該器件可用來為一個或多個端口創(chuàng)建發(fā)送位時鐘。
輸入信號多路復(fù)用器支持環(huán)路定時應(yīng)用,可從155.52 Mbps接收數(shù)據(jù)恢復(fù)155.52 MHz發(fā)送位時鐘。
低抖動VCO、低功耗和寬工作溫度范圍,使該器件適合在環(huán)路系統(tǒng)中為SONET/SDH/光纖產(chǎn)生155.52 MHz位時鐘。
該器件內(nèi)置一個低成本、片內(nèi)VCO,在輸入頻率為19.44 MHz或9.72 MHz時,可鎖定至該頻率的8倍或16倍。無需外部器件便可進行頻率合成。不過,用戶可以通過選擇阻尼因子電容來調(diào)整環(huán)路動態(tài)特性,環(huán)路阻尼由阻尼因子電容的值決定。
AD809的設(shè)計可保證在輸入端無信號時,時鐘輸出頻率的漂移很低(約20%)。
AD809采用+5 V或-5.2 V單電源供電,功耗為90 mW。
數(shù)據(jù)表:*附件:AD809 155MHz頻率合成器技術(shù)手冊.pdf
特性
- 頻率合成至155.52 MHz
- 19.44 MHz或9.72 MHz輸入
- 基準信號選擇復(fù)用
- 單電源供電:+5 V或–5.2 V
- 輸出抖動:2.0度(均方根)
- 低功耗:90 mW
- 10 KH ECL/PECL兼容輸出
- 10 KH ECL/PECL/TTL/CMOS兼容輸入
- 封裝:16引腳窄體150 Mil SOIC
框圖
典型特性曲線
使用AD809
接地層
建議使用一個接地層來連接模擬地和數(shù)字地。
電源連接
- 建議在(V_{CC})和地之間使用一個10 μF的電容。該電容應(yīng)連接在(+5 V)電源線到(V_{CC2})(引腳3)之間。(V_{CC2})引腳用于為CLKOUT/CLKOUTN信號提供隔離電源。
- 建議在引腳14((AV_{CC2}))和引腳6((AV_{CC1}))之間分別使用一個10 μF的電容。在集成電路(IC)電源和地之間使用0.1 μF的電容進行去耦也是可取的。應(yīng)盡可能靠近IC放置電源去耦電容。有關(guān)建議的連接方式,請參見圖5“傳輸線路”。
傳輸線路
對于正發(fā)射極耦合邏輯(PECL)輸入,建議使用50 Ω的傳輸線。
端接
- PECL輸入信號應(yīng)使用端接電阻。建議使用金屬膜、精度為1%的電阻。
- PECL輸入信號的端接電阻應(yīng)盡可能靠近PECL輸入引腳放置。
- 從電源到輸入和輸出負載電阻的連接應(yīng)該是獨立的,而不是串聯(lián)連接。這樣可以避免這些信號之間的串擾。
環(huán)路阻尼電容(C_D)
可以使用陶瓷電容作為環(huán)路阻尼電容。一個22 nF的電容可提供10的阻尼系數(shù)。
-
頻率合成器
+關(guān)注
關(guān)注
5文章
296瀏覽量
32821 -
時鐘
+關(guān)注
關(guān)注
11文章
1896瀏覽量
133166 -
ad809
+關(guān)注
關(guān)注
0文章
3瀏覽量
964
發(fā)布評論請先 登錄
敏捷合成器的技術(shù)原理和應(yīng)用場景
基于DDS的頻率合成器設(shè)計介紹
如何利用FPGA設(shè)計PLL頻率合成器?
ΣΔ技術(shù)在鎖相環(huán)頻率合成器中的應(yīng)用
頻率合成器,頻率合成器原理及作用是什么?
間接式頻率合成器(IS)的定義和原理是什么?
單環(huán)鎖相頻率合成器,單環(huán)鎖相頻率合成器是什么意思
集成鎖相環(huán)頻率合成器,什么是集成鎖相環(huán)頻率合成器
155.52兆赫頻率合成器ad809數(shù)據(jù)表

AD809 155 MHz頻率合成器

pll頻率合成器工作原理與pll頻率合成器的原理圖解釋

1930–1990 MHz 高性能 VCO/頻率合成器,帶集成開關(guān) skyworksinc

評論