一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

NVMe控制器之完成信息解析模塊

高速傳輸與存儲 ? 來源:高速傳輸與存儲 ? 作者:高速傳輸與存儲 ? 2025-05-03 15:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

完成信息解析模塊用于解析NVMe命令執(zhí)行完成后返回的信息。該模塊首先提取完成信息中的Status Field字段和ID號。通過檢查Status Field字段,判斷NVMe命令是否成功執(zhí)行。若命令成功執(zhí)行,則釋放對應(yīng)ID號的SQ中的緩存空間,以便新的NVMe提交命令使用。若命令執(zhí)行失敗,則將Error信號被拉高,并將該ID號反饋給隊(duì)列管理模塊,以便重新發(fā)送該命令。

為了提升系統(tǒng)傳輸效率,將NVMe命令執(zhí)行流程中的中斷步驟取消,不通過中斷的方式來通知Host檢查完成信息,而是利用硬件電路的并行特點(diǎn),實(shí)時對完成信息進(jìn)行檢測。并通過添加一級寄存器來提高效率,可以不間斷的接收完成信息,其工作流程為:

(1)接收128bit的完成信息,并將Status Field字段、ID字段、SQ Head Pointer字段和CQ Tail Pointer字段提取出來;

(2)判斷Status Field字段的值是否為000000000000000b,若是則將done信號拉高,同時將ID字段傳輸至隊(duì)列管理模塊,否則將Error信號拉高。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618264
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17100

    瀏覽量

    184220
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    251

    瀏覽量

    23239
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    NVMe高速傳輸擺脫XDMA設(shè)計十:NVMe初始化狀態(tài)機(jī)設(shè)計

    DISABLE_CC狀態(tài)。 RD_CAP:讀控制器功能寄存狀態(tài)。該狀態(tài)下讀取NVMe設(shè)備的控制器功能寄存,獲取其中的Memory Pag
    發(fā)表于 07-05 22:03

    NVMe高速傳輸擺脫XDMA設(shè)計七:系統(tǒng)初始化

    完成后, 可以進(jìn)入 NVMe 初始化狀態(tài), NVMe 初始化也由用戶通過系統(tǒng)控制模塊啟動。 當(dāng) NVMe
    發(fā)表于 07-04 09:14

    NVMe IP高速傳輸擺脫XDMA設(shè)計四:系統(tǒng)控制模塊設(shè)計

    系統(tǒng)控制模塊負(fù)責(zé)實(shí)現(xiàn) NVMe over PCI 邏輯加速引擎的控制功能, 其結(jié)構(gòu)如圖 1 所示。 用戶通過系統(tǒng)控制
    發(fā)表于 06-29 18:07

    NVMe協(xié)議研究掃盲

    協(xié)議棧的執(zhí)行流程密切相關(guān)。NVMe Host端的命令需要經(jīng)過文件系統(tǒng)層、塊設(shè)備層、驅(qū)動層等多個層次的處理,同時NVMe協(xié)議棧中的隊(duì)列設(shè)計、亂序執(zhí)行、完成信息檢查等流程也十分復(fù)雜,加之嵌
    發(fā)表于 06-02 23:28

    NVMe協(xié)議簡介2

    NVMe指令提交與完成機(jī)制 NVMe指令提交與完成機(jī)制是NVMe協(xié)議的核心,該機(jī)制制定了NVMe
    發(fā)表于 05-15 23:15

    NVMe協(xié)議簡要分析

    的值; (6)NVMe SSD通知主機(jī)檢查完成命令。NVMe SSD控制器通過Memory Write事務(wù)向主機(jī)發(fā)出MSI-X中斷信號,告知主機(jī)檢查CQ中的
    發(fā)表于 05-15 00:34

    NVMe控制器IP設(shè)計系列接口轉(zhuǎn)換模塊

    接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自定義接口之間的轉(zhuǎn)換工作。由于AXI4接口協(xié)議的實(shí)現(xiàn)會占用大量的邏輯資源,為了節(jié)約資源,控制器內(nèi)部的接口信號均采用邏輯簡單的自定義接口,對
    的頭像 發(fā)表于 05-10 14:36 ?221次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>控制器</b>IP設(shè)計系列<b class='flag-5'>之</b>接口轉(zhuǎn)換<b class='flag-5'>模塊</b>

    NVMe控制器IP設(shè)計接口轉(zhuǎn)換

    轉(zhuǎn)換為控制器內(nèi)部信號(addr、en、data_out)。命令執(zhí)行結(jié)束后,完成信息通過AXI PCIe IP模塊的AXI4接口傳輸至完成
    發(fā)表于 05-10 14:33

    NVME控制器隊(duì)列管理模塊

    隊(duì)列管理模塊是整個NVMe Host控制器的核心模塊,該模塊實(shí)現(xiàn)了提交隊(duì)列與完成隊(duì)列的管理,多隊(duì)
    發(fā)表于 05-03 20:19

    NVME控制器隊(duì)列管理模塊

    隊(duì)列管理模塊是整個NVMe Host控制器的核心模塊,該模塊實(shí)現(xiàn)了提交隊(duì)列與完成隊(duì)列的管理,多隊(duì)
    的頭像 發(fā)表于 05-03 15:32 ?186次閱讀
    <b class='flag-5'>NVME</b><b class='flag-5'>控制器</b><b class='flag-5'>之</b>隊(duì)列管理<b class='flag-5'>模塊</b>

    NVME控制器指令控制模塊設(shè)計

    狀態(tài)下, 將獲取的 ID 和指令信息組裝成為提交條目, 寫入 SEL_SQ狀態(tài)下選擇的隊(duì)列。 如果指令涉及數(shù)據(jù)傳輸, 在該狀態(tài)下還要將 ID 和對應(yīng)的 PRP 寫入 PRP 控制模塊。 完成
    發(fā)表于 04-25 08:07

    NVME控制器設(shè)計指令控制

    指令控制模塊由一個指令信息緩存, 一個指令組裝狀態(tài)機(jī)和一個 ID 池組成。 指令信息緩存中存放著由系統(tǒng)控制
    的頭像 發(fā)表于 04-24 10:22 ?283次閱讀
    <b class='flag-5'>NVME</b><b class='flag-5'>控制器</b>設(shè)計<b class='flag-5'>之</b>指令<b class='flag-5'>控制</b>

    NVMe控制器設(shè)計1

    NVMe 控制模塊負(fù)責(zé)實(shí)現(xiàn)用戶請求事務(wù)與 NVMe 事務(wù)的轉(zhuǎn)換、 NVMe 命令提交 與完成機(jī)
    的頭像 發(fā)表于 04-24 09:51 ?243次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>控制器</b>設(shè)計1

    NVME控制器設(shè)計1

    的相關(guān)寄存來發(fā)送 DMA 或隊(duì)列管理請求, NVMe控制模塊在得到任務(wù)信息后生成對應(yīng)的 NVMe
    發(fā)表于 04-24 09:45

    SDRAM控制器的設(shè)計——Sdram_Control.v代碼解析(異步FIFO讀寫模塊、讀寫SDRAM過程)

    的設(shè)計——control_interface.v代碼解析; http://www.www27dydycom.cn/d/6458523.html ? SDRAM指令執(zhí)行模塊解讀參考:04-SDRAM控制器
    的頭像 發(fā)表于 03-04 10:49 ?1531次閱讀
    SDRAM<b class='flag-5'>控制器</b>的設(shè)計——Sdram_Control.v代碼<b class='flag-5'>解析</b>(異步FIFO讀寫<b class='flag-5'>模塊</b>、讀寫SDRAM過程)