一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

“System Level EOS Testing Method”可以翻譯為: “系統(tǒng)級電性過應(yīng)力測試方法”

h1654155954.3333 ? 來源:h1654155954.3333 ? 作者:h1654155954.3333 ? 2025-05-05 15:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“System Level EOS Testing Method”可以翻譯為:
“系統(tǒng)級電性過應(yīng)力測試方法”

解析:

1.System Level(系統(tǒng)級):指在整體系統(tǒng)層面進(jìn)行的測試,而非單個組件2。

2.EOS(Electrical Over Stress):即“電性過應(yīng)力”,指電流或電壓超過器件承受范圍導(dǎo)致的損傷1

3.Testing Method(測試方法):指具體的檢測流程或技術(shù)手段6。

補(bǔ)充說明:

該術(shù)語通常用于電子制造或芯片測試領(lǐng)域,目的是通過系統(tǒng)級測試預(yù)防因電壓/電流異常導(dǎo)致的硬件損壞14。

系統(tǒng)上常見的EOS測試端口AC電源、電話線(RJ11)、同軸電纜(coaxial cable)以及以太網(wǎng)路(RJ45)最常見,這些端口因有機(jī)會布線至戶外的關(guān)系,受到EOS/Surge沖擊的機(jī)率也大大提升。故電子產(chǎn)品在安規(guī)認(rèn)證階段,都會在這些端口執(zhí)行EOS/Surge這個測項,以加強(qiáng)端口對于外部EOS的抗干擾能力,并降低電子產(chǎn)品日后遇到EOS/Surge造成的損壞問題。

本篇文章以高速信號端口如以太網(wǎng)口及USB的EOS/Surge測試手法作介紹。以太網(wǎng)口的EOS/Surge測試標(biāo)準(zhǔn)眾多,且依照不同產(chǎn)品的類型或應(yīng)用區(qū)域而有所不同,像是資訊類產(chǎn)品標(biāo)準(zhǔn)IEC61000-4-5,北美電信商的GR1089,歐美電信商的K.21等。上述的這些法規(guī),針對以太網(wǎng)口的測試皆有Common mode及Differential mode這兩種,測試的波形為1.2/50us開路電壓和8/20us短路電流波形。Common mode surge測試架構(gòu)如下圖一所示,測試手法是將網(wǎng)口的信號線(10/100Mbps為2組Differential pairs,1000Mbps為4組Differential pairs)接至Surge波形產(chǎn)生器的High接口,Surge波形產(chǎn)生器的Low接口接至大地,并對信號線注入Surge測試電壓,每個測試電壓注入Surge能量的次數(shù)為5次,間隔為60秒。需要特別注意的是每個法規(guī)所規(guī)定之測試阻抗及測試電壓會有所不同,需詳細(xì)確認(rèn)后再執(zhí)行測試。

wKgZPGgYbwSAJX-iAABToiNs408743.jpg

圖一: Common mode surge test 示意圖

以太網(wǎng)口Differential mode surge測試手法跟Common mode不同,Differential mode surge是將surge能量注入差動信號間(例如TX+跟TX-),各個法規(guī)的手法又有些許不同,本文將以IEC61000-4-5及GR1089 Intra-Building兩個國際標(biāo)準(zhǔn)為例進(jìn)行說明。

?IEC61000-4-5測試阻抗為42 ohm,手法為Surge測試機(jī)臺High端口接七條Ethernet信號線,Low端口接剩下的一條,測試完第一組后,須將Low端口接至下一條信號線,八條信號線都必須輪流接至Low端口,故會有八種測試組合。每種組合每個測試電壓注入Surge能量的次數(shù)為5次,間隔為60秒,因Differential mode測試的組合較多,故測試所需的時間也較Common mode長,測試架構(gòu)如下圖二。

?GR1089里Intra-Building的Differential mode測試手法為Surge測試機(jī)臺High端口接一條Ethernet信號線,Low端口接剩下的七條,八條信號線都必須輪流接至High端口,測試阻抗為8 ohm,其測試架構(gòu)如下圖三。

IEC61000-4-5及GR1089 Intra-Building雖手法有些許不同,但目的都是為了驗證產(chǎn)品接口的EOS/Surge抗受性,達(dá)到預(yù)防突波干擾的效果。

wKgZO2gYbwWASuysAABR6x27MSU471.jpg

圖二: IEC 61000-4-5 Differential mode surge test 示意圖

wKgZPGgYbwWAc1TYAAA_R1V5oqM164.jpg

圖三: GR1089 Differential mode surge test 示意圖


除了上述的測試端口及標(biāo)準(zhǔn)外,近幾年手機(jī)電腦、電視在產(chǎn)線及市場售后也遭遇越來越多對外接口被EOS能量破壞的問題,因此各大品牌廠從原本針對信號線端口的ESD Direct-Pin Injection測試外,亦追加導(dǎo)入了低壓的EOS Direct-Pin Injection測試手法,來增強(qiáng)產(chǎn)品信號線端口的EOS耐受。


測試波形同樣是依據(jù)IEC61000-4-5 的1.2/50us開路電壓和8/20us短路電流波形,測試時的輸出串聯(lián)阻抗為2歐姆。由于測試的端口以USB、HDMI等高速信號端口為主,測試時要求的的起始電壓、步進(jìn)電壓或需通過的電壓規(guī)格皆較前述測試以太網(wǎng)口時低很多(例如:要求高速差分對信號線需通過EOS ±25V的規(guī)格,測試時的步進(jìn)電壓為2V或5V),期望透過低電壓的較低EOS能量來放大測試結(jié)果的鑒別度,以利進(jìn)行設(shè)計改善或規(guī)格調(diào)整。


測試方式是將低壓Surge產(chǎn)生器的輸出High端口接至待測信號線而Low端口接至系統(tǒng)地,并對信號線注入EOS能量,其測試電壓、間隔秒數(shù)及注入Surge的次數(shù)由品牌廠制定。低壓EOS測試架構(gòu)如圖四所示。

wKgZO2gYbwaAMevHAAA4utSNIlA128.jpg

圖四: Low voltage EOS test 示意圖

上述介紹的三種EOS/Surge測試手法,可依照產(chǎn)品應(yīng)用的環(huán)境挑選合適的EOS測試方式。此三種方式雖然各有差異,但其目的都是為了增加產(chǎn)品的EOS抗受性,故建議在系統(tǒng)設(shè)計初期就將EOS/Surge防護(hù)對策納入考量,以提升產(chǎn)品EOS耐受程度,并降低產(chǎn)品在產(chǎn)線及市場端因EOS而發(fā)生的客退機(jī)率。

提供原廠技術(shù)方案設(shè)計,歡迎聯(lián)系我們,電話075582542001,82574660謝謝惠顧~

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    41

    文章

    5635

    瀏覽量

    176022
  • EOS
    EOS
    +關(guān)注

    關(guān)注

    0

    文章

    131

    瀏覽量

    21629
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    晶圓切割中振動 - 應(yīng)力耦合效應(yīng)對厚度均勻的影響及抑制方法

    的影響機(jī)制,并提出有效抑制方法,是提升晶圓加工精度、推動半導(dǎo)體產(chǎn)業(yè)高質(zhì)量發(fā)展的關(guān)鍵所在。 二、振動 - 應(yīng)力耦合效應(yīng)對晶圓厚度均勻的影響 2.1 振動引發(fā)
    的頭像 發(fā)表于 07-08 09:33 ?134次閱讀
    晶圓切割中振動 - <b class='flag-5'>應(yīng)力</b>耦合效應(yīng)對厚度均勻<b class='flag-5'>性</b>的影響及抑制<b class='flag-5'>方法</b>

    PCB分板應(yīng)力測試方法和步驟

    PCB機(jī)械應(yīng)力測試的主要目的是評估PCB板在不同環(huán)境條件和負(fù)載條件下的性能和穩(wěn)定性。通過應(yīng)力測試可以發(fā)現(xiàn)潛在的設(shè)計缺陷、材料缺陷和制造工藝問
    的頭像 發(fā)表于 06-17 17:22 ?409次閱讀
    PCB分板<b class='flag-5'>應(yīng)力</b><b class='flag-5'>測試</b><b class='flag-5'>方法</b>和步驟

    提供半導(dǎo)體工藝可靠測試-WLR晶圓可靠測試

    (low-k)材料在應(yīng)力下的擊穿風(fēng)險。 晶圓可靠測試系統(tǒng)Sagi. Single site sy
    發(fā)表于 05-07 20:34

    PCB互連應(yīng)力測試與溫度沖擊測試的區(qū)別

    在當(dāng)今復(fù)雜且精密的PCB實際應(yīng)用場景中,確保其可靠至關(guān)重要。互連應(yīng)力測試(IST)與溫度沖擊測試(TC)作為可靠評估的常用手段,二者在
    的頭像 發(fā)表于 04-18 10:29 ?355次閱讀
    PCB互連<b class='flag-5'>應(yīng)力</b><b class='flag-5'>測試</b>與溫度沖擊<b class='flag-5'>測試</b>的區(qū)別

    驅(qū)動系統(tǒng)EMC電磁兼容測試整改:傳導(dǎo)干擾技術(shù)

    深圳南柯電子|驅(qū)動系統(tǒng)EMC電磁兼容測試整改:傳導(dǎo)干擾技術(shù)
    的頭像 發(fā)表于 04-17 09:40 ?439次閱讀
    <b class='flag-5'>電</b>驅(qū)動<b class='flag-5'>系統(tǒng)</b>EMC電磁兼容<b class='flag-5'>性</b><b class='flag-5'>測試</b>整改:傳導(dǎo)干擾技術(shù)

    詳解晶圓可靠評價技術(shù)

    隨著半導(dǎo)體工藝復(fù)雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。晶圓可靠(Wafer Level Reliability, WLR)技術(shù)通過直接在未封裝晶圓上施加加速
    的頭像 發(fā)表于 03-26 09:50 ?688次閱讀
    詳解晶圓<b class='flag-5'>級</b>可靠<b class='flag-5'>性</b>評價技術(shù)

    CMOS可靠測試中的電荷泵和交流應(yīng)力技術(shù)解析

    對于研究半導(dǎo)體電荷捕獲和退化行為來說,交流或脈沖應(yīng)力對典型的應(yīng)力測試是一個有用的補(bǔ)充。NBTI(負(fù)偏置溫度不穩(wěn)定性)和TDDB(隨時間變化的介電擊穿)試驗包括應(yīng)力/測量循環(huán)。所施加的
    的頭像 發(fā)表于 03-20 10:08 ?479次閱讀
    CMOS可靠<b class='flag-5'>性</b><b class='flag-5'>測試</b>中的電荷泵和交流<b class='flag-5'>應(yīng)力</b>技術(shù)解析

    半導(dǎo)體器件可靠測試中常見的測試方法有哪些?

    半導(dǎo)體器件可靠測試方法多樣,需根據(jù)應(yīng)用場景(如消費(fèi)、工業(yè)、車規(guī))和器件類型(如IC、分立
    的頭像 發(fā)表于 03-08 14:59 ?921次閱讀
    半導(dǎo)體器件可靠<b class='flag-5'>性</b><b class='flag-5'>測試</b>中常見的<b class='flag-5'>測試</b><b class='flag-5'>方法</b>有哪些?

    電力驅(qū)動測試系統(tǒng)的技術(shù)原理和應(yīng)用

    。 新能源汽車測試: 針對新能源汽車的驅(qū)動系統(tǒng),進(jìn)行模擬測試和實際道路測試。 驗證新能源汽車的動力性能、續(xù)航能力、安全性能等關(guān)鍵指標(biāo)。
    發(fā)表于 12-19 14:54

    電池(包測試系統(tǒng)的技術(shù)原理和應(yīng)用

    充電、過度放電、過大電流及短路防護(hù)等。 物理測試原理: 測試系統(tǒng)還可以對電池包進(jìn)行物理性能測試,如高溫測試、低溫
    發(fā)表于 12-09 15:40

    絕緣電阻測試的基礎(chǔ)以及為什么它如此重要

    影響。 實際上,絕緣電阻測試非常必要,幾乎80%的電氣維修和測試涉及評估電氣系統(tǒng)的完整。絕緣材料一旦開發(fā)出來就會老化,從而導(dǎo)致可靠和性能
    發(fā)表于 12-09 10:24

    使用Keithley 4200-SCS半導(dǎo)體表征系統(tǒng)進(jìn)行氧化物可靠測試

    for wafer-level Testing of Thin Dielectrics) 描述了通常用于監(jiān)測氧化物完整的兩種晶圓測試
    的頭像 發(fā)表于 11-18 10:22 ?1312次閱讀
    使用Keithley 4200-SCS半導(dǎo)體表征<b class='flag-5'>系統(tǒng)</b>進(jìn)行氧化物可靠<b class='flag-5'>性</b><b class='flag-5'>測試</b>

    多通道應(yīng)力測量系統(tǒng)

    有重要意義。 應(yīng)力測試方法有以下幾類: ? 電阻應(yīng)變測量法:利用電阻應(yīng)變計測量應(yīng)力; ? 光彈性方法:利用光的彈性效應(yīng)測量
    的頭像 發(fā)表于 11-11 16:31 ?694次閱讀
    多通道<b class='flag-5'>應(yīng)力</b>測量<b class='flag-5'>系統(tǒng)</b>

    CMS系列連接器在晶圓參數(shù)測試設(shè)備中的應(yīng)用

    01應(yīng)用場景在集成電路的產(chǎn)品開發(fā)、工藝制造和產(chǎn)品驗證過程中,對參數(shù)測試的需求日益提高。芯片設(shè)計類企業(yè)、代工制造類企業(yè)、垂和研發(fā)實驗室,都需要完成多種測試任務(wù),需要高效、精確地提取器
    的頭像 發(fā)表于 11-09 03:00 ?468次閱讀
    CMS系列連接器在晶圓<b class='flag-5'>級</b><b class='flag-5'>電</b><b class='flag-5'>性</b>參數(shù)<b class='flag-5'>測試</b>設(shè)備中的應(yīng)用

    機(jī)械應(yīng)力和熱應(yīng)力下的BGA焊點可靠

    的影響,導(dǎo)致開裂或脫落,從而影響電路的正常工作。本文將分析應(yīng)力作用下BGA焊點開裂的原因,并提出相應(yīng)的控制方法
    的頭像 發(fā)表于 11-06 08:55 ?1071次閱讀
    機(jī)械<b class='flag-5'>應(yīng)力</b>和熱<b class='flag-5'>應(yīng)力</b>下的BGA焊點可靠<b class='flag-5'>性</b>