一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

zhangjie135 ? 來源:zhangjie135 ? 作者:zhangjie135 ? 2025-05-10 11:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgZO2gZ_K6AEqLgAADmHzaDQYM405.png

一、板卡概述

板卡使用Xilinx最新的第三代RFSOC系列,單顆芯片包含8路ADCDAC,64-bit Cortex A53系列4核CPU,Cortex-R5F實時處理核,以及大容量FPGA。

對主機接口采用PCIe Gen4x8,配合PCIe DMA傳輸,支持高速數(shù)據(jù)采集和傳輸。

wKgZPGgZ_K6AegBVAADIYhQFtSU651.png

wKgZO2gZ_K6AAp8uAADIYhQFtSU833.png

二、產品特性:

● 基于Zynq RFSoC系列FPGA,支持8路最高5G ADC和8路最高9G的DAC;

● 支持外部時鐘輸入1路, 外觸發(fā),外同步各1路;

● PL 1組64 bit 2400M DDR4,支持PL部分高速存儲和處理。 單組4GB字節(jié)容量,PL部分8GB字節(jié)容量。

● 支持16個GPIO

PS部分內容:

● PS部分1組64bit位寬DDR4,單組4GB字節(jié)

● 可配置的Dual QSPI 加載

● 支持MicroSD卡加載

● 1000Base-T以太網(wǎng)(RJ45)端口(CPU端)

USB接口支持,調試RS232 1路,

● 標準PCIe全高半長板型(167 x 111 mm ),適配常見主機、服務器

● PCIe Gen4 x8,高速數(shù)據(jù)通訊,附帶DMA傳輸例程

軟件開發(fā)內容:

接口

AD

DA

ARM AXI

DDR

PCIe

指標

8路

5Gbps

14bit

8路

9.85Gbps 14bit

DMA 傳輸

400MB/s

一組10GB/s,

共2組

PCIeX8 V4.0,8GB/s

PL部分,主要分為:

1,PCIe XDMA部分,PCIe分為寄存器通道和數(shù)據(jù)DMA通道,寄存器用于板卡控制和狀態(tài)監(jiān)控,。實現(xiàn)參考累加數(shù)的PCIe上傳,實現(xiàn)8GB/秒傳輸。

2,DDR4讀寫參考程序。

3,RF硬件控制,用于控制板卡上PLL,ADC和DAC控制。

4,AD數(shù)據(jù)接口模塊,實現(xiàn)AD數(shù)據(jù)采集入PL;

5,DA數(shù)據(jù)接口模塊,實現(xiàn)DDS數(shù)據(jù)或者AD采集數(shù)據(jù)環(huán)回DA播出。

6,PL端 40路 IO的輸入輸出測試。

PS部分軟件

ARM的DDR讀寫, SD卡,EMMC讀寫,F(xiàn)lash讀寫,網(wǎng)絡和RS232讀寫。

Linux移植,甲方來完成。

時鐘設計:

板卡時鐘靈活,支持多種應用配置,模擬部分的時鐘,采用LMK04828,雙PLL鎖相環(huán)。

如果采用板內時鐘,用TCXO和VCXO雙鎖相環(huán),提供穩(wěn)定可靠的模擬時鐘。同時也輸出一路給FPGA進行數(shù)字處理。

該方案也支持使用外部獨立輸入時鐘,通過LMK04828扇出后輸出給ADC和DAC。

wKgZO2f0ilKALF_eAAA8DVe4z5g101.png

數(shù)字部分,使用高集成度的SI5341B,單路芯片輸出PS和PL所需的各路時鐘。

wKgZO2gZ_K6AcOJMAACs1O5gBuk467.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口
    +關注

    關注

    33

    文章

    9005

    瀏覽量

    153766
  • adc
    adc
    +關注

    關注

    99

    文章

    6709

    瀏覽量

    549240
  • PCIe
    +關注

    關注

    16

    文章

    1342

    瀏覽量

    85162
  • RFSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    2917
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    熱門5G路由器參數(shù)對比,華為智選Brovi 5G CPE 5 VS SUNCOMM SDX75

    ,上行900Mbps 支持2.5G網(wǎng)口、RJ11語音口、TS-9外接天線… 這臺設備明顯是沖著極致性能和靈活部署來的。 第一回合:5G速率拼刺刀 項目 華為Brovi 5G CPE
    發(fā)表于 06-05 13:54

    高速數(shù)據(jù)采集設計:887-基于 RFSoC 47DR的8T8R 100Gbps 軟件無線電光纖前端

    一、 板卡概述 ? ? ?板卡使用Xilinx最新的第三代RFSOC系列,單顆芯片包含8ADCDAC,64-bit Cortex A53
    的頭像 發(fā)表于 05-30 10:13 ?199次閱讀
    高速數(shù)據(jù)采集<b class='flag-5'>卡</b>設計:887-基于 <b class='flag-5'>RFSoC</b> 47DR的<b class='flag-5'>8T8</b>R 100Gbps 軟件無線電光纖前端<b class='flag-5'>卡</b>

    Banana Pi BPI-R4 Pro Wifi7 路由器開發(fā)板采用聯(lián)發(fā)科MT7988A芯片設計,支持4個2.5G網(wǎng)口,支持2個10G光電口,支持4G/5G擴展

    GB DDR4 RAM、8GB eMMC、128MB SPI-NAND 閃存。支持4個2.G網(wǎng)口,支持2個10G光電口,支持4G/5G擴展。
    發(fā)表于 05-28 16:20

    高速數(shù)據(jù)采集設計方案:886-基于RFSOC85G ADC89GDAC PCIe

    FPGA。 對主機接口采用PCIe Gen4x8,配合PCIe DMA傳輸,支持高速數(shù)據(jù)采集和傳輸。 二、產品特性: ?● ?基于Zynq RFSoC系列FPGA,支持
    的頭像 發(fā)表于 04-08 10:34 ?563次閱讀
    高速數(shù)據(jù)采集<b class='flag-5'>卡</b>設計方案:886-基于<b class='flag-5'>RFSOC</b>的<b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>5G</b> <b class='flag-5'>ADC</b>和<b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>9G</b>的<b class='flag-5'>DAC</b> <b class='flag-5'>PCIe</b><b class='flag-5'>卡</b>

    愛立信攜手Telstra、高通刷新5G上行鏈速度紀錄

    愛立信、Telstra、高通近日攜手創(chuàng)下5G上行鏈516 Mbps速度新紀錄,成為目前在商用Sub-6GHz 5G SA現(xiàn)網(wǎng)實現(xiàn)的最高上行鏈速度。
    的頭像 發(fā)表于 03-26 16:31 ?1w次閱讀

    ADS8528的8都能同時達到650KSPS采樣率,還是單使用時才能達到?

    (±5V,電平我也可以調整不作為限制),≥12bit,每采樣率均達到140KSPS,每獨立不要切換,現(xiàn)在主要限制在了DSP與ADC的數(shù)據(jù)接口上,現(xiàn)有的DSP能否實現(xiàn),或者推薦一個D
    發(fā)表于 12-27 06:40

    需要將一RGB信號(R:0~8,G:0~8,B:0~8)轉換成LVDS信號,請問這個LVDS信號有沒有單和雙的可以選擇?

    我有一個項目,需要將一RGB信號(R:0~8,G:0~8,B:0~8)轉換成LVDS信號,請問這個LVDS信號有沒有單
    發(fā)表于 12-24 06:03

    8DAC161S997或者兩顆DAC8775做8采集,單電源供電時,芯片共地是否可行?

    您好,我現(xiàn)在做的電流環(huán)用的是AD5421,單機用了8通道,供地之后發(fā)現(xiàn)輸出電流有點大,想切換到Ti的DAC161S997或者DAC8775上面。 想請問下用8
    發(fā)表于 12-23 06:00

    CDCDB800/803超低附加抖動、8輸出PCIe Gen1至Gen5時鐘緩沖器

    電子發(fā)燒友網(wǎng)站提供《CDCDB800/803超低附加抖動、8輸出PCIe Gen1至Gen5時鐘緩沖器.pdf》資料免費下載
    發(fā)表于 11-26 14:36 ?0次下載
    CDCDB800/803超低附加抖動、<b class='flag-5'>8</b><b class='flag-5'>路</b>輸出<b class='flag-5'>PCIe</b> Gen1至Gen<b class='flag-5'>5</b>時鐘緩沖器

    PCIe收發(fā)卡設計資料:611-基于VU9P的24Gsps AD 25G DA PCIe收發(fā)卡

    AD DA收發(fā)卡 , PCIe板卡 , PCIe收發(fā)卡 , VU9P板卡 , 高速AD板卡
    的頭像 發(fā)表于 11-20 10:05 ?607次閱讀
    <b class='flag-5'>PCIe</b>收發(fā)卡設計資料:611-基于VU<b class='flag-5'>9</b>P的2<b class='flag-5'>路</b>4Gsps AD 2<b class='flag-5'>路</b><b class='flag-5'>5G</b> DA <b class='flag-5'>PCIe</b>收發(fā)卡

    基于XILINX RFSOC的16通道高速數(shù)據(jù)采集回放

    RISN-2516使用Xilinx最新的第三代RFSOC系列,單顆芯片包含16ADC和16DAC(可選),64-bit Cortex A
    的頭像 發(fā)表于 11-07 17:21 ?1084次閱讀
    基于XILINX <b class='flag-5'>RFSOC</b>的16通道高速數(shù)據(jù)采集回放<b class='flag-5'>卡</b>

    基于ZU19EG的4100G光纖的PCIe 加速計算

    ,支持100G數(shù)據(jù)傳輸速率。PL端擴展1個標準FMC HPC接口,支持8GTH接口和LA/HA/HB全定義接口。板卡設計滿足工業(yè)級要求,可用于高速信號處理、車載雷達信號處理等領域。
    的頭像 發(fā)表于 11-07 11:55 ?1051次閱讀
    基于ZU19EG的4<b class='flag-5'>路</b>100<b class='flag-5'>G</b>光纖的<b class='flag-5'>PCIe</b> 加速計算<b class='flag-5'>卡</b>

    基于RFSOC 27或47DR 8ADC + 8DA 6U VPX板卡

    基于RFSOC 27或47DR 8ADC + 8DA 6U VPX板卡
    的頭像 發(fā)表于 10-10 18:18 ?1396次閱讀
    基于<b class='flag-5'>RFSOC</b> 27或47DR <b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>ADC</b> + <b class='flag-5'>8</b><b class='flag-5'>路</b>DA 6U VPX板卡

    基于VU9P的4 100G光纖 6U VPX板卡

    基于VU9P的4 100G光纖 6U VPX板卡
    的頭像 發(fā)表于 09-29 09:28 ?910次閱讀
    基于VU<b class='flag-5'>9</b>P的4<b class='flag-5'>路</b> 100<b class='flag-5'>G</b>光纖 6U VPX板卡

    迅為RK3588新配置增加LPDDR58G+32G核心板

    豐富--雙千兆以太網(wǎng)、5G/4G模塊、HDMI輸入、HDMI輸出、PCle3.0、PCle2.0SATA3.0、USB3.0、USB2.0、TypeC等接口一應俱全。 系統(tǒng)支持--我們已經在
    發(fā)表于 08-02 16:50