一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文看懂半導(dǎo)體工藝演進對DRAM、邏輯器件、NAND的影響

電子工程師 ? 作者:工程師a ? 2018-04-21 08:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文主要圍繞DRAM、邏輯器件和NAND這三大尖端產(chǎn)品來進行詳細介紹。

DRAM

在DRAM章節(jié)的第一張幻燈片中,我按公司和年份呈現(xiàn)了DRAM工藝節(jié)點的變化。美光科技、三星和SK海力士是DRAM市場的主導(dǎo)廠商,所以我以這三家公司為代表展示了其各自的工藝節(jié)點。DRAM節(jié)點尺寸目前是由器件上最小的半間距來定義的,美光DRAM基于字線,三星和SK海力士則基于主動晶體管。

圖表下方在一定程度上展示了關(guān)鍵技術(shù)的發(fā)展情況。左側(cè)展示了具有掩埋字線的鞍形鰭片存取晶體管。具有掩埋字線的鞍形鰭片是目前存取晶體管的標(biāo)準(zhǔn)。在中間和右下角,顯示了DRAM電容器向更細節(jié)距-高長寬比結(jié)構(gòu)的演變。

影響DRAM工藝縮減的主要問題是電容。為了可靠地存儲數(shù)據(jù),電容需要大于一定的閾值。要繼續(xù)制造出占用面積更小的電容,可以把電容做得更高,薄膜更薄,或者增加薄膜的K值。但是問題在于,雖然從機械穩(wěn)定性的角度還可以可靠地做出更高更薄的電容,但是隨著薄膜厚度的降低,漏電會增加,而且隨著薄膜K值的增加,帶隙減小也會導(dǎo)致漏電問題。當(dāng)前的標(biāo)準(zhǔn)是使用低漏電的鋁基氧化物薄膜和用于高k值的鋯基薄膜組成的復(fù)合膜,而且目前還不清楚是否還會有更好的替代方案。

在第五張和第六張幻燈片中,我介紹了一些主要的DRAM工藝塊,并討論了DRAM工藝對清洗和濕條帶的需求。

我在DRAM章節(jié)最后一張幻燈片中展示了三星工藝節(jié)點的清洗次數(shù)。可以看出,隨著工藝尺寸的縮減,DRAM清洗次數(shù)也在增加,這主要是因為在沉浸光刻步驟后需要進行更多次背面斜面清潔,而且越來越復(fù)雜的多層圖案化方案也會造成多次清洗。

邏輯器件

在第八張幻燈片中,我介紹了格羅方德、英特爾、三星和臺積電的邏輯器件工藝節(jié)點。這四家廠商是邏輯器件工藝領(lǐng)域的領(lǐng)導(dǎo)廠商。應(yīng)當(dāng)特別指出的是,英特爾的節(jié)點通常等同于其他廠商下一代較小的工藝節(jié)點,比如英特爾的10nm和代工廠的7nm差不多。

幻燈片表格下方,左側(cè)顯示的是FinFET的橫截面,這是當(dāng)前先進邏輯器件首選的工藝,右側(cè)顯示了納米線和納米片,預(yù)計將在4nm左右時替代FinFET。

在幻燈片9中,我介紹了一些主要的邏輯器件工藝的演變。在這張幻燈片中,我以英特爾/代工廠的兩個數(shù)字展示工藝節(jié)點,如上所述,英特爾的工藝節(jié)點和代工廠較小尺寸的工藝節(jié)點類似。

在第10張和第11張幻燈片中,我介紹了一些主要的邏輯工藝模塊,并討論了這些模塊對清洗和濕條帶的需求。

12號幻燈片是邏輯器件章節(jié)最后一張幻燈片,介紹了基于臺積電工藝節(jié)點的清洗步驟數(shù)量。當(dāng)工藝尺寸下降到第一代7nm工藝時,由于增加了掩膜層,再加上多重圖案化的復(fù)雜性,清洗次數(shù)一直在增加,在隨后的7nm+和5nm節(jié)點上,由于EUV將顯著降低光刻的復(fù)雜度,因此消除了許多清洗步驟。

NAND

3D NAND取代了2D NAND,成為NAND產(chǎn)品的技術(shù)選擇,現(xiàn)在3D NAND的比特出貨量也已經(jīng)超過了2D NAND。3D NAND尺寸的縮減是由層數(shù)進行表征的,驅(qū)動力來自于層沉積和蝕刻取代了2D NAND中的光刻工藝。

在第13張幻燈片中,我展示了3D NAND的三個主要制造步驟-CMOS制造、存儲陣列制造和互聯(lián)。三星和東芝(NAND產(chǎn)品的頭兩號供應(yīng)商)使用的基本存儲陣列工藝如右側(cè)圖所示。隨著層數(shù)的增加,存儲器陣列必須在“位串堆疊”階段拆分成多個段。左下圖顯示了三家領(lǐng)先供應(yīng)商的層數(shù)和位串。

在第14張和第15張幻燈片中,我介紹了一些主要的3D NAND工藝模塊,并討論了這些模塊對清洗和濕條帶的需求。

展示了3D NAND的總清洗次數(shù)與三星3D NAND工藝的層數(shù)。3D NAND清洗次數(shù)之所以隨著層數(shù)增加而增加,主要是因為階梯成型時的CMP清洗。在第一階梯掩模之后,每個后續(xù)掩模都需要在施加掩膜之前通過CMP清洗將層平坦化。

結(jié)論

DRAM工藝尺寸的縮減正在面臨基本的物理限制,目前還有沒有明確的解決方案,由于印刷需求的推動,DRAM的清洗復(fù)雜度也在增加。

隨著行業(yè)向5nm和3nm的推進,邏輯器件的工藝尺寸將持續(xù)縮減。納米線和納米片將對清洗帶來新的挑戰(zhàn)。隨著掩膜數(shù)量的則更加,以及多重圖案化方案越來越復(fù)雜,邏輯器件的清洗次數(shù)也在增長。

NAND工藝尺寸的縮減已經(jīng)完成落腳到了3D NAND層數(shù)的增加上。由于階梯成型需要CMP清洗,3D NAND器件的清洗次數(shù)也在不斷增加。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2349

    瀏覽量

    185655
  • NAND
    +關(guān)注

    關(guān)注

    16

    文章

    1722

    瀏覽量

    138163
  • 邏輯器件
    +關(guān)注

    關(guān)注

    0

    文章

    90

    瀏覽量

    20407
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    現(xiàn)代集成電路半導(dǎo)體器件

    目錄 第1章?半導(dǎo)體中的電子和空穴第2章?電子和空穴的運動與復(fù)合 第3章?器件制造技術(shù) 第4章?PN結(jié)和金屬半導(dǎo)體結(jié) 第5章?MOS電容 第6章?MOSFET晶體管 第7章?IC中的MOSFET
    發(fā)表于 07-12 16:18

    功率半導(dǎo)體器件——理論及應(yīng)用

    結(jié)構(gòu)、器件的制造和模擬、功率半導(dǎo)體器件的應(yīng)用到各類重要功率半導(dǎo)體器件的基本原理、設(shè)計原則和應(yīng)用特性,建立起
    發(fā)表于 07-11 14:49

    半導(dǎo)體存儲芯片核心解析

    (FTL,磨損均衡,糾錯等),存在讀寫干擾問題。 結(jié)構(gòu)演進: 平面 NAND:傳統(tǒng)二維結(jié)構(gòu),工藝微縮遇到瓶頸。 3D NAND:將存儲單元垂直堆疊(幾十層到幾百層),突破密度限制,降
    發(fā)表于 06-24 09:09

    詳解干法刻蝕工藝

    干法刻蝕技術(shù)作為半導(dǎo)體制造的核心工藝模塊,通過等離子體與材料表面的相互作用實現(xiàn)精準(zhǔn)刻蝕,其技術(shù)特性與工藝優(yōu)勢深刻影響著先進制程的演進方向。
    的頭像 發(fā)表于 05-28 17:01 ?1121次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解干法刻蝕<b class='flag-5'>工藝</b>

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋晶圓工藝到后端封測

    。 第1章 半導(dǎo)體產(chǎn)業(yè)介紹 第2章 半導(dǎo)體材料特性 第3章 器件技術(shù) 第4章 硅和硅片制備 第5章 半導(dǎo)體制造中的化學(xué)品 第6章 硅片制造中的沾污控制 第7章 測量學(xué)和缺陷檢查 第8章
    發(fā)表于 04-15 13:52

    走進半導(dǎo)體塑封世界:探索工藝奧秘

    半導(dǎo)體塑封工藝半導(dǎo)體產(chǎn)業(yè)中不可或缺的環(huán),它通過將芯片、焊線、框架等封裝在塑料外殼中,實現(xiàn)對半導(dǎo)體器件
    的頭像 發(fā)表于 02-20 10:54 ?1322次閱讀
    走進<b class='flag-5'>半導(dǎo)體</b>塑封世界:探索<b class='flag-5'>工藝</b>奧秘

    半導(dǎo)體常用器件

    半導(dǎo)體常用器件的介紹
    發(fā)表于 02-07 15:27 ?0次下載

    半導(dǎo)體存儲】關(guān)于NAND Flash的些小知識

      前言   作為名電子專業(yè)的學(xué)生,半導(dǎo)體存儲顯然是繞不過去的個坎,今天聊聊關(guān)于Nand Flash的
    發(fā)表于 12-17 17:34

    安世半導(dǎo)體推出微型無引腳邏輯IC

    基礎(chǔ)半導(dǎo)體器件領(lǐng)域的高產(chǎn)能生產(chǎn)專家Nexperia(安世半導(dǎo)體)近日發(fā)布了系列采用微型車規(guī)級MicroPak XSON5無引腳封裝的新型邏輯
    的頭像 發(fā)表于 12-17 14:29 ?695次閱讀

    半導(dǎo)體行業(yè)工藝知識

    寫在前面 本文將聚焦于半導(dǎo)體工藝關(guān)鍵領(lǐng)域。半導(dǎo)體工藝半導(dǎo)體行業(yè)中的核心技術(shù),它涵蓋了從原材
    的頭像 發(fā)表于 12-07 09:17 ?1318次閱讀
    <b class='flag-5'>半導(dǎo)體</b>行業(yè)<b class='flag-5'>工藝</b>知識

    看懂2025年功率半導(dǎo)體市場展望

    。我們估計了 2025 年最有趣的重點領(lǐng)域。 1. 賦能數(shù)據(jù)中心未來 在人工智能的持續(xù)發(fā)展推動下,數(shù)據(jù)中心市場正在經(jīng)歷場巨大的轉(zhuǎn)變。隨著計算半導(dǎo)體市場到 2025 年將飆升至驚人的 2390 億美元,電力輸送需求從每機架 30 千瓦飆升至 100 千瓦以
    的頭像 發(fā)表于 11-22 11:02 ?5152次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>看懂</b>2025年功率<b class='flag-5'>半導(dǎo)體</b>市場展望

    解讀全球汽車半導(dǎo)體市場的未來發(fā)展

    ? ? ? ? ? 、全球汽車半導(dǎo)體市場概覽 1.1 市場概述全球汽車半導(dǎo)體市場是全球半導(dǎo)體市場的個重要分支。隨著技術(shù)的進步和汽車行業(yè)對
    的頭像 發(fā)表于 11-08 10:30 ?2224次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>解讀全球汽車<b class='flag-5'>半導(dǎo)體</b>市場的未來發(fā)展

    看懂光刻膠的堅膜工藝及物理特性和常見光刻膠

    原文標(biāo)題:看懂光刻膠的堅膜工藝及物理特性和常見
    的頭像 發(fā)表于 11-01 11:08 ?2495次閱讀

    詳解半導(dǎo)體薄膜沉積工藝

    半導(dǎo)體薄膜沉積工藝是現(xiàn)代微電子技術(shù)的重要組成部分。這些薄膜可以是金屬、絕緣體或半導(dǎo)體材料,它們在芯片的各個層次中發(fā)揮著不同的作用,如導(dǎo)電、絕緣、保護等。薄膜的質(zhì)量直接影響到芯片的性能、可靠性和成本。
    的頭像 發(fā)表于 10-31 15:57 ?2708次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解<b class='flag-5'>半導(dǎo)體</b>薄膜沉積<b class='flag-5'>工藝</b>

    功率半導(dǎo)體器件測試解決方案

    工藝水平已經(jīng)達到國際先進水平,并憑借其成本、技術(shù)優(yōu)勢逐步實現(xiàn)進口替代。除了傳統(tǒng)硅材料的功率半導(dǎo)體器件、碳化硅器件和氮化鎵器件也正在不斷走入人
    的頭像 發(fā)表于 09-12 09:46 ?928次閱讀
    功率<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>器件</b>測試解決方案