概述
AD7401是一款二階Σ-Δ調制器,采用ADI公司i*Coupler ^?^ 技術的片內數(shù)字隔離,能將模擬輸入信號轉換為高速的1比特的數(shù)據(jù)流。AD7401采用5V電源供電,可輸入±200 mV的差分信號(滿量程±320 mV)。模擬調制器對模擬輸入信號連續(xù)采樣,因而無需外部采樣保持電路。輸入信息包含在數(shù)據(jù)率最高為20 MHz的輸出流中,通過適當?shù)臄?shù)字濾波器可重構原始信息。串行I/O可采用5 V或3 V電源供電(V DD2 )。
串行接口采用數(shù)字式隔離。通過將高速CMOS工藝和單片空芯變壓器技術結合在一起,較之傳統(tǒng)光耦合器等其它元件來說,片內隔離能提供更加優(yōu)異的工作特性。該器件內置片內基準電壓。
數(shù)據(jù)表:*附件:AD7401隔離式Σ-Δ調制器技術手冊.pdf
應用
--交流電機控制
--數(shù)據(jù)采集系統(tǒng)
--可替代ADC加光隔離器的方案
特性
- 20 MHz 最大外部時鐘速率
- 二階調制器
- 16位無失碼
- 16位時INL典型值為±2 LSB
- 最大失調漂移為3.5 μV/°C
- 片內數(shù)字隔離器
- 片內基準電壓源
- 低功耗工作: 20 mA(最大值,5.25 V)
- 工作電壓范圍:-40℃至+105℃
- 16引腳SOIC封裝
- 安全和法規(guī)認證
框圖
引腳配置描述
典型性能特征
電路信息
AD7401隔離型Σ - Δ調制器可將模擬輸入信號轉換為高速(最高2.0 MHz)的單比特數(shù)據(jù)流;調制器單比特數(shù)據(jù)的時間平均值與輸入信號直接成比例。圖23展示了AD7401的一個典型應用電路,該電路用于在模擬輸入、電流檢測電阻與數(shù)字輸出之間實現(xiàn)隔離,數(shù)字輸出隨后由數(shù)字濾波器處理以提供N位數(shù)據(jù)字。
模擬輸入
AD7401的差分模擬輸入采用開關電容電路實現(xiàn)。該電路實現(xiàn)了一個二階調制器級,可將輸入信號數(shù)字化為1比特輸出數(shù)據(jù)流。采樣時鐘(MCLKIN)為轉換過程以及輸出數(shù)據(jù)幀時鐘提供時鐘信號。該時鐘源由AD7401外部提供。模擬輸入信號由調制器連續(xù)采樣,并與內部電壓基準進行比較。準確反映模擬輸入隨時間變化情況的數(shù)字流會出現(xiàn)在轉換器輸出端(見圖21) 。
0 V的差分信號(理想情況下)在MDAT輸出引腳產生1和0各占50%時間的數(shù)據(jù)流。200 mV的差分輸入會產生1占81.25%時間、0占18.75%時間的數(shù)據(jù)流。-200 mV的差分輸入會產生1占18.75%時間、0占81.25%時間的數(shù)據(jù)流。
330 mV的差分輸入(理想情況下)會產生全為1的數(shù)據(jù)流。這是AD7401的絕對滿量程范圍,而200 mV是規(guī)定的滿量程范圍,如表9所示。
要重建原始信息,此輸出需要進行數(shù)字濾波和抽取。建議使用Sinc?濾波器,因為其階數(shù)比AD7401調制器的階數(shù)高一級。若采用256倍抽取率,假設外部時鐘頻率為16 MHz,得到的16位數(shù)據(jù)速率為62.5 kHz。圖22展示了AD7401相對于16位輸出的傳遞函數(shù) 。
-
調制器
+關注
關注
3文章
901瀏覽量
46603 -
iCoupler
+關注
關注
0文章
51瀏覽量
16578 -
模擬調制器
+關注
關注
0文章
6瀏覽量
6838
發(fā)布評論請先 登錄
采用iCoupler技術的AD7401
Σ-Δ調制器提高運動控制效率
Σ-Δ調制器提高運動控制效率
請問ad7401是不是在MCLKIN時鐘下啟動采樣
隔離型Σ-Δ調制器的簡化框圖
FPGA讀ad7401數(shù)據(jù)時,F(xiàn)PGA發(fā)出的時鐘如果在線路上有丟失,AD7401還能輸出正確的MDATA嗎?
AD7401,pdf datasheet (Isolated
AD7400: 隔離式Σ-Δ調制器
AD7401 隔離式Σ-Δ調制器

AD7401A 隔離式Σ-Δ調制器

AD7401A隔離式Σ-Δ調制器技術手冊

AD7400隔離式Σ-Δ調制器技術手冊

AD7400A隔離式Σ-Δ調制器技術手冊

評論