一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SiC 市場(chǎng)的下一個(gè)爆點(diǎn):共源共柵(cascode)結(jié)構(gòu)詳解

flyingstar01 ? 來(lái)源:flyingstar01 ? 作者:flyingstar01 ? 2025-06-14 23:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Cascode簡(jiǎn)介

碳化硅結(jié)型場(chǎng)效應(yīng)晶體管(SiC JFET)相比其他競(jìng)爭(zhēng)技術(shù)具有一些顯著的優(yōu)勢(shì),特別是在給定芯片面積下的低導(dǎo)通電阻(稱為RDS.A)。為了實(shí)現(xiàn)最低的RDS.A,需要權(quán)衡的一點(diǎn)是其常開(kāi)特性,這意味著如果沒(méi)有柵源電壓,或者JFET的柵極處于懸空狀態(tài),那么JFET將完全導(dǎo)通。

然而,開(kāi)關(guān)模式在應(yīng)用中通常需要常關(guān)狀態(tài)。因此,將SiC JFET與低電壓硅MOSFET以cascode 配置結(jié)合在一起,構(gòu)造出一個(gè)常關(guān)開(kāi)關(guān)模式“FET”,這種結(jié)構(gòu)保留了大部分SiC JFET的優(yōu)點(diǎn)。

Cascode結(jié)構(gòu)

共源共柵(Cascode)結(jié)構(gòu)是通過(guò)將一個(gè)SiC JFET與一個(gè)低壓、常關(guān)的硅(Si)MOSFET串聯(lián)而成,其中JFET的柵極連接到MOSFET的源極。MOSFET的漏源電壓是JFET柵源電壓的反相,從而使cascode 結(jié)構(gòu)具有常見(jiàn)的常關(guān)特性。該結(jié)構(gòu)可在額定漏源電壓范圍內(nèi)阻斷電流,但如同任何MOSFET(無(wú)論是硅基還是碳化硅基器件)一樣,其反向電流始終可以流通。

wKgZO2hNmYWAL6_wAAFrDuAO7z0231.png

圖 1 Cascode配置


當(dāng)內(nèi)部MOSFET導(dǎo)通或有反向電流流過(guò)時(shí),不論cascode的柵極電壓如何,JFET的柵極-源極電壓幾乎為零,JFET處于導(dǎo)通狀態(tài)。當(dāng)MOSFET關(guān)斷且cascode兩端存在正的VDS(漏源電壓)時(shí),MOSFET的VDS會(huì)增加,與此同時(shí)JFET的柵源電壓會(huì)降低至低于JFET的閾值電壓,從而關(guān)斷 JFET。請(qǐng)參見(jiàn)圖1。

wKgZPGhNmYaAEX-jAATPg3AGhZ8433.png

圖 2 分立cascode結(jié)構(gòu)

分立cascode 結(jié)構(gòu)采用并排芯片,如圖 2(a)所示,或堆疊芯片,如圖 2(b)所示。在這兩種情況下,SiC JFET 通常都是銀燒結(jié)在封裝引線框架上。

在并排配置中,MOSFET 安裝在一個(gè)金屬鍍層的陶瓷隔離器上,有兩組源極連接線:一組連接 JFET 源極和 MOSFET 漏極(金屬鍍層陶瓷的頂面),另一組連接 MOSFET 源極和源極引腳。在堆疊芯片配置中,JFET 源極和 MOSFET 漏極之間的連接線被取消,從而減少了雜散電感。并采用直徑較小的連接線連接 JFET 和 MOSFET 柵極。

該MOSFET專為cascode結(jié)構(gòu)設(shè)計(jì),其有源區(qū)雪崩電壓設(shè)定約為25V。MOSFET基于30V 硅工藝制造,具有低導(dǎo)通電阻RDS(on),通常僅為JFET的10%,并且具有低反向恢復(fù)電荷QRR等特性。JFET用于阻斷高電壓。大部分的開(kāi)關(guān)和導(dǎo)通損耗都集中在JFET上。

wKgZO2hNmYaACIyLAAIi5hZGNxQ397.png

圖 3 Cascode正向和反向電流操作

Cascode的導(dǎo)通電阻RDS(on)包括 SiC JFET 和低壓Si MOSFET 的導(dǎo)通電阻。cascode柵極關(guān)斷時(shí),反向電流流經(jīng) MOSFET 體二極管,從而自動(dòng)導(dǎo)通 JFET,如圖 3(b)所示的非同步反向電流情況。

在這種情況下,源極-漏極電壓為 MOSFET 體二極管壓降加上 JFET 導(dǎo)通電阻的壓降。由于cascode內(nèi)的 MOSFET 由硅制成,因此柵極關(guān)斷時(shí)的源極-漏極電壓不到同類 SiC MOSFET 的一半。當(dāng)柵極導(dǎo)通時(shí),cascode結(jié)構(gòu)在正向和反向電流下具有相同的導(dǎo)通損耗。

Cascode的柵極電壓范圍非常靈活,原因有二。首先,柵極是 MOSFET 柵極,在室溫下閾值電壓接近 5 V,無(wú)需負(fù)柵極電壓。柵極電壓范圍為±20 V,且不存在閾值電壓漂移或遲滯風(fēng)險(xiǎn),同時(shí)內(nèi)置了柵極保護(hù)齊納二極管。其次,cascode具有高增益。圖 4 顯示了采用 TOLL (MO-229) 封裝的 750 V、5.4 mΩ第 4 代堆疊芯片結(jié)構(gòu)的cascode—— UJ4SC075005L8S 在 25 °C的輸出特性曲線。

wKgZPGhNmYaAO4CbAAF8gtiBH4Y678.png

圖 4 Cascode的高增益可實(shí)現(xiàn) 10 V 柵極驅(qū)動(dòng)

請(qǐng)注意,當(dāng)cascode柵源電壓超過(guò)約 8 V 時(shí),其電導(dǎo)率的變化非常小。一旦MOSFET導(dǎo)通,JFET即完全導(dǎo)通。這意味著cascode可以用 0 至 10 V 的自舉電壓來(lái)驅(qū)動(dòng),從而最大限度地降低柵極驅(qū)動(dòng)器的功率和成本。 另一方面,更寬的柵極電壓范圍(如 -5 至 +18 V)也不會(huì)對(duì)器件造成損害。

wKgZO2hNmYeADprqAALSSvzdZ6I110.png

圖 5 Cascode電容

圖 5(a) 顯示了 MOSFET 和 JFET 的芯片電容變化曲線。請(qǐng)注意,圖 5(b) 中的 JFET柵極電阻RJG 并不是一個(gè)單獨(dú)的電阻,而是 JFET 芯片的一部分。cascode與其他功率晶體管的一個(gè)主要區(qū)別是沒(méi)有柵漏電容。當(dāng)漏源電壓VDS超過(guò)JFET閾值電壓后,Crss實(shí)際上會(huì)降至零。這是因?yàn)?JFET 沒(méi)有漏極-源極電容(既沒(méi)有 PN 結(jié),也沒(méi)有體二極管來(lái)產(chǎn)生這種電容)。

這意味著在開(kāi)關(guān)電壓轉(zhuǎn)換過(guò)程中,cascode的 dVDS/dt 主要由外部電路而不是cascode柵極電阻決定。Cascode的 MOSFET 開(kāi)關(guān)速度可通過(guò)其柵極電阻調(diào)節(jié),而 JFET 的開(kāi)關(guān)速度部分由 MOSFET 決定,部分則由外部電路決定。這解釋了為何在硬開(kāi)關(guān)情況下,cascode結(jié)構(gòu)需借助漏源緩沖電路(snubber)來(lái)控制關(guān)斷速度并抑制電壓過(guò)沖,下文將對(duì)此進(jìn)行說(shuō)明。所有 JFET 輸出電容(包括柵漏電容與漏源電容)都是柵漏電容。cascode輸出電容 Coss約等于 JFET 柵極-漏極電容。cascode輸入電容 Ciss主要來(lái)自cascode的 MOSFET 柵極-源極電容。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • SiC
    SiC
    +關(guān)注

    關(guān)注

    31

    文章

    3226

    瀏覽量

    65246
  • 共源共柵
    +關(guān)注

    關(guān)注

    0

    文章

    25

    瀏覽量

    10525
  • Cascode
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    7087
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開(kāi)關(guān)電源的模干擾抑制技術(shù)-開(kāi)關(guān)電源模電磁干擾(EMI)對(duì)策詳解

    開(kāi)關(guān)電源的模干擾抑制技術(shù)|開(kāi)關(guān)電源模電磁干擾(EMI)對(duì)策詳解 0 引言 由于MOSFET及IGBT和軟開(kāi)關(guān)技術(shù)在電力電子電路中的廣泛應(yīng)用,使得功率變換器的開(kāi)關(guān)頻率越來(lái)越高,結(jié)構(gòu)
    發(fā)表于 03-27 15:07

    安森美SiC JFET結(jié)構(gòu)詳解

    安森美 (onsemi)cascode FET (碳化硅場(chǎng)效應(yīng)晶體管)在硬開(kāi)關(guān)和軟開(kāi)關(guān)應(yīng)用中有諸多優(yōu)勢(shì),
    的頭像 發(fā)表于 03-26 17:42 ?1280次閱讀
    安森美<b class='flag-5'>SiC</b> JFET<b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>柵</b><b class='flag-5'>結(jié)構(gòu)</b><b class='flag-5'>詳解</b>

    開(kāi)關(guān)電源的模干擾抑制技術(shù)|開(kāi)關(guān)電源模電磁干擾(EMI)對(duì)策詳解

    模電流。利用現(xiàn)有電路中的電源變壓器磁芯,在原繞組結(jié)構(gòu)上再增加個(gè)附加繞組NC。由于該繞組只需流過(guò)由補(bǔ)償電容comp產(chǎn)生的反向噪聲電流,所以它的線徑相對(duì)原副方的P及S繞組顯得很?。ㄓ?/div>
    發(fā)表于 03-08 10:18

    安森美SiC cascode JFET并聯(lián)設(shè)計(jì)的挑戰(zhàn)

    隨著Al工作負(fù)載日趨復(fù)雜和高耗能,能提供高能效并能夠處理高壓的可靠SiCJFET將越來(lái)越重要。我們將詳細(xì)介紹安森美(onsemi)SiC cascode JFET,內(nèi)容包括Cascode
    的頭像 發(fā)表于 02-28 15:50 ?649次閱讀
    安森美<b class='flag-5'>SiC</b> <b class='flag-5'>cascode</b> JFET并聯(lián)設(shè)計(jì)的挑戰(zhàn)

    安森美SiC Cascode JFET的背景知識(shí)和并聯(lián)設(shè)計(jì)

    隨著Al工作負(fù)載日趨復(fù)雜和高耗能,能提供高能效并能夠處理高壓的可靠SiCJFET將越來(lái)越重要。我們將詳細(xì)介紹安森美(onsemi)SiC cascode JFET,內(nèi)容包括Cascode
    的頭像 發(fā)表于 02-27 14:10 ?1047次閱讀
    安森美<b class='flag-5'>SiC</b> <b class='flag-5'>Cascode</b> JFET的背景知識(shí)和并聯(lián)設(shè)計(jì)

    Nexperia氮化鎵(GaN)場(chǎng)效應(yīng)晶體管的高級(jí)SPICE模型

    電子發(fā)燒友網(wǎng)站提供《Nexperia氮化鎵(GaN)場(chǎng)效應(yīng)晶體管的高級(jí)SPICE模型.pdf》資料免費(fèi)下載
    發(fā)表于 02-13 15:23 ?6次下載
    Nexperia<b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>柵</b>氮化鎵(GaN)場(chǎng)效應(yīng)晶體管的高級(jí)SPICE模型

    折疊放大器的優(yōu)缺點(diǎn)

    折疊放大器(Folded Cascode Amplifier)是種在模擬集成電路設(shè)計(jì)中
    的頭像 發(fā)表于 09-27 09:50 ?3567次閱讀

    放大器的優(yōu)缺點(diǎn)是什么

    放大器(Cascode amplifier)是種在模擬電路設(shè)計(jì)中常用的放大器
    的頭像 發(fā)表于 09-27 09:48 ?3088次閱讀

    放大器增益偏小的原因

    放大器(Cascode)是種在集成電路設(shè)計(jì)中常用的放大器
    的頭像 發(fā)表于 09-27 09:46 ?1334次閱讀

    放大器的增益是多少

    放大器的增益是個(gè)相對(duì)復(fù)雜的參數(shù),它受到多個(gè)因素的影響,包括晶體管的跨導(dǎo)、負(fù)載電阻、
    的頭像 發(fā)表于 09-27 09:45 ?1493次閱讀
    <b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>柵</b>放大器的增益是多少

    放大器的偏置電壓怎么取

    放大器的偏置電壓取值是個(gè)相對(duì)復(fù)雜的過(guò)程,需要考慮多個(gè)因素以確保放大器能夠穩(wěn)定且高效地工
    的頭像 發(fā)表于 09-27 09:41 ?1282次閱讀

    放大器的特點(diǎn)是什么

    放大器是種特殊的場(chǎng)效應(yīng)晶體管(FET)放大器,它結(jié)合了
    的頭像 發(fā)表于 09-27 09:38 ?1690次閱讀

    hspice放大電路仿真分析

    HSPICE放大電路仿真分析涉及多個(gè)方面,包括電路的設(shè)計(jì)、仿真設(shè)置、仿真結(jié)果解讀等。以下是個(gè)基于HSPICE進(jìn)行
    的頭像 發(fā)表于 09-27 09:36 ?1327次閱讀

    放大器的帶寬可以到40Mhz嗎

    某個(gè)設(shè)計(jì)或產(chǎn)品是否能達(dá)到40MHz的帶寬,則需要進(jìn)行詳細(xì)的分析和測(cè)試。 以下是些影響放大器帶寬的因素: 晶體管特性 :晶體管的跨導(dǎo)(gm)和
    的頭像 發(fā)表于 09-27 09:32 ?732次閱讀

    放大器的特點(diǎn)是什么

    放大器(Common Source Amplifier)是種常見(jiàn)的晶體管放大器配置,主要應(yīng)用于模擬電路設(shè)計(jì)中。它使用個(gè)晶體管作為放大
    的頭像 發(fā)表于 09-27 09:29 ?1991次閱讀