一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

關于電路設計的一些誤區(qū)問題

GReq_mcu168 ? 來源:未知 ? 作者:李倩 ? 2018-05-08 17:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一:這板子的PCB設計要求不高,就用細一點的線,自動布吧

點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應商的成本,也就給降價找到了理由。

二:這些總線信號都用電阻拉一下,感覺放心些。

點評:信號需要上下拉的原因很多,但也不是個個都要拉。上下拉電阻拉一個單純的輸入信號,電流也就幾十微安以下,但拉一個被驅動了的信號,其電流將達毫安級,現(xiàn)在的系統(tǒng)常常是地址數(shù)據(jù)各32位,可能還有244/245隔離后的總線及其它信號,都上拉的話,幾瓦的功耗就耗在這些電阻上了。

三:CPUFPGA的這些不用的I/O口怎么處理呢?先讓它空著吧,以后再說。

點評:不用的I/O口如果懸空的話,受外界的一點點干擾就可能成為反復振蕩的輸入信號了,而MOS器件的功耗基本取決于門電路的翻轉次數(shù)。如果把它上拉的話,每個引腳也會有微安級的電流,所以最好的辦法是設成輸出(當然外面不能接其它有驅動的信號)

四:這款FPGA還剩這么多門用不完,可盡情發(fā)揮吧

點評:FGPA的功耗與被使用的觸發(fā)器數(shù)量及其翻轉次數(shù)成正比,所以同一型號的FPGA在不同電路不同時刻的功耗可能相差100倍。盡量減少高速翻轉的觸發(fā)器數(shù)量是降低FPGA功耗的根本方法。

五:這些小芯片的功耗都很低,不用考慮

點評:對于內(nèi)部不太復雜的芯片功耗是很難確定的,它主要由引腳上的電流確定,一個ABT16244,沒有負載的話耗電大概不到1毫安,但它的指標是每個腳可驅動60毫安的負載(如匹配幾十歐姆的電阻),即滿負荷的功耗最大可達60*16=960mA,當然只是電源電流這么大,熱量都落到負載身上了。

六:存儲器有這么多控制信號,我這塊板子只需要用OE和WE信號就可以了,片選就接地吧,這樣讀操作時數(shù)據(jù)出來得快多了。

點評:大部分存儲器的功耗在片選有效時(不論OE和WE如何)將比片選無效時大100倍以上,所以應盡可能使用CS來控制芯片,并且在滿足其它要求的情況下盡可能縮短片選脈沖的寬度。

七:這些信號怎么都有過沖啊?只要匹配得好,就可消除了

點評:除了少數(shù)特定信號外(如100BASE-T、CML),都是有過沖的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象TTL的輸出阻抗不到50歐姆,有的甚至20歐姆,如果也用這么大的匹配電阻的話,那電流就非常大了,功耗是無法接受的,另外信號幅度也將小得不能用,再說一般信號在輸出高電平和輸出低電平時的輸出阻抗并不相同,也沒辦法做到完全匹配。所以對TTL、LVDS、422等信號的匹配只要做到過沖可以接受即可。

八:降低功耗都是硬件人員的事,與軟件沒關系.

點評:硬件只是搭個舞臺,唱戲的卻是軟件,總線上幾乎每一個芯片的訪問、每一個信號的翻轉差不多都由軟件控制的,如果軟件能減少外存的訪問次數(shù)(多使用寄存器變量、多使用內(nèi)部CACHE等)、及時響應中斷(中斷往往是低電平有效并帶有上拉電阻)及其它爭對具體單板的特定措施都將對降低功耗作出很大的貢獻。

九:CPU用大一點的CACHE,就應該快了

點評:CACHE的增大,并不一定就導致系統(tǒng)性能的提高,在某些情況下關閉CACHE反而比使用CACHE還快。原因是搬到CACHE中的數(shù)據(jù)必須得到多次重復使用才會提高系統(tǒng)效率。所以在通信系統(tǒng)中一般只打開指令CACHE,數(shù)據(jù)CACHE即使打開也只局限在部分存儲空間,如堆棧部分。同時也要求程序設計要兼顧CACHE的容量及塊大小,這涉及到關鍵代碼循環(huán)體的長度及跳轉范圍,如果一個循環(huán)剛好比CACHE大那么一點點,又在反復循環(huán)的話,那就慘了。

十:存儲器接口的時序都是廠家默認的配置,不用修改的

點評:BSP對存儲器接口設置的默認值都是按最保守的參數(shù)設置的,在實際應用中應結合總線工作頻率和等待周期等參數(shù)進行合理調(diào)配。有時把頻率降低反而可提高效率,如RAM的存取周期是70ns,總線頻率為40M時,設3個周期的存取時間,即75ns即可;若總線頻率為50M時,必須設為4個周期,實際存取時間卻放慢到了80ns。

十一:這個CPU帶有DMA模塊,用它來搬數(shù)據(jù)肯定快

點評:真正的DMA是由硬件搶占總線后同時啟動兩端設備,在一個周期內(nèi)這邊讀,那邊寫。但很多嵌入CPU內(nèi)的DMA只是模擬而已,啟動每一次DMA之前要做不少準備工作(設起始地址和長度等),在傳輸時往往是先讀到芯片內(nèi)暫存,然后再寫出去,即搬一次數(shù)據(jù)需兩個時鐘周期,比軟件來搬要快一些(不需要取指令,沒有循環(huán)跳轉等額外工作),但如果一次只搬幾個字節(jié),還要做一堆準備工作,一般還涉及函數(shù)調(diào)用,效率并不高。所以這種DMA只對大數(shù)據(jù)塊才適用。

十二:100M的數(shù)據(jù)總線應該算高頻信號,至于這個時鐘信號頻率才8K,問題不大。

點評:數(shù)據(jù)總線的值一般是由控制信號或時鐘信號的某個邊沿來采樣的,只要針對這個邊沿保持足夠的建立時間和保持時間即可,此范圍之外有干擾也罷過沖也罷都不會有多大影響(當然過沖最好不要超過芯片所能承受的最大電壓值),但時鐘信號不管頻率多低(其實頻譜范圍是很寬的),它的邊沿才是關鍵的,必須保證其單調(diào)性,并且跳變時間需在一定范圍內(nèi)。

十三:既然是數(shù)字信號,邊沿當然是越陡越好

點評:邊沿越陡,其頻譜范圍就越寬,高頻部分的能量就越大;頻率越高的信號就越容易輻射(如微波電臺可做成手機,而長波電臺很多國家都做不出來),也就越容易干擾別的信號,而自身在導線上的傳輸質量卻變得越差,因此能用低速芯片的盡量使用低速芯片。

十四:信號匹配真麻煩,如何才能匹配好呢?

點評:總的原則是當信號在導線上的傳輸時間超過其跳變時間時,信號的反射問題才顯得重要。信號產(chǎn)生反射的原因是線路阻抗的不均勻造成的,匹配的目的就是為了使驅動端、負載端及傳輸線的阻抗變得接近,但能否匹配得好,與信號線在PCB上的拓撲結構也有很大關系,傳輸線上的一條分支、一個過孔、一個拐角、一個接插件、不同位置與地線距離的改變等都將使阻抗產(chǎn)生變化,而且這些因素將使反射波形變得異常復雜,很難匹配,因此高速信號僅使用點到點的方式,盡可能地減少過孔、拐角等問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4367

    文章

    23487

    瀏覽量

    409562
  • 電路設計
    +關注

    關注

    6705

    文章

    2540

    瀏覽量

    214644
  • 總線
    +關注

    關注

    10

    文章

    2959

    瀏覽量

    89742

原文標題:電路設計的常常遇到的一些誤區(qū)

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    工程師在電路設計中的八大誤區(qū)

    我們常常會發(fā)現(xiàn),自己想當然的一些規(guī)則或道理往往會存在一些差錯。電子工程師在電路設計中也會有這樣的例子。下面是位工程師總結的八大誤區(qū)點。
    發(fā)表于 03-16 17:04 ?1680次閱讀

    不得不看的電路設計八大誤區(qū)

    簡介:我們常常會發(fā)現(xiàn),自己想當然的一些規(guī)則或道理往往會存在一些差錯。電子工程師在電路設計中也會有這樣的例子。下面是位工程師總結的八大誤區(qū)
    發(fā)表于 10-26 14:58 ?1096次閱讀

    FPGA學習的一些誤區(qū)

    FPGA學習的一些誤區(qū)
    發(fā)表于 08-12 11:46

    我想學習一些接口電路設計

    我想學習一些接口電路設計應該看些什么樣的書?我現(xiàn)在水平在不知道那些原件用總線方式進行接口連接好還是直接的連接,就像1602的顯示樣網(wǎng)上的資料全部都是一些把RS E RW這些控制口單獨
    發(fā)表于 09-09 23:28

    電路設計常見的一些誤區(qū)

    電路設計并不是想當然,你腦子拍就可以設計出來,有沒有經(jīng)驗設計出來的東西是相差千里。今天我們來看看電子工程師會出現(xiàn)的下面的幾個誤區(qū),你是不是也這樣想的。01誤區(qū)
    發(fā)表于 12-18 09:41

    記錄一些關于電路設計上的一些知識

    首先我說下,這篇文章不是系統(tǒng)地講述某個電路設計,而是為了記錄一些關于電路設計上的一些知識,方便
    發(fā)表于 11-11 06:48

    數(shù)碼相機鋰電池使用的一些誤區(qū)

    數(shù)碼相機鋰電池使用的一些誤區(qū) 使用鋰電池的誤區(qū):只要少用電池,這樣就可以在定程度上起到了延長電池壽命的
    發(fā)表于 11-04 15:12 ?861次閱讀

    電子電路設計一些技巧注意事項

    模擬電子的相關知識學習教材資料——電子電路設計一些技巧注意事項
    發(fā)表于 09-27 15:19 ?0次下載

    電路設計的14個誤區(qū)

    電路教程相關知識的資料,關于電路設計的14個誤區(qū)
    發(fā)表于 10-10 14:34 ?0次下載

    初次學習C51的一些誤區(qū)和注意事項詳細概述

    這里講述一些初學者學習C51的一些誤區(qū)和注意事項。高手的特別應用不包括在內(nèi)。
    的頭像 發(fā)表于 10-04 12:46 ?2912次閱讀
    初次學習C51的<b class='flag-5'>一些</b><b class='flag-5'>誤區(qū)</b>和注意事項詳細概述

    關于在選配智能家居時的一些誤區(qū)

    “智能家居”的概念范圍之廣,讓很多用戶的理解其實并不致,甚至容易出現(xiàn)一些誤區(qū)。科微多整理了一些對智能家居的理解,讓我們步步揭開智能家居的
    發(fā)表于 10-21 10:11 ?723次閱讀

    關于模擬電路設計中噪聲分析的一些誤區(qū)

    噪聲是模擬電路設計個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經(jīng)濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。
    發(fā)表于 10-25 14:21 ?2495次閱讀

    硬件設計——關于電路設計一些知識

    首先我說下,這篇文章不是系統(tǒng)地講述某個電路設計,而是為了記錄一些關于電路設計上的一些知識,方便
    發(fā)表于 11-06 15:36 ?13次下載
    硬件設計——<b class='flag-5'>關于</b><b class='flag-5'>電路設計</b>的<b class='flag-5'>一些</b>知識

    電路設計一些經(jīng)驗總結

    電路設計一些經(jīng)驗總結
    發(fā)表于 12-02 13:57 ?45次下載

    DCDC電路設計一些基本知識

    最早的時候,我們都是自己搭建電源供電電路,現(xiàn)在已經(jīng)有很多集成芯片,DC-DC電路在電子產(chǎn)品中也是隨處可見。本文與大家分享一些DCDC電路設計一些
    發(fā)表于 03-07 13:48 ?4992次閱讀