一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA發(fā)展階段: 容量和速度提升_功耗和價(jià)格降低

電子工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:工程師d ? 2018-05-26 01:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

-------- 探索FPGA 發(fā)展的不同時(shí)代

作者:Steve Trimberger,賽靈思公司,美國(guó)電子電氣工程師協(xié)會(huì) (IEEE) 研究員、美國(guó)計(jì)算機(jī)協(xié)會(huì) (ACM) 院士、美國(guó)國(guó)家工程院院士

FPGA 器件自問(wèn)世以來(lái),已經(jīng)經(jīng)過(guò)了幾個(gè)不同的發(fā)展階段。驅(qū)動(dòng)每個(gè)階段發(fā)展的因素都是工藝技術(shù)和應(yīng)用需求。正是這些驅(qū)動(dòng)因素,導(dǎo)致器件的特性和工具發(fā)生了明顯的變化。FPGA 經(jīng)歷了如下幾個(gè)時(shí)代:

? 發(fā)明時(shí)代
? 擴(kuò)展時(shí)代
? 積累時(shí)代
? 系統(tǒng)時(shí)代

賽靈思于 1984 年發(fā)明了世界首款 FPGA,那個(gè)時(shí)候還不叫 FPGA,直到 1988 年 Actel 才讓這個(gè)詞流行起來(lái)。接下來(lái)的 30 年里,這種名為 FPGA 的器件,在容量上提升了一萬(wàn)多倍,速度提升了 一百倍,每單位功能的成本和能耗降低了一萬(wàn)多倍(見圖 1)。

圖 1:與 1988 年的賽靈思 FPGA 特征對(duì)比。價(jià)格和功耗降低一萬(wàn)倍。


這些進(jìn)步主要由工藝技術(shù)所驅(qū)動(dòng), 而且人們很容易認(rèn)為 FPGA 的發(fā)展只是隨著工藝的發(fā)展簡(jiǎn)單地增大了容量。其實(shí)并沒(méi)有這么簡(jiǎn)單。真正的故事要精彩得多。

發(fā)明時(shí)代:1984-1992 年

首款 FPGA,即賽靈思 XC2064,只包含 64 個(gè)邏輯模塊,每個(gè)模塊含有兩個(gè) 3 輸入查找表 (LUT) 和一個(gè)寄存器。按照現(xiàn)在的計(jì)算,該器件有 64 個(gè)邏輯單元——不足 1000 個(gè)邏輯門。盡管容量很小,XC2064 芯片的尺寸卻非常大,比當(dāng)時(shí)的微處理器還要大;而且采用 2.5 微米工藝技術(shù)勉強(qiáng)能制造出這種器件。

每功能的芯片尺寸和成本至關(guān)重要。XC2064 只有 64 個(gè)觸發(fā)器,但由于芯片太大,成本高達(dá)數(shù)百美元。產(chǎn)量對(duì)大芯片來(lái)說(shuō)是超線性的,因此芯片尺寸增加 5% 就會(huì)讓成本翻一倍,讓良率降至零,同時(shí)也導(dǎo)致初期的賽靈思無(wú)產(chǎn)品可賣。成本控制不僅僅是成本優(yōu)化的問(wèn)題;更是牽扯到公司生存問(wèn)題。

在成本壓力下,F(xiàn)PGA 架構(gòu)師尋求通過(guò)架構(gòu)和工藝創(chuàng)新來(lái)盡可能提高 FPGA 設(shè)計(jì)效率。盡管基于 SRAM 的 FPGA 是可重編程的,但是片上 SRAM 占據(jù)了 FPGA 大部分的芯片面積?;诜慈劢z的 FPGA 以犧牲可重編程能力為代價(jià),避免了 SRAM 存儲(chǔ)系統(tǒng)片上占位面積過(guò)大問(wèn)題。1990 年,最大容量的 FPGA 是基于反熔絲的 Actel 1280。Quicklogic 和 Crosspoint 也跟隨 Actel 的腳步開發(fā)出基于反熔絲的 FPGA。為提高效率,架構(gòu)經(jīng)歷了從復(fù)雜的 LUT 結(jié)構(gòu)到 NAND 門再到單個(gè)晶體管的演變。

在發(fā)明時(shí)代,F(xiàn)PGA 是數(shù)量遠(yuǎn)遠(yuǎn)比用戶的應(yīng)用產(chǎn)品小得多。因此,多 FPGA 系統(tǒng)變得流行,自動(dòng)化多芯片分區(qū)軟件成為 FPGA 設(shè)計(jì)套件的重要組成部分。自動(dòng)布局布線尚未有。完全不同的 FPGA 架構(gòu)排除了通用設(shè)計(jì)工具的可能,因此 FPGA 廠商就擔(dān)負(fù)起了為各自器件開發(fā)電子設(shè)計(jì)自動(dòng)化 (EDA) 的任務(wù)。由于問(wèn)題比較小,F(xiàn)PGA(邏輯和物理)手動(dòng)設(shè)計(jì)是可以接受的。手動(dòng)設(shè)計(jì)與優(yōu)化通常很有必要,因?yàn)樾酒喜季€資源有限會(huì)帶來(lái)很大設(shè)計(jì)挑戰(zhàn)。

擴(kuò)展時(shí)代:1992-1999 年

FPGA 初創(chuàng)公司都是無(wú)晶圓廠的公司,在當(dāng)時(shí)屬于新鮮事物。由于沒(méi)有晶圓廠,他們?cè)谏鲜兰o(jì) 90 年代初期通常無(wú)法獲得領(lǐng)先的芯片技術(shù)。因此 FPGA 開啟了擴(kuò)展時(shí)代,此時(shí)落后于 IC 工藝的發(fā)展。到上世紀(jì) 90 年代后期,IC 代工廠意識(shí)到 FPGA 是理想的工藝發(fā)展推動(dòng)因素,由此 FPGA 成為掃除工藝發(fā)展障礙的利器。代工廠只要能用新工藝產(chǎn)出晶體管和電線,就能制造基于 SRAM 的 FPGA。每一代新工藝的出現(xiàn)都會(huì)將晶體管數(shù)量增加一倍,使每功能成本減半,并將最大 FPGA 的尺寸增大一倍?;瘜W(xué)-機(jī)械拋光(CMP)技術(shù)允許代工廠在 IC 上堆疊更多金屬層,使 FPGA 廠商能夠大幅增加片上互聯(lián),以適應(yīng)更大的 LUT 容量(見圖 2)。

圖 2:FPGA LUT 和互連線路的增加。線路長(zhǎng)度以數(shù)百萬(wàn)晶體管間距來(lái)測(cè)量。


占位面積變得不再像發(fā)明時(shí)代時(shí)那么寶貴?,F(xiàn)在,占位面積可讓位于性能、特性和易用性。更大的 FPGA 設(shè)計(jì)需要具有自動(dòng)布局布線功能的綜合工具。 到上世紀(jì) 90 年代末,自動(dòng)綜合、布局和布線已經(jīng)成為設(shè)計(jì)流程的必要步驟。FPGA 公司的命運(yùn)對(duì) EDA 工具的依賴程度不亞于對(duì) FPGA 功能的依賴程度。

最重要的是,實(shí)現(xiàn)容量翻番和片上 FPGA 邏輯成本減半的最簡(jiǎn)單方法是采用新一代工藝技術(shù)節(jié)點(diǎn),因此,盡早采用新的工藝節(jié)點(diǎn)意義非凡?;?SRAM 的 FPGA 在這個(gè)時(shí)期實(shí)現(xiàn)了明顯的產(chǎn)品優(yōu)勢(shì),因?yàn)樗鼈兟氏炔捎昧嗣糠N新工藝節(jié)點(diǎn):基于 SRAM 的器件可立即使用密度更高的新工藝,而反熔絲在新節(jié)點(diǎn)上的驗(yàn)證工作則額外需要數(shù)月甚至數(shù)年時(shí)間?;诜慈劢z的 FPGA 喪失了競(jìng)爭(zhēng)優(yōu)勢(shì)。為獲得上市速度和成本優(yōu)勢(shì),架構(gòu)創(chuàng)新與工藝改進(jìn)相比就要退居其次。

積累時(shí)代:2000-2007 年

新千年伊始,F(xiàn)PGA 已成為數(shù)字系統(tǒng)中的通用組件。容量和設(shè)計(jì)尺寸快速增加,F(xiàn)PGA 在數(shù)據(jù)通信領(lǐng)域開辟了巨大市場(chǎng)。2000年代初期互聯(lián)網(wǎng)泡沫破滅之后,迫切需要降低成本,這也減少了很多“臨時(shí)”ASIC 用戶。定制芯片對(duì)小的研發(fā)團(tuán)隊(duì)來(lái)說(shuō)風(fēng)險(xiǎn)太大。當(dāng)他們發(fā)現(xiàn)FPGA可以解決他們的問(wèn)題,自然他們就變成了 FPGA 用戶。

FPGA 問(wèn)題不局限于典型問(wèn)題,單純提高容量不足以保證市場(chǎng)增長(zhǎng)。FPGA 廠商通過(guò)如下兩種方式解決了這一挑戰(zhàn)。針對(duì)低端市場(chǎng),廠商再度關(guān)注效率問(wèn)題,并生產(chǎn)低容量、低性能、“低成本”的 FPGA 系列,例如賽靈思 Spartan? FPGA 系列。針對(duì)高端市場(chǎng),F(xiàn)PGA 廠商通過(guò)開發(fā)針對(duì)重要功能的軟邏輯 (IP) 庫(kù),努力讓客戶更方便地填充最大的 FPGA。這些軟邏輯功能中最值得注意的是存儲(chǔ)器控制器、各種通信協(xié)議模塊(包括以太網(wǎng) MAC),甚至軟微處理器(如賽靈思 MicroBlaze? 處理器)。

設(shè)計(jì)特點(diǎn)在 2000 年代發(fā)生了改變。大型 FPGA 容納超大型設(shè)計(jì)(完整子系統(tǒng))。FPGA 用戶不再只是實(shí)現(xiàn)邏輯;他們需要使 FPGA 設(shè)計(jì)符合系統(tǒng)標(biāo)準(zhǔn)要求。這些標(biāo)準(zhǔn)主要是指信號(hào)和協(xié)議方面的通信標(biāo)準(zhǔn),可用來(lái)連接外部組件或者實(shí)現(xiàn)內(nèi)部模塊通信。處理標(biāo)準(zhǔn)讓 FPGA 在計(jì)算密集型應(yīng)用中發(fā)揮越來(lái)越重要的作用。積累時(shí)代末期,F(xiàn)PGA 已不僅是門陣列,而且還是集成有可編程邏輯的復(fù)雜功能集。FPGA 儼然變成了一個(gè)系統(tǒng)。

系統(tǒng)時(shí)代:2008 年以后

為解決系統(tǒng)設(shè)計(jì)問(wèn)題,F(xiàn)PGA 越來(lái)越多地整合系統(tǒng)模塊:高速收發(fā)器、存儲(chǔ)器、DSP 處理單元和完整處理器。同時(shí)還進(jìn)一步集成了重要控制功能:比特流加密與驗(yàn)證、混合信號(hào)處理、電源與溫度監(jiān)控以及電源管理等。這些特性在 Zynq All-Programmable 器件中得到了充分體現(xiàn)。同時(shí),器件也推動(dòng)了工具的發(fā)展。系統(tǒng) FPGA 需要高效的系統(tǒng)編程語(yǔ)言,現(xiàn)可利用 OpenCL 和 C 語(yǔ)言以類似軟件的流程來(lái)編程。

FPGA 發(fā)展何時(shí)才能到頭?可編程性的基本價(jià)值已經(jīng)為業(yè)界所共識(shí),小型、高效的邏輯操作可加速很多重要算法并降低功耗,F(xiàn)PGA 技術(shù)會(huì)持續(xù)存在, 并不斷發(fā)展演進(jìn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    618014
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62119
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    交流充電樁負(fù)載能效提升技術(shù)

    隨著電動(dòng)汽車普及率提升,交流充電樁的能效優(yōu)化成為降低運(yùn)營(yíng)成本、減少能源浪費(fèi)的核心課題。負(fù)載能效提升需從硬件設(shè)計(jì)、拓?fù)鋬?yōu)化、智能控制及熱管理等多維度展開,以下結(jié)合技術(shù)原理與實(shí)踐方案進(jìn)行闡述。 一、高效
    發(fā)表于 05-21 14:38

    FPGA+AI王炸組合如何重塑未來(lái)世界:看看DeepSeek東方神秘力量如何預(yù)測(cè)......

    ...... 2) AI超算革命:FPGA集群功耗比GPU降低62%;混合精度計(jì)算效率提升5.8倍...... 3) 6G通信突破:軟件無(wú)線電實(shí)現(xiàn)Sub-6GHz/毫米波全頻段覆蓋;M
    發(fā)表于 03-03 11:21

    淺談AI Agent的發(fā)展階段

    2025年伊始,有關(guān)AI變革潛力的討論熱度正不斷攀升。人們對(duì)AI的關(guān)注焦點(diǎn)正從AI工具轉(zhuǎn)向創(chuàng)建及部署AI Agent。在今年最新發(fā)布的文章中,美國(guó)數(shù)據(jù)分析與AI戰(zhàn)略顧問(wèn)、《信息經(jīng)濟(jì)學(xué)》作者道格拉斯·B·萊尼將AI Agent的發(fā)展歸納為七個(gè)進(jìn)化期。
    的頭像 發(fā)表于 02-19 09:50 ?798次閱讀

    云服務(wù)大容量硬盤價(jià)格多少錢?

    云服務(wù)大容量硬盤價(jià)格多少錢因類型、性能和存儲(chǔ)容量而異。高效云盤年費(fèi)用通常在數(shù)百元至數(shù)千元之間,SSD云盤價(jià)格略高,年費(fèi)用在數(shù)千元左右,而ESSD云盤因高性能需求,年費(fèi)用可達(dá)數(shù)千至數(shù)萬(wàn)元
    的頭像 發(fā)表于 02-08 10:07 ?593次閱讀

    回饋式交流電子負(fù)載:測(cè)試效率與節(jié)能效果的雙重提升

    ,測(cè)試效率提升35%,投資回報(bào)周期縮短至18個(gè)月。 回饋式交流電子負(fù)載的應(yīng)用標(biāo)志著電力電子測(cè)試技術(shù)進(jìn)入新階段。其高效節(jié)能特性不僅降低了測(cè)試成本,更為測(cè)試技術(shù)的創(chuàng)新發(fā)展提供了新的可能性。
    發(fā)表于 02-07 11:13

    如何使ADS1247功耗降低?

    請(qǐng)問(wèn)如何使ADS1247功耗降低,我用CC2530控制1247,現(xiàn)在整體功耗在休眠時(shí)候是5V0.45mA,但是1247說(shuō)明上有一句說(shuō)是:在睡眠模式下功耗只有0.1-0.5uA,我已經(jīng)
    發(fā)表于 01-10 07:58

    如何降低AFE4400的功耗?

    用AFE4400做血氧采集的前端,因?yàn)樵O(shè)備的功耗要求比較嚴(yán)格,現(xiàn)有的AFE4400的功耗為1.18Ma。請(qǐng)問(wèn)能不能再把功耗降低?是否還有可降低
    發(fā)表于 01-10 07:17

    如何降低電子開關(guān)的功耗

    減少環(huán)境影響,提高設(shè)備的可靠性和壽命。 一、優(yōu)化電子開關(guān)設(shè)計(jì) 減少導(dǎo)通電阻: 導(dǎo)通電阻是影響電子開關(guān)功耗的關(guān)鍵因素之一。通過(guò)優(yōu)化開關(guān)材料和結(jié)構(gòu)設(shè)計(jì),可以顯著降低導(dǎo)通電阻,從而減少功耗。 提高開關(guān)
    的頭像 發(fā)表于 12-30 14:57 ?636次閱讀

    如何降低AD1247的功耗?

    為了使AD1247進(jìn)入睡眠模式以降低功耗嘗試了以下兩種方法: 1、將START置為低電平 ,但是至低電平后電流沒(méi)有變化; 2、通過(guò)SLEEP指令,這個(gè)進(jìn)入睡眠后AD1247的確不工作了,喚醒之后
    發(fā)表于 12-24 07:51

    臺(tái)積電2nm制成細(xì)節(jié)公布:性能提升15%,功耗降低35%

    的顯著進(jìn)步。 臺(tái)積電在會(huì)上重點(diǎn)介紹了其2納米“納米片(nanosheets)”技術(shù)。據(jù)介紹,相較于前代制程,N2制程在性能上提升了15%,功耗降低了高達(dá)30%,能效顯著提升。此外,得益
    的頭像 發(fā)表于 12-18 16:15 ?646次閱讀

    工業(yè)級(jí)SD卡:穩(wěn)健發(fā)展,未來(lái)可期

    多次技術(shù)革新和升級(jí)。 其中,工業(yè)級(jí)SD卡以其堅(jiān)固、可靠、高性能的特點(diǎn),在工業(yè)領(lǐng)域得到了廣泛應(yīng)用。在SD卡的早期發(fā)展階段,即SD1.0和SD2.0時(shí)代,主要解決了存儲(chǔ)容量和基本傳輸速度的問(wèn)題。SD2.0引入了高
    的頭像 發(fā)表于 11-07 10:16 ?789次閱讀
    工業(yè)級(jí)SD卡:穩(wěn)健<b class='flag-5'>發(fā)展</b>,未來(lái)可期

    FPGA做深度學(xué)習(xí)能走多遠(yuǎn)?

    。FPGA的優(yōu)勢(shì)就是可編程可配置,邏輯資源多,功耗低,而且賽靈思等都在極力推廣。不知道用FPGA做深度學(xué)習(xí)未來(lái)會(huì)怎樣發(fā)展,能走多遠(yuǎn),你怎么看。 A:
    發(fā)表于 09-27 20:53

    無(wú)線充電技術(shù)發(fā)展趨勢(shì)

    目前無(wú)線充電技術(shù)還處于發(fā)展階段,距離方案的成熟尚需不斷探索和完善!降低熱損耗,提升效率縮短充電時(shí)間,改良充電曲線以更好的保護(hù)負(fù)載設(shè)備(終端或者電池等)。
    發(fā)表于 08-03 14:26

    國(guó)產(chǎn)FPGA發(fā)展前景是什么?

    提升產(chǎn)品性能和技術(shù)水平。通過(guò)與國(guó)際巨頭的合作與競(jìng)爭(zhēng),國(guó)產(chǎn)FPGA容量、制程、性能等方面逐步縮小與國(guó)際先進(jìn)水平的差距。 技術(shù)創(chuàng)新:國(guó)產(chǎn)FPGA廠商積極探索新技術(shù)、新應(yīng)用,如SoC
    發(fā)表于 07-29 17:04

    FPGA如何估算分析功耗

    FPGA功耗由4部分組成:上電功耗、配置功耗、靜態(tài)功耗和動(dòng)態(tài)功耗。一般的
    的頭像 發(fā)表于 07-18 11:11 ?2538次閱讀
    <b class='flag-5'>FPGA</b>如何估算分析<b class='flag-5'>功耗</b>