同步時(shí)序設(shè)計(jì)時(shí)一下事項(xiàng)應(yīng)值得注意:
異步時(shí)鐘域的數(shù)據(jù)轉(zhuǎn)換。
組合邏輯電路的設(shè)計(jì)方法。
同步時(shí)序電路的時(shí)鐘設(shè)計(jì)。
同步時(shí)序電路的延遲。
同步時(shí)序電路的延遲最常用的設(shè)計(jì)方法是用分頻或者倍頻的時(shí)鐘或者同步計(jì)數(shù)器完成所需的延遲,對比較大的和特殊定時(shí)要求的延時(shí),一般用高速時(shí)鐘產(chǎn)生一個(gè)計(jì)數(shù)器,根據(jù)計(jì)數(shù)產(chǎn)生延遲;對于比較小的延遲,可以用D觸發(fā)器打一下,這樣不僅可以使信號延時(shí)了一個(gè)時(shí)鐘周期,而且完成了信號與時(shí)鐘的初次同步。在輸入信號采樣和增加時(shí)序約束余量中使用。
另外,還有用行為級方法描述延遲,如“#5 a<=4’0101;”這種常用于仿真測試激勵(lì),但是在電路綜合時(shí)會(huì)被忽略,并不能起到延遲作用。
Verilog 定義的reg型,不一定綜合成寄存器。在Verilog代碼中最常用的兩種數(shù)據(jù)類型是wire和reg型,一般來說,wire型指定的數(shù)據(jù)和網(wǎng)線通過組合邏輯實(shí)現(xiàn),而reg型指定的數(shù)據(jù)不一定就是用寄存器實(shí)現(xiàn)。
-
信號
+關(guān)注
關(guān)注
11文章
2853瀏覽量
78298 -
計(jì)數(shù)器
+關(guān)注
關(guān)注
32文章
2291瀏覽量
96423 -
同步時(shí)序
+關(guān)注
關(guān)注
0文章
12瀏覽量
7961
原文標(biāo)題:同步時(shí)序設(shè)計(jì)時(shí)應(yīng)值得注意的事項(xiàng)
文章出處:【微信號:ALIFPGA,微信公眾號:FPGA極客空間】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
兩線制接近開關(guān)的幾大要素

請問電視機(jī)起振的幾大要素什么?電壓流程是什么順序呢?
哪幾大要點(diǎn)是眼部除皺后必須注意的呢
智能消防巡檢柜應(yīng)用的幾大要求
嵌入式系統(tǒng)設(shè)計(jì)時(shí)需要注意的技術(shù)要點(diǎn)和實(shí)現(xiàn)細(xì)節(jié)有哪些?
VPN選購幾大要點(diǎn)
汽車電池保養(yǎng)需要牢記的七大要點(diǎn)注意事項(xiàng)
硬件工程師電路設(shè)計(jì)十大要點(diǎn)
LoRa天線電路設(shè)計(jì)四大要點(diǎn)

成功解決FPGA設(shè)計(jì)時(shí)序問題的三大要點(diǎn)

關(guān)于導(dǎo)熱絕緣片在動(dòng)力電池應(yīng)用的幾大要點(diǎn)
LED驅(qū)動(dòng)電源設(shè)計(jì)五大要點(diǎn)

評論