一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電路板設(shè)計過程中電磁兼容性如何進行抗干擾布線?

PE5Z_PCBTech ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師陳翠 ? 2018-07-24 10:46 ? 次閱讀

電磁兼容性是指電子設(shè)備在各種電磁環(huán)境中仍能夠協(xié)調(diào)、有效地進行工作的能力。電磁兼容性設(shè)計的目的是使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特定的電磁環(huán)境中能夠正常工作,同時又能減少電子設(shè)備本身對其它電子設(shè)備的電磁干擾。

1、選擇合理的導(dǎo)線寬度

由于瞬變電流在印制線條上所產(chǎn)生的沖擊干擾主要是由印制導(dǎo)線的電感成分造成的,因此應(yīng)盡量減小印制導(dǎo)線的電感量。印制導(dǎo)線的電感量與其長度成正比,與其寬度成反比,因而短而精的導(dǎo)線對抑制干擾是有利的。時鐘引線、行驅(qū)動器或總線驅(qū)動器的信號線常常載有大的瞬變電流,印制導(dǎo)線要盡可能地短。對于分立元件電路,印制導(dǎo)線寬度在1.5mm左右時,即可完全滿足要求;對于集成電路,印制導(dǎo)線寬度可在0.2~1.0mm之間選擇。間距最好是線寬的兩倍,中心距3倍

電路板設(shè)計過程中電磁兼容性如何進行抗干擾布線?

2、采用正確的布線策略

采用平等走線可以減少導(dǎo)線電感,但導(dǎo)線之間的互感和分布電容增加,如果布局允許,最好采用井字形網(wǎng)狀布線結(jié)構(gòu),具體做法是印制板的一面橫向布線,另一面縱向布線,然后在交叉孔處用金屬化孔相連。

3、有效地抑制串擾

為了抑制印制板導(dǎo)線之間的串擾,在設(shè)計布線時應(yīng)盡量避免長距離的平等走線,盡可能拉開線與線之間的距離,信號線與地線及電源線盡可能不交叉。在一些對干擾十分敏感的信號線之間設(shè)置一根接地的印制線,可以有效地抑制串擾。

4、為了避免高頻信號通過印制導(dǎo)線時產(chǎn)生的電磁輻射,在印制電路板布線時,還應(yīng)注意以下幾點:

(1)盡量減少印制導(dǎo)線的不連續(xù)性,例如導(dǎo)線寬度不要突變,導(dǎo)線的拐角應(yīng)大于90度禁止環(huán)狀走線等。

(2)時鐘信號引線最容易產(chǎn)生電磁輻射干擾,走線時應(yīng)與地線回路相靠近,驅(qū)動器應(yīng)緊挨著連接器。

(3)總線驅(qū)動器應(yīng)緊挨其欲驅(qū)動的總線。對于那些離開印制電路板的引線,驅(qū)動器應(yīng)緊緊挨著連接器。

(4)數(shù)據(jù)總線的布線應(yīng)每兩根信號線之間夾一根信號地線。最好是緊緊挨著最不重要的地址引線放置地回路,因為后者常載有高頻電流。

5、抑制反射干擾

為了抑制出現(xiàn)在印制線條終端的反射干擾,除了特殊需要之外,應(yīng)盡可能縮短印制線的長度和采用慢速電路。必要時可加終端匹配,即在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。根據(jù)經(jīng)驗,對一般速度較快的TTL電路,其印制線條長于10cm以上時就應(yīng)采用終端匹配措施。匹配電阻的阻值應(yīng)根據(jù)集成電路的輸出驅(qū)動電流及吸收電流的最大值來決定。

6、電路板設(shè)計過程中采用差分信號線布線策略

布線非??拷牟罘中盘枌ο嗷ブg也會互相緊密耦合,這種互相之間的耦合會減小EMI發(fā)射,通常(當然也有一些例外)差分信號也是高速信號,所以高速設(shè)計規(guī)則通常也都適用于差分信號的布線,特別是設(shè)計傳輸線的信號線時更是如此。這就意味著我們必須非常謹慎地設(shè)計信號線的布線,以確保信號線的特征阻抗沿信號線各處連續(xù)并且保持一個常數(shù)。

在差分線對的布局布線過程中,我們希望差分線對中的兩個PCB線完全一致。這就意味著,在實際應(yīng)用中應(yīng)該盡最大的努力來確保差分線對中的PCB線具有完全一樣的阻抗并且布線的長度也完全一致。差分PCB線通??偸浅蓪Σ季€,而且它們之間的距離沿線對的方向在任意位置都保持為一個常數(shù)不變。通常情況下,差分線對的布局布線總是盡可能地靠近。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5062

    瀏覽量

    100844
  • 電磁兼容性
    +關(guān)注

    關(guān)注

    6

    文章

    460

    瀏覽量

    34012

原文標題:【小知識】關(guān)于走線的電磁兼容性

文章出處:【微信號:PCBTech,微信公眾號:EDA設(shè)計智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速電路板設(shè)計技巧 PCB板層設(shè)計與電磁兼容性討論

    在高速電路板設(shè)計過程中電磁兼容性設(shè)計是一個重點,也是難點。本文從層數(shù)設(shè)計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻射耦合所引起的電磁
    的頭像 發(fā)表于 09-23 15:10 ?1.2w次閱讀

    電磁兼容與pcb設(shè)計資料 (很經(jīng)典的教程)

    電路設(shè)計技術(shù)第三部分:印制電路板布線技術(shù)附錄A:電磁兼容性的術(shù)語附錄B:抗干擾的測量標準第一部分 —
    發(fā)表于 03-31 13:59

    如何在PCB設(shè)計中提升電路板電磁兼容性

    對其它電子設(shè)備的電磁干擾。  遵循以下PCB設(shè)計技巧,可以有效的提升電路板電磁兼容性:  一、選擇合理的導(dǎo)線寬度  由于瞬變電流在印制線條上所產(chǎn)生的沖擊
    發(fā)表于 09-19 16:24

    印刷電路板開發(fā)技術(shù)電磁兼容性

    正常工作,同時又能減少電子設(shè)備本身對其它電子設(shè)備的電磁干擾。印刷電路板(PCB)設(shè)計電磁兼容性涉及多方面因數(shù),以下主要從三大部分加以闡述
    發(fā)表于 11-27 10:12

    做到這幾點,電路板電磁兼容性提高10%

    對其它電子設(shè)備的電磁干擾。遵循以下PCB設(shè)計技巧,可以有效的提升電路板電磁兼容性:一、選擇合理的導(dǎo)線寬度由于瞬變電流在印制線條上所產(chǎn)生的沖擊干擾
    發(fā)表于 09-28 08:00

    提升電路板電磁兼容性的方法

    來源:互聯(lián)網(wǎng)電磁兼容一般是對電子設(shè)備在各種電磁環(huán)境仍能夠協(xié)調(diào)、有效地進行工作的能力。它能使使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特
    發(fā)表于 10-22 07:52

    如何有效的提升電路板電磁兼容性?

    如何有效的提升電路板電磁兼容性
    發(fā)表于 02-26 07:33

    誰來闡述一下印刷電路板(PCB)設(shè)計電磁兼容性?

    什么是電磁兼容性電磁兼容性設(shè)計的目的是什么?印刷電路板整體布局及器件布置是怎樣的?印刷電路板抗干擾常用的措施有哪些?
    發(fā)表于 04-20 06:15

    如何防止和抑制電磁干擾,提高PCB的電磁兼容性

    如何防止和抑制電磁干擾,提高PCB的電磁兼容性 ?PCB設(shè)計流程是怎樣的?如何進行PCB布線 ?
    發(fā)表于 04-21 07:14

    射頻PCB電路板抗干擾設(shè)計

    。電磁干擾信號假設(shè)處理不妥,或許形成整個電路系統(tǒng)的無法正常作業(yè),因此怎樣防止和按捺電磁干擾,前進電磁兼容
    發(fā)表于 06-08 14:48

    電路板級的電磁兼容設(shè)計

    電路板級的電磁兼容設(shè)計:本應(yīng)用文檔從元件選擇、電路設(shè)計和印制電路板布線等幾個方面討論了電路板
    發(fā)表于 04-14 09:15 ?0次下載

    抗干擾能力和電磁兼容性的解決方法講解

    抗干擾能力和電磁兼容性的解決方法講解 在研制帶處理器的電子產(chǎn)品時,如何提升抗干擾能力和電磁兼容性? 1、
    發(fā)表于 10-16 17:13 ?2230次閱讀

    產(chǎn)品內(nèi)部的電磁抗干擾兼容性設(shè)計

    產(chǎn)品內(nèi)部的電磁抗干擾兼容性設(shè)計 1 印刷電路板設(shè)計電磁兼容性1.1 印刷線路
    發(fā)表于 04-07 14:04 ?799次閱讀

    如何提高抗干擾能力和電磁兼容性

    在研制帶處理器的電子產(chǎn)品時,如何提高抗干擾能力和電磁兼容性?
    發(fā)表于 02-10 17:28 ?1495次閱讀

    PCB板層設(shè)計與電磁兼容性有什么關(guān)系?

    在高速電路板設(shè)計過程中,電磁兼容性設(shè)計是一個重點,也是難點。本文從層數(shù)設(shè)計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻射耦合所引起的電磁
    發(fā)表于 02-09 10:12 ?6次下載
    PCB板層設(shè)計與<b class='flag-5'>電磁兼容性</b>有什么關(guān)系?