一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用FPGA器件和模數(shù)轉(zhuǎn)換器實現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計

電子設(shè)計 ? 來源:國外電子元器件 ? 作者:徐法東,翟正軍 ? 2020-03-04 08:10 ? 次閱讀

高速A/D采集技術(shù)已在許多領(lǐng)域得到愈來愈廣泛的應(yīng)用,本文將詳細(xì)論述采用CPLD技術(shù)來實現(xiàn)120MHz高速A/D采集卡的設(shè)計方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用CPLD復(fù)雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來實現(xiàn)。

1、芯片介紹

1.1 EPM7128SQC100-7簡介

EPM7128SQC100-7內(nèi)含128個宏單元(或2500個可用門),其引腳到引腳的最短傳輸延時為7ns,采用單+5V電源供電,可通過 JTAG接口實現(xiàn)在線編程,并帶有可供84個用戶使用的I/O腳(其中4個為專用輸入腳)。該器件采用PQFP-100封裝。其中TDI、TDO、 TMS、TCLK腳為編程腳;GCLK、GOE、GCLEAR、REDIN腳為專用輸入腳;VCCINT、VCCIO腳接+5V電源;GND腳接地; I/O為用戶可編程輸入輸出腳。在I/O腳作輸出使用時,可由用戶設(shè)定為0,1和Z三種狀態(tài)。

1.2 AD9054BST-135簡介

AD9054BST-135是一種低價位135MSPS的8位A/D轉(zhuǎn)換器,其模擬輸入電壓峰峰值為1V,且內(nèi)置2.5V參考電壓,采用+5V單電源供電,并可與TTL電平接口,具有單8位或雙8位A/D轉(zhuǎn)換結(jié)果輸出模式,采用TQFP-44腳封裝形式,其內(nèi)部結(jié)構(gòu)如圖1所示,各管腳的定義如下:

AIN:模擬電壓輸入正端;

模擬電壓輸入負(fù)端;

ENCODE:時鐘輸入正端;

:時鐘輸入負(fù)端,通常應(yīng)通過電容耦合接地;

:輸出數(shù)據(jù)模式設(shè)置引腳。該腳為1時,采用單8位A/D轉(zhuǎn)換結(jié)果輸出模式。該腳為0時,采用雙8位A/D轉(zhuǎn)換結(jié)果輸出模式;

DS:數(shù)據(jù)同步控制引腳,正脈沖輸入;

AD7~DA0:A/D轉(zhuǎn)換輸出;

D B7~DB0:A/D轉(zhuǎn)換輸出;

V REFOUT:+2.5V參考電壓輸出;

V REFIN:參考電壓輸入;

DVD:+5V電源輸入端;

GND:電源地。

采用FPGA器件和模數(shù)轉(zhuǎn)換器實現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計

使用時,如將接地,則AD9054工作于雙8路數(shù)據(jù)輸出模式。上電后,DA7~DA0及DB7~DB0均以二分之一的ENCODE頻率(即120MHz/2)輸出A/D 轉(zhuǎn)換結(jié)果,因此從DA7~DA0及DB7~DB0讀取的A/D轉(zhuǎn)換結(jié)果,無法知曉DA口與DB口的數(shù)據(jù)所對應(yīng)的采樣點在時序上的先后。這樣,需要加一個數(shù)據(jù)同步脈沖DS信號,并讓DS正脈沖的后沿后的4個時鐘周期上的DA口與DB口同步有效,即在DS后沿的第2N+1與2N+3個ENCODE上升沿期間輸出第K點采樣值的轉(zhuǎn)換結(jié)果;在DS后沿后第2N+2與2N+4個ENCODE上升沿期間輸出第K+1點采樣值的轉(zhuǎn)換結(jié)果(注:N≥1,K≥0,K=0對應(yīng)的采樣值為DS下降沿后ENCODE第一次上升沿時刻所對應(yīng)的采樣輸入值)。因此,在施加DS信號后就可以得知任一時刻A口數(shù)據(jù)與B口數(shù)據(jù)所對應(yīng)的采樣點在時間上的先后順序,以便讀取有用的A/D轉(zhuǎn)換數(shù)據(jù)。

2、系統(tǒng)設(shè)計原理

圖2是基于CPLD的高速 A/D采集卡的系統(tǒng)設(shè)計原理框圖。圖中,89C51送往EPM7128S的控制信號包括一個A/D啟動信號SAD、一個讀SRAM信號RRD和一個地址加一控制脈沖ACLK。而EPM7128S送往AD9054的信號為一個DS同步信號,送往89C51的信號為轉(zhuǎn)換結(jié)束信號(接INT0)和超前觸發(fā)地址串行輸出信號SADR。

EPM7128S送往61128-15SRAM的信號包括讀信號RD、寫信號WE、數(shù)據(jù)信號DINA0~7和DINB0~7以及地址信號ADR0~16。其中兩片SRAM的地址信號共用。為了節(jié)省EPM7128S的I/O口線,可將61128-15的片選線接地。

QA信號為外觸發(fā)A/D轉(zhuǎn)換控制信號。

采用FPGA器件和模數(shù)轉(zhuǎn)換器實現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計

在本文所介紹的A/D數(shù)據(jù)采集卡中,負(fù)延遲觸發(fā)存貯深度為2k字節(jié)。上電復(fù)位后, 89C51向EPM7128S發(fā)一個A/D啟動信號時,EPM7128S也會發(fā)一個DS同步脈沖給AD9054,在四個時鐘后,EPM7128S輸出WE 信號有效,同時將AD9054輸出的雙8位數(shù)據(jù)信號以60MHz的頻率經(jīng)鎖存處理后送往SRAM,每鎖存AD9054數(shù)據(jù)一次(2字節(jié))將地址 ADR0~13加1。當(dāng)?shù)刂窞?FF時(即1k),清地址計數(shù)器以使其為零。此后,地址計數(shù)器仍以60MHz的頻率加1計數(shù),而鎖存器仍以60MHz的頻率鎖存雙8位數(shù)據(jù)并寫入SRAM。當(dāng)?shù)刂窞?FF時再一次清零,在外觸發(fā)信號QA到來之前,CPLD就這樣控制著整個電路以使其在2k字節(jié)存貯深度內(nèi)作超前循環(huán)采集。當(dāng)某一時刻的QA信號到來時,CPLD首先將此時的地址信號的前10位ADR0~9鎖存,隨后將地址計數(shù)器置為400H,而后地址計數(shù)器仍以 60MHz的頻率加1計數(shù),而鎖存器也以60MHz的頻率鎖存雙8位數(shù)據(jù)并寫入SRAM。當(dāng)?shù)刂酚嫈?shù)器為1FFFFH(即128k)時,地址計數(shù)器停止計數(shù),鎖存器停止鎖存數(shù)據(jù)并對外輸出高阻態(tài),CPLD向89C51送出轉(zhuǎn)換結(jié)束信號ADEND,并置WE信號無效。

當(dāng)89C51收到ADEND中斷信號后,就可以讀取SRAM中的A/D數(shù)據(jù)以及CPLD中的超前地址ADR0~9。首先89C51將送出一個RRD信號給 EPM7128S,EPM7128S收到RRD信號后立即置RD信號有效,同時將地址計數(shù)器清零。此時,兩片SRAM均輸出地址為0的單元的數(shù)據(jù),同時由 CPLD的SADR線輸出負(fù)延遲觸發(fā)地址ADR0~9中的ADR0位。89C51則可通過P0和P2口由DINA和DINB分別讀取SRAM中的數(shù)據(jù),并通過P1口由SADR讀地址ADR0位。此后89C51便向EPM7128S發(fā)出一個地址加一脈沖ACLK,EPM7128S在收到這個ACLK脈沖后使 ADR0~13加1,同時CPLD由SADR線輸出負(fù)延遲觸發(fā)地址ADR0~9中的ADR1位。這樣,89C51便可通過不斷地發(fā)ACLK脈沖來使P0、 P2口的DINA和DINB分別讀取SRAM中的數(shù)據(jù),并通過P1口來由SADR讀負(fù)延遲觸發(fā)地址ADR0~9。

3、CPLD部分的設(shè)計

由于EPM7128SQC100的內(nèi)部邏輯電路是整個系統(tǒng)設(shè)計的關(guān)鍵,因此,了解EPM7128SQC100的內(nèi)圖2基于CPLD的高速A/D采集卡統(tǒng)框圖基于復(fù)雜可編程邏輯器件(CPLD)的120MHz高速A/D采集卡的設(shè)計部結(jié)構(gòu)十分重要。圖3是其內(nèi)部結(jié)構(gòu)原理框圖。

采用FPGA器件和模數(shù)轉(zhuǎn)換器實現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計

圖3中有三個574鎖存器,其作用是將AD9054輸出的在時序上未對齊的DA、DB兩組數(shù)據(jù)變?yōu)闀r序上對齊的兩組數(shù)據(jù)DINA、DINB,圖4是其對齊操作時序圖。

將120MHz信號二分頻后所得到的60MHz信號可作為整個邏輯電路的工作頻率。工作時,同步控制電路首先將外輸入信號與內(nèi)部60MHz信號同步,然后送往各單元電路。地址計數(shù)器的工作情況有兩種:一是進(jìn)行A/D采集時以60MHz頻率計數(shù),二是89C51讀數(shù)時以ACLK脈沖頻率計數(shù)。RD、WE發(fā)生電路的作用是當(dāng)89C51發(fā)SAD信號時,電路輸出WE信號有效,RD信號無效;而當(dāng)89C51發(fā)RRD信號時,電路輸出RD信號有效,WE信號無效。 DS信號發(fā)生電路的作用是在收到89C51的SAD信號時發(fā)送一個DS正脈沖。

10位移位寄存器的作用是當(dāng)外觸發(fā)信號QA到達(dá)時將地址計數(shù)器中的ADR0~9鎖存,當(dāng)收到RRD信號后,系統(tǒng)每接收一個ACLK脈沖便將寄存器移位輸出一次,順序是低位在前。

4、單片機(jī)的軟件設(shè)計

單片機(jī)的軟件設(shè)計主要是負(fù)責(zé)把各種控制信號和數(shù)據(jù)送給CPLD,并把采集到的數(shù)據(jù)通過接口送到上位機(jī)或其它設(shè)備。本卡中的接口有串口和并口兩種類型。對CPLD的操作的軟件流程框圖如圖5所示。

采用FPGA器件和模數(shù)轉(zhuǎn)換器實現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計

采用FPGA器件和模數(shù)轉(zhuǎn)換器實現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計

由于采用了負(fù)延遲觸發(fā),所以由SRAM所讀取的256k字節(jié)并不是按時間的先后順序存放的,因此必須進(jìn)行重新排序整理。

5、注意事項

在利用本文的設(shè)計方法進(jìn)行120MHz A/D設(shè)計時應(yīng)注意以下幾點:

(1)應(yīng)選用高速器件。

(2)電路中的器件布局要合理,高頻信號線應(yīng)盡量的短。

(3)進(jìn)行時序分析時應(yīng)充分考慮器件延時,必要時應(yīng)考慮長線傳輸延時,這也是高頻信號線應(yīng)盡量短些的原因之一。

(4)盡量采用同步設(shè)計。也就是說整個電路要盡最大可能按某一高頻時鐘同步工作。本電路的同步時鐘為60MHz。

(5)電路內(nèi)部要盡量濾去毛刺。特別是觸發(fā)器、計數(shù)器的時鐘信號、清零信號和置位信號,更應(yīng)如此。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1642

    文章

    21920

    瀏覽量

    612156
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    170685
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3273

    瀏覽量

    127761
收藏 人收藏

    評論

    相關(guān)推薦

    采用CPLD技術(shù)實現(xiàn)有多種觸發(fā)方式的120MHz高速A/D采集卡設(shè)計

    CPLD復(fù)雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器AD)AD9054BST-135來
    的頭像 發(fā)表于 01-07 08:44 ?6512次閱讀
    <b class='flag-5'>采用</b>CPLD技術(shù)<b class='flag-5'>實現(xiàn)</b>有多種觸發(fā)方式的120MHz高速<b class='flag-5'>A</b>/<b class='flag-5'>D</b><b class='flag-5'>采集卡</b>設(shè)計

    ADS8353-demo板的數(shù)據(jù)采集卡與PC無法通信怎么解決?

    最近在公司拿到TI的ADS8353的模數(shù)轉(zhuǎn)換器的評估板,帶了一塊數(shù)據(jù)采集卡Simple Capture Card Board 下載了配套的軟件ADS835x EVM GUI ,PC與采集卡無法通信
    發(fā)表于 01-06 06:05

    FPGA實現(xiàn)數(shù)據(jù)采集的方式對比(傳統(tǒng)串口、數(shù)據(jù)采集卡及外設(shè)計接口)

    轉(zhuǎn)換器采用轉(zhuǎn)換速率為20 MHz的MAX1425。系統(tǒng)工作過程為:主機(jī)通過CY7C68013給數(shù)據(jù)采集系統(tǒng)一個采樣控制命令,存入FPGA的控
    發(fā)表于 01-07 07:00

    如何采用可編程邏輯器件A/D轉(zhuǎn)換器組成高速數(shù)據(jù)采集卡?

    CLC5958的內(nèi)部結(jié)構(gòu)及基本特性CLC5958應(yīng)用的注意事項有哪些采用可編程邏輯器件A/D轉(zhuǎn)換器組成的高速
    發(fā)表于 04-15 06:50

    如何采用CPLD技術(shù)來實現(xiàn)120MHz高速AD采集卡的設(shè)計?

    本文將詳細(xì)論述采用CPLD技術(shù)來實現(xiàn)120MHz高速AD采集卡的設(shè)計方法,該采集卡具有包括負(fù)延
    發(fā)表于 04-30 06:27

    PCM 8506BS同步采樣多功能數(shù)據(jù)采集卡

    PCM-8506BS是一款基于PC/104總線的高性能同步采樣多功能數(shù)據(jù)采集卡,它完全遵循PC/104總線規(guī)范。該采集卡采用了每通道專用的模數(shù)轉(zhuǎn)換器(ADC)和信號處理電路的硬件架構(gòu),
    發(fā)表于 03-09 13:36 ?20次下載

    FPGA控制CLC5958型A/D轉(zhuǎn)換器實現(xiàn)的高速PCI數(shù)據(jù)

    FPGA控制CLC5958型A/D轉(zhuǎn)換器實現(xiàn)的高速PCI數(shù)據(jù)采集卡方案 概述:詳細(xì)介紹CLC5
    發(fā)表于 03-12 15:17 ?1161次閱讀
    <b class='flag-5'>FPGA</b>控制CLC5958型<b class='flag-5'>A</b>/<b class='flag-5'>D</b><b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>實現(xiàn)</b>的高速PCI<b class='flag-5'>數(shù)據(jù)</b>

    USB的高精度多通道數(shù)據(jù)采集卡設(shè)計

    USB的高精度多通道數(shù)據(jù)采集卡設(shè)計 摘要:詳細(xì)敘述了用USB控制CY7C68013與AD轉(zhuǎn)換器ADS8364,構(gòu)成高精度多路同步
    發(fā)表于 04-13 13:28 ?1779次閱讀
    USB的高精度多通道<b class='flag-5'>數(shù)據(jù)采集卡</b>設(shè)計

    基于FPGA的圖像數(shù)據(jù)采集卡及其驅(qū)動設(shè)計

    基于FPGA的圖像數(shù)據(jù)采集卡及其驅(qū)動設(shè)計
    發(fā)表于 08-29 23:22 ?24次下載

    如何使用DSP和FPGA進(jìn)行高精度數(shù)據(jù)采集卡的設(shè)計資料說明

    本文介紹了一種基于DSP和FPGA結(jié)構(gòu)的高精度數(shù)據(jù)采集卡的設(shè)計方法,包括數(shù)據(jù)采集、數(shù)據(jù)處理和PCL總線接口設(shè)計。數(shù)據(jù)采集卡使用16位高精度
    發(fā)表于 02-21 15:33 ?14次下載
    如何使用DSP和<b class='flag-5'>FPGA</b>進(jìn)行高精度<b class='flag-5'>數(shù)據(jù)采集卡</b>的設(shè)計資料說明

    基于高速模數(shù)轉(zhuǎn)換器TLC5540實現(xiàn)高速數(shù)據(jù)采集卡的軟硬件設(shè)計

    在高速數(shù)據(jù)采集卡中,核心部分是高速模數(shù)轉(zhuǎn)換器。隨著制造ADC的技術(shù)不斷技術(shù),美國的TI公司和ADI公司都開發(fā)出采樣速度在100Msps,但價位低廉的器件。本設(shè)計采用TI公司的TLC55
    發(fā)表于 04-19 17:38 ?1899次閱讀
    基于高速<b class='flag-5'>模數(shù)轉(zhuǎn)換器</b>TLC5540<b class='flag-5'>實現(xiàn)</b>高速<b class='flag-5'>數(shù)據(jù)采集卡</b>的軟硬件設(shè)計

    逐次比較式模數(shù)轉(zhuǎn)換器如何獲取最佳采樣頻率

    數(shù)據(jù)采集系統(tǒng)的前向通道一般是由三部分組成的: 傳感, 信號放大電路和模數(shù)轉(zhuǎn)換器(ADC) 。 逐次比較式的模數(shù)轉(zhuǎn)換器是試驗機(jī)控制系統(tǒng)的數(shù)據(jù)采集
    發(fā)表于 08-01 11:42 ?3227次閱讀
    逐次比較式<b class='flag-5'>模數(shù)轉(zhuǎn)換器</b>如何獲取最佳采樣頻率

    基于EPM7128SQC100和AD9054BST實現(xiàn)120MHz高速A/D采集卡的設(shè)計

    可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器AD)AD9054BST-135來
    發(fā)表于 11-12 10:19 ?2644次閱讀

    如何使用FPGA實現(xiàn)圖像數(shù)據(jù)采集卡及其驅(qū)動設(shè)計

    為了解決圖像掃描設(shè)備與主機(jī)之間海量數(shù)據(jù)高速傳輸問題,提出了一種基于FPGA的圖像數(shù)據(jù)采集卡的設(shè)計方法。該設(shè)計方法對采集卡的原理設(shè)計、FPGA
    發(fā)表于 02-03 16:26 ?21次下載
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>圖像<b class='flag-5'>數(shù)據(jù)采集卡</b>及其驅(qū)動設(shè)計

    ni數(shù)據(jù)采集卡的工作原理解析

    數(shù)據(jù)采集卡(Data Acquisition Card)是一種用于將外部信號轉(zhuǎn)換為數(shù)字信號并傳輸給計算機(jī)的硬件設(shè)備。它通常由模數(shù)轉(zhuǎn)換器(ADC)、數(shù)字信號處理(DSP)、輸入輸出接口
    的頭像 發(fā)表于 05-13 11:02 ?2292次閱讀