一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-04-26 09:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.引言

隨著集成電路復(fù)雜度越來越高,測試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測試方法的研究顯得非常突出。目前在測試源的劃分上可以采用內(nèi)建自測試或片外測試。內(nèi)建自測試把測試源和被測電路都集成在芯片的內(nèi)部,對于目前SOC級的芯片測試如果采用內(nèi)建自測試則付出的硬件面積開銷則是很大的,同時也增加了芯片設(shè)計的難度:因此片外測試便成為目前被普遍看好的方法。由于FPGA具有可重構(gòu)的靈活性,利用FPGA來作為測試源實現(xiàn)片外測試就是一種非常有效的手段。

由于偽隨機模式測試只需要有限個數(shù)的輸入向量便可達到很高的故障覆蓋率因而在作為測試源設(shè)計中得到了廣泛應(yīng)用,采用CPLD來實現(xiàn)偽隨機測試序列生成器的設(shè)計[1]為提供了電子系統(tǒng)測試信號提供了一種簡單的方法。在可測試設(shè)計中同時也要考慮低功耗的問題,考慮功耗的主要原因是在測試模式下電路的功耗要遠遠高于正常模式。因為采用完全的單輸入跳變測試序列所需要的測試序列長度太長而沒有實際應(yīng)用價值,這樣獲得準(zhǔn)單輸入跳變測試序列的測試生成器一直是低功耗設(shè)計中一種非常有效的方法,本文針對一種產(chǎn)生準(zhǔn)單輸入跳變測試序列的低功耗測試生成器的缺點提出了改進設(shè)計方案,并且利用EDA技術(shù)在FPGA芯片上進行了設(shè)計實現(xiàn)。

2.低功耗測試生成器的設(shè)計

本文給出的低功耗測試產(chǎn)生器改進方案是在文獻[2]的測試產(chǎn)生器的基礎(chǔ)上再利用ROM中的種子對LFSR的再播種實現(xiàn)的。因為原有低功耗測試產(chǎn)生器是以LFSR為基礎(chǔ)的,其產(chǎn)生的準(zhǔn)單輸入跳變測試序列只能覆蓋被測電路中的易測故障;要達到1 0 0%的故障覆蓋率,就必須對被測電路中剩余的抗偽隨機故障和難測故障采用少量的確定模式測試集來覆蓋;折疊集[3]就是其中一種有效的確定模式測試集,利用存儲在ROM中的折疊種子對LFSR多次再播種就可以產(chǎn)生所需要的折疊測試序列。由于在折疊集內(nèi)部各個測試向量之間由于存在相關(guān)性,按照一定規(guī)律排序后就可以將南一個折疊種子產(chǎn)生的折疊集變換成單輸入跳變測試序列:這樣由不同的折疊種子產(chǎn)生的測試向量序列就是準(zhǔn)單輸入跳變測試序列。

設(shè)LFSR的級數(shù)為n,開始由LFSR產(chǎn)生一定長度的準(zhǔn)單輸入跳變測試序列,具體產(chǎn)生原理和改進前的低功耗測試產(chǎn)生器[2]原理一樣;然后開始由折疊控制器裝入一個折疊種子,然后產(chǎn)生單輸入跳變測試序列,折疊控制器由圖1中的計數(shù)器與解碼器組成,解碼器完成對由一一個折疊種子產(chǎn):生的原始折疊集的排序產(chǎn)生單輸入跳變測試序列。然后再裝入下一個折疊種子,折疊控制器接著產(chǎn)生下一個單輸入跳變測試序列,這樣直到所有的折疊種子都被裝入為止。整個的由不同的折疊種子產(chǎn)生的測試向量序列就是準(zhǔn)單輸入跳變測試序列。

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計

3.FPGA的設(shè)計實現(xiàn)

在FPGA的設(shè)計輸入時采用Verilog HDL語言來設(shè)汁所要求的測試生成器模塊,我們以n=8的LFSR為例,以下給出了設(shè)計源碼。通過使用MaxplusII1 0.2軟件在ALTERA公司的FPGA芯片F(xiàn)LEX EPF1OK 10LC84-4進行了仿真,圖2給出了仿真波形,驗證了設(shè)計的正確性。

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計

利用EDA技術(shù)在FPGA芯片上實現(xiàn)了準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618604
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    171526
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2930

    瀏覽量

    178013
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    開源隨機數(shù)生成器庫OpenRNG助力實現(xiàn)移植到Arm平臺時的最佳性能

    OpenRNG 實現(xiàn)多種生成器和分布方式。生成器算法可生成“看似隨機”并具有某些統(tǒng)計特性的序列
    的頭像 發(fā)表于 02-08 09:24 ?1307次閱讀
    開源隨機數(shù)<b class='flag-5'>生成器</b>庫OpenRNG助力<b class='flag-5'>實現(xiàn)</b>移植到Arm平臺時的最佳性能

    如何在Xilinx創(chuàng)建序列生成器

    您好,我被要求執(zhí)行序列生成器。我已經(jīng)用紙做過一切,但我不知道如何在Xilinx正確創(chuàng)建它。我完成了轉(zhuǎn)換表和輸出表。我的輸出函數(shù)已經(jīng)用karnaugh等進行了簡化。但是當(dāng)我實現(xiàn)它時,我
    發(fā)表于 01-10 10:39

    如何利用FPGA實現(xiàn)準(zhǔn)輸入調(diào)序列生成器的設(shè)計?

    本文針對一種產(chǎn)生準(zhǔn)輸入測試序列的低功耗測試生成器的缺點提出了改進設(shè)計方案,并且
    發(fā)表于 04-29 06:13

    如何利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口?

    如何利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口?
    發(fā)表于 05-06 07:23

    榮小菜補鈣記第52期:報文序列生成器1

    問題。1.視頻演示視頻中,我們將講解一個初步的小Demo,Demo中利用樹形圖的可拖放效果和遞歸的思想,使用戶能夠自定義報文序列。(視頻見底部)2.總結(jié)“報文序列
    發(fā)表于 12-10 20:38

    榮小菜補鈣記第54期:報文序列生成器3

    序列生成器的功能演示,本期對其代碼進行詳細講解。1.視頻演示本期視頻將詳細講解報文序列生成器實現(xiàn)方式,需要再次強調(diào)的是,本Demo依托QC
    發(fā)表于 01-07 22:49

    python生成器

    python生成器1. 什么是生成器生成器(英文名 Generator ),是一個可以像迭代器那樣使用for循環(huán)來獲取元素的函數(shù)。生成器的出現(xiàn)(Python 2.2 +),
    發(fā)表于 02-24 15:56

    利用LabVIEW代碼生成器簡化應(yīng)用項目

    利用LabVIEW代碼生成器簡化應(yīng)用項目
    發(fā)表于 02-26 14:01 ?24次下載
    <b class='flag-5'>利用</b>LabVIEW代碼<b class='flag-5'>生成器</b>簡化應(yīng)用項目

    漢語句子聯(lián)想生成器

    一定的語言環(huán)境中漢語詞語之間存在著優(yōu)先組合搭配關(guān)系,據(jù)此,本文中利用互信息、數(shù)理統(tǒng)計和人腦聯(lián)想記憶的相關(guān)理論,設(shè)計一個漢語句子聯(lián)想生成器
    發(fā)表于 09-26 14:25 ?20次下載

    展頻時脈生成器

    展頻時脈生成器展頻時脈的技術(shù)是頻率調(diào)( FM )的一種應(yīng)用,相反地,頻率調(diào)變通常會伴隨生成展頻
    發(fā)表于 02-26 11:05 ?23次下載

    基于FPGA的AGWN信號生成器

    基于FPGA的AGWN信號生成器 通信系統(tǒng)中分析計算系統(tǒng)抗噪聲性能時,經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AGWN的性質(zhì),采用自頂向下的設(shè)計思
    發(fā)表于 12-25 10:10 ?1029次閱讀
    基于<b class='flag-5'>FPGA</b>的AGWN信號<b class='flag-5'>生成器</b>

    代碼生成器的應(yīng)用

    jeesite框架代碼生成器,可以很方便的生成代碼,挺不錯的。
    發(fā)表于 01-14 15:19 ?0次下載

    FPGA VI中不同的Xilinx內(nèi)核生成器IP設(shè)計實現(xiàn)與子模板說明

    。 使用Xilinx內(nèi)核生成器IP函數(shù)實現(xiàn)FPGA VI中不同的Xilinx內(nèi)核生成器IP。LabVIEW使用IP集成節(jié)點實現(xiàn)上述函數(shù)。函數(shù)
    發(fā)表于 11-18 05:54 ?1636次閱讀

    Xilinx CORE生成器IP列表名稱及說明詳解

    本頁包含通過LabVIEW FPGA模塊可用的Xilinx CORE生成器IP的列表。LabVIEW通過Xilinx IP節(jié)點實現(xiàn)該IP。 下列IP名稱和說明來自于Xilinx數(shù)據(jù)表。LabVIEW
    發(fā)表于 11-18 05:55 ?5225次閱讀

    python生成器是什么

    python生成器 1. 什么是生成器? 生成器(英文名 Generator ),是一個可以像迭代器那樣使用for循環(huán)來獲取元素的函數(shù)。 生成器的出現(xiàn)(Python 2.2 +),
    的頭像 發(fā)表于 02-24 15:53 ?3952次閱讀