一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計

電子設計 ? 作者:電子設計 ? 2018-11-14 10:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著電子技術(shù)的迅速發(fā)展,高速信號觸發(fā)源已經(jīng)廣泛應用于通訊、雷達等各種電子系統(tǒng)的測試和精確控制中。這就要求有一個穩(wěn)定性好、納秒上升沿、可控的脈沖發(fā)生器。但是,國內(nèi)至今還沒有合乎這些要求的商用脈沖發(fā)生器。即使在國際上普遍使用的加拿大生產(chǎn)的AVI-N型脈沖發(fā)生器也存在著幅度小、重復率低、易損壞等缺點。針對此現(xiàn)狀,設計一款高速脈沖信號發(fā)生器是非常有意義的???a href="http://www.www27dydycom.cn/v/tag/1315/" target="_blank">編程邏輯器件(PLD)經(jīng)歷了PAL,GAL,CPLDFPGA幾個發(fā)展階段,技術(shù)日趨成熟。采用VHDL語言對PLD進行編程設計具有更改靈活、調(diào)試方便、操作性強、系統(tǒng)可靠性高等眾多優(yōu)點,并有利于硬件設計的保護,防止他人對電路的分析、仿照。因此,利用PLD器件為核心構(gòu)造高速脈沖信號發(fā)生器是一種有效的方法。

1 基本原理

設計采用的XILINX公司的復雜可編程邏輯器件(CPLD)幾乎可適用于所有的門陣列和各種規(guī)模的數(shù)字集成電路,他以其編程方便、集成度高、速度快、價格低等特點越來越受到設計者的歡迎。選用的CPLD為XILINX公司的XC9572XL,屬于XC9500系列,是目前業(yè)界速度較快的高集成度可編程邏輯器件。

CPLD開發(fā)軟件用ISE 6.0+ModelSim 5.7SE,該軟件是一個完全集成化、易學易用的可編程邏輯設計環(huán)境,并且廣泛支持各種硬件描述語言。他還具有與結(jié)構(gòu)無關(guān)性、多平臺運行、豐富的設計庫和模塊化的工具等許多功能特點。

CPLD主程序流程圖如圖1所示,時針信號是整個程序的關(guān)鍵,通過時鐘對各個模塊進行精確控制,實現(xiàn)基本功能。時鐘信號的精準度決定了輸出脈沖信號的精準度。時鐘源采用了4腳晶振,可以輸出一個穩(wěn)定的時鐘信號。CPLD內(nèi)部電路資源分配如圖2所示。

采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計


時鐘信號和復位信號作為輸入信號,控制脈沖信號的輸出。系統(tǒng)分4個模塊,包括計數(shù)器、鎖存器、觸發(fā)器和數(shù)據(jù)輸出模塊。時鐘信號和復位信號分別加在計數(shù)器和觸發(fā)器上,計數(shù)器計數(shù)通過鎖存,在時鐘信號作用下同步觸發(fā)輸出信號。當復位信號到來時,計數(shù)器重新清零計數(shù)。

采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計

當時鐘的上升沿到來時對高頻時鐘進行計數(shù),CPLD內(nèi)部建立一個5位計數(shù)器,計數(shù)器滿后自動重置為0,輸出端把計數(shù)器的各位進行輸出,計數(shù)器滿后也輸出一個高電平。第一級輸出端一共有7個,可以實現(xiàn)對時鐘的2,4,8,16,32,64分頻以及單脈沖輸出。在CPLD內(nèi)部再建立一個3位計數(shù)器,對前級4分頻信號再做計數(shù),調(diào)節(jié)占空比,控制脈沖輸出,同時對一級分頻信號進行相與輸出。設置一個復位端,當高電平時候,對電路進行復位,計數(shù)器重新開始工作。通過復位端可以很好地控制脈沖輸出,并且輸出信號脈沖寬度在不同的分頻接口可以得到不同的脈沖寬度信號,也可以通過修改程序?qū)崿F(xiàn)脈沖寬度的改變。CPLD外圍硬件電路包括了電源、晶振、輸出端口、指示燈,如圖3所示。

采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計

本設計選用的外部計數(shù)時鐘頻率為100 MHz,因此所產(chǎn)生脈沖的周期最小是10 ns,脈寬調(diào)節(jié)最小為5 ns,調(diào)節(jié)步長為5 ns。該脈沖發(fā)生器可以實現(xiàn)多路輸出,脈沖輸出共有9路,其中1路可以實現(xiàn)單脈沖輸出,其余8路可以輸出不同脈寬的納秒級脈沖。若要提高脈沖發(fā)生器的精度,應提高計數(shù)時鐘的頻率。同時選用速度等級更高的PLD。若要增加脈沖周期及脈寬的可調(diào)范圍,則應選用容量更大的PLD。

2 仿真驗證

仿真是驗證設計的一個重要環(huán)節(jié),如果仿真沒有通過,設計就必須重來,以便硬件調(diào)試的勝利通過。在ISE中,建立仿真文件并調(diào)用ModelSim 6.0對設計進行行為仿真。在第2個脈沖到來時進行計數(shù)器置零,開始計數(shù),對每個輸出端口的波形都進行仿真測試。從仿真波形中可以預測出,可編程器件成功地對脈沖進行控制,然后分頻輸出,達到預定的要求。

行為仿真只是對VHDL語言進行邏輯綜合后仿真,布局布線后仿真則是在具體器件和硬件資源分配后,利用從布局布線中提取的一些信息,其中包括了目標器件及互連線的時延、電阻、電容等信息,并考慮走線之間的相互影響后產(chǎn)生的仿真波形。圖4是布局布線后仿真圖,可以看到在CLR信號有效開始,輸出端經(jīng)過4個周期的延遲后才響應到有效的復位信號,這個說明器件延時加上互連線延時為4個周期,但是這并不影響設計輸出脈沖的質(zhì)量,在其他電子設計中卻要考慮到這個延遲。

采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計

3 試驗結(jié)果

做好電路版,調(diào)試程序成功后,用型號為TektronixTDS210示波器測出兩個端口的輸出波形如圖5和圖6所示。圖5中波形幅度為3.98 V,峰峰值為4.98 V,脈沖寬度為37.8 ns,上升沿為16.7 ns;圖6波形幅度為1.53 V,峰峰值為2.51 V,脈沖寬度為19.8 ns,上升沿為9.7 ns。在示波器中顯示,得到納秒脈沖信號非常穩(wěn)定,可以作為一個穩(wěn)定的納秒信號源。每個脈沖過后都有一個小的負脈沖,并且上升沿和下降沿并沒有像仿真時短,主要原因是:一是仿真在一個相對理想的條件下進行的,對器件資源在電路中的實際體積忽略;二是芯片的微加工制造工藝不精確,寄生電容電阻的大小沒有精確計算,可以在輸出端加電容接地減小過脈沖。

采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計


采用VHDL語言和PLD的可控納秒級脈沖信號發(fā)生器的設計

4 結(jié) 語

本文利用XILINX公司的復雜可編程邏輯器件,結(jié)合VHDL語言,提出了一種可控納秒級脈沖信號發(fā)生器的設計方法,并且通過仿真驗證,得到脈沖寬度最小為19.8 ns,上升沿為9.7 ns的脈沖。在千伏高壓納秒脈沖發(fā)生系統(tǒng)中,采用MOS管、二極管、脈沖形成線等作為核心器件,該信號源必不可少的要一個觸發(fā)源。利用可控高速信號發(fā)生器作為觸發(fā)源,可以有效地實現(xiàn)對千伏高壓的精確控制。在高速數(shù)字系統(tǒng)中,數(shù)據(jù)在器件間的串行傳輸速率可以達到幾百Mb/s。此時,由于時鐘周期非常小(通常只有幾納秒),為了保證高速數(shù)據(jù)的可靠接收,數(shù)據(jù)與時鐘的相對位置要求非常嚴格,以避免發(fā)生數(shù)據(jù)的錯位或在數(shù)據(jù)變化邊沿對數(shù)據(jù)采樣,亦可采用該多路高速信號發(fā)生器。簡便可靠的納秒信號發(fā)生器在電子系統(tǒng)設計中將越來越具有使用價值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PLD
    PLD
    +關(guān)注

    關(guān)注

    6

    文章

    230

    瀏覽量

    60206
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    820

    瀏覽量

    129952
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    526

    瀏覽量

    44764
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    脈沖信號發(fā)生器的組成

    信號發(fā)生器脈沖信號發(fā)生器的基本組成脈沖信號
    發(fā)表于 02-27 09:23

    求一份利用PLD構(gòu)造高速脈沖信號發(fā)生器的方案

    可編程邏輯器件(PLD)經(jīng)歷了哪幾個發(fā)展階段?CPLD的基本原理是什么? 它有哪些功能?如何利用PLD去設計高速脈沖信號發(fā)生器?
    發(fā)表于 04-14 06:19

    正弦波信號發(fā)生器VHDL源代碼

    正弦波信號發(fā)生器VHDL源代碼
    發(fā)表于 01-02 20:46 ?238次下載

    Rogowski線圈信號電阻對脈沖大電流的響應

    Rogowski線圈信號電阻對脈沖大電流的響應:
    發(fā)表于 10-31 14:18 ?15次下載

    基于SoPC的脈沖發(fā)生器

    為了給分布式拉曼測溫系統(tǒng)中的激光提供激勵源,設計一個穩(wěn)定性好、脈寬、周期可控、占空比可調(diào)的高速
    發(fā)表于 01-04 15:59 ?25次下載

    脈沖發(fā)生器電路

    脈沖發(fā)生器電路
    發(fā)表于 02-28 11:48 ?3340次閱讀
    <b class='flag-5'>納</b><b class='flag-5'>秒</b><b class='flag-5'>級</b>窄<b class='flag-5'>脈沖</b><b class='flag-5'>發(fā)生器</b>電路

    延時可控高壓脈沖發(fā)生器的設計

    延時可控高壓脈沖發(fā)生器的設計   摘要:將數(shù)字延時及高壓脈沖形成電路結(jié)合在一起構(gòu)成高精度的高壓脈沖發(fā)
    發(fā)表于 07-15 08:24 ?2273次閱讀
    延時<b class='flag-5'>可控</b>高壓<b class='flag-5'>脈沖</b><b class='flag-5'>發(fā)生器</b>的設計

    基于ECL門電路的UWB信號發(fā)生器的設計

    基于ECL門電路的UWB信號發(fā)生器的設計  0 引 言   超寬帶(Ultra Wide Band,UWB)技術(shù)在通信時,不使用載波電路,而是通過發(fā)送
    發(fā)表于 11-20 11:04 ?1832次閱讀

    脈沖信號發(fā)生器原理

    脈沖信號發(fā)生器信號發(fā)生器的一種。信號發(fā)生器
    發(fā)表于 10-26 17:09 ?2.3w次閱讀
    <b class='flag-5'>脈沖</b><b class='flag-5'>信號</b><b class='flag-5'>發(fā)生器</b>原理

    脈沖信號發(fā)生器設計

    本文首先介紹了脈沖信號發(fā)生器的工作原理,其次詳細的闡述了脈沖信號發(fā)生器的設計案例。
    的頭像 發(fā)表于 08-21 17:29 ?2.1w次閱讀

    高壓脈沖發(fā)生器

    本發(fā)明公開了一種脈沖發(fā)生器,所述 脈沖
    發(fā)表于 07-01 14:13 ?1次下載

    什么是信號發(fā)生器 信號發(fā)生器類型總結(jié)

    脈沖發(fā)生器: 顧名思義,脈沖發(fā)生器是一種產(chǎn)生脈沖信號發(fā)生器
    發(fā)表于 08-02 15:48 ?5302次閱讀

    脈沖發(fā)生器輸出是1嗎?信號發(fā)生器怎么只發(fā)一個脈沖?

    脈沖發(fā)生器輸出是1嗎?信號發(fā)生器怎么只發(fā)一個脈沖脈沖發(fā)生
    的頭像 發(fā)表于 08-24 15:18 ?2770次閱讀

    脈沖發(fā)生器是什么意思?脈沖發(fā)生器怎么使用?

    脈沖發(fā)生器是什么意思?脈沖發(fā)生器怎么使用? 脈沖發(fā)生器是一種電子設備,可以生成不同類型的
    的頭像 發(fā)表于 08-24 15:18 ?5004次閱讀

    信號發(fā)生器如何發(fā)出雙脈沖?

    信號發(fā)生器如何發(fā)出雙脈沖? 信號發(fā)生器是一種用于產(chǎn)生各種信號波形的儀器。雙
    的頭像 發(fā)表于 12-21 15:03 ?3465次閱讀