一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA結(jié)合炮兵某數(shù)字測(cè)距定位系統(tǒng)實(shí)現(xiàn)偽碼測(cè)距電路設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-01-07 08:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1引言

現(xiàn)場(chǎng)可編程門陣列(FPGA)用硬件電路完成算法的過程,一方面解決了系統(tǒng)的開銷問題,提供了提高系統(tǒng)整體性能的條件,另一方面,由于靜態(tài)RAM型的FPGA具備可重構(gòu)特性,這使得資源利用率得到顯著提高。FPGA既具有通用計(jì)算系統(tǒng)的靈活性,又有專用處理系統(tǒng)的性能,對(duì)實(shí)現(xiàn)高性能信號(hào)處理具有很高的應(yīng)用價(jià)值,而且可重構(gòu)的特性使其可以根據(jù)算法來調(diào)整相應(yīng)的通信結(jié)構(gòu)和數(shù)據(jù)字長(zhǎng)。FPGA以其高度的靈活性與硬件的高密度性在通信信號(hào)處理中得到了廣泛的應(yīng)用。

在對(duì)Xilinx公司的Virtex-E系列FPGA芯片進(jìn)行充分理解的基礎(chǔ)上,結(jié)合炮兵某數(shù)字測(cè)距定位系統(tǒng)的實(shí)現(xiàn),這里設(shè)計(jì)了偽碼的測(cè)距電路,并對(duì)其FPGA的實(shí)現(xiàn)進(jìn)行了分析。

系統(tǒng)偽碼測(cè)距電路總體設(shè)計(jì)如圖1所示。

基于FPGA結(jié)合炮兵某數(shù)字測(cè)距定位系統(tǒng)實(shí)現(xiàn)偽碼測(cè)距電路設(shè)計(jì)

系統(tǒng)根據(jù)前端輸入數(shù)據(jù)進(jìn)行碼的捕獲與跟蹤,這些都在FPGA邏輯運(yùn)算控制部分實(shí)現(xiàn)。該部分是系統(tǒng)的核心。

單片機(jī)控制部分主要實(shí)現(xiàn)數(shù)據(jù)的計(jì)算以及人機(jī)的信息互換。該部分對(duì)輸入數(shù)據(jù)進(jìn)行運(yùn)算,以得出距離信號(hào);并負(fù)責(zé)將距離信號(hào)進(jìn)行顯示,同時(shí)還可根據(jù)外部指令控制系統(tǒng)的工作。指令輸入接口可以控制數(shù)據(jù)顯示的刷新頻率,控制系統(tǒng)的工作進(jìn)程。

時(shí)鐘產(chǎn)生部分的主要功能是為單片機(jī)控制部分及FPGA邏輯運(yùn)算控制部分產(chǎn)生所需的不同的時(shí)鐘信號(hào)。

2偽碼測(cè)距原理

系統(tǒng)采用轉(zhuǎn)發(fā)式二次偽隨機(jī)碼測(cè)距,即主控站發(fā)射的隨機(jī)測(cè)距信號(hào)經(jīng)用戶站轉(zhuǎn)發(fā)后再與本地碼進(jìn)行相關(guān)運(yùn)算,通過測(cè)量?jī)烧呦嚓P(guān)峰的位置來確定信號(hào)到達(dá)的時(shí)間,根據(jù)收發(fā)之間的時(shí)間差即可確定主控站與用戶站之間的距離,如圖2所示。

PN碼的相關(guān)特性取決于所取碼的類型和長(zhǎng)度。分析表明,當(dāng)接收到的PN碼與本地碼相差一個(gè)碼元以上時(shí),二者的相關(guān)值接近于最大輸出的1/p(p為偽碼周期中的碼元數(shù),即碼長(zhǎng));當(dāng)時(shí)間相差為零,即兩序列完全對(duì)準(zhǔn)時(shí),輸出最大;當(dāng)二者的時(shí)間差為正負(fù)一個(gè)碼元之內(nèi)時(shí),相關(guān)值隨著時(shí)間差的變化而變化。在一個(gè)序列周期內(nèi),相關(guān)值只在一個(gè)碼元寬度內(nèi)有明顯變化,為三角形,其它時(shí)間基本為零。圖3為一個(gè)m序列偽碼的自相關(guān)函數(shù)的示意圖。

基于FPGA結(jié)合炮兵某數(shù)字測(cè)距定位系統(tǒng)實(shí)現(xiàn)偽碼測(cè)距電路設(shè)計(jì)

相關(guān)峰可以被用來測(cè)量?jī)蓚€(gè)PN序列之間的時(shí)間差,借此測(cè)量用戶站與主控站之間的距離。利用三角形相關(guān)峰的線性斜邊,粗同步到一個(gè)碼片寬度內(nèi)之后,通過PN碼跟蹤環(huán)可實(shí)現(xiàn)碼片內(nèi)的精同步。

3偽碼同步模塊實(shí)現(xiàn)

擴(kuò)頻碼的同步又分粗略同步和精確同步,也就是擴(kuò)頻碼的捕獲和跟蹤。通過擴(kuò)頻碼的捕獲可以使本地偽碼與接收到的碼元基本保持同步,獲得二分之一碼元寬的同步精度。但由于發(fā)射機(jī)和接收機(jī)的相對(duì)運(yùn)動(dòng)及時(shí)鐘的不穩(wěn)定,特別是測(cè)距的需要,必須對(duì)接收信號(hào)進(jìn)一步跟蹤,使本地參考信號(hào)盡可能跟隨接收信號(hào)的變化。擴(kuò)頻碼的跟蹤可以使同步精度控制在更小碼元周期范圍內(nèi),由此得到的距離估計(jì)誤差較小。

常用的偽碼捕獲方法有并行捕獲方法和串行捕獲方法。并行捕獲法的捕獲時(shí)間短,但對(duì)長(zhǎng)的PN碼,匹配濾波器設(shè)備量大,實(shí)現(xiàn)困難;對(duì)擴(kuò)頻碼捕獲使本地碼與接收碼的相位保持二分之一碼元的同步精度,工程上多采用滑動(dòng)捕獲法,使接收到的序列與本地產(chǎn)生的序列進(jìn)行滑動(dòng)比較,直至滿足要求。經(jīng)綜合比較,采用在實(shí)現(xiàn)上較簡(jiǎn)單的簡(jiǎn)單逐步移位串行捕獲法。

偽碼跟蹤即使本地參考信號(hào)盡可能跟隨接收信號(hào)的變化,擴(kuò)頻碼的跟蹤可以使同步精度控制在十分之一碼元周期范圍內(nèi),以減小距離估計(jì)誤差。擴(kuò)頻碼的跟蹤通過碼跟蹤回路實(shí)現(xiàn)。延時(shí)鎖定環(huán)DLL和抖動(dòng)環(huán)TDL是碼跟蹤環(huán)的兩種配置,TDL和DLL都可用于相關(guān)模式和非相關(guān)模式。TDL可以克服DLL的增益不平衡問題,但會(huì)導(dǎo)致3dB的跟蹤誤差而使性能降低,一般采用非相干延時(shí)鎖定環(huán)DLL。

基于FPGA結(jié)合炮兵某數(shù)字測(cè)距定位系統(tǒng)實(shí)現(xiàn)偽碼測(cè)距電路設(shè)計(jì)

基于FPGA結(jié)合炮兵某數(shù)字測(cè)距定位系統(tǒng)實(shí)現(xiàn)偽碼測(cè)距電路設(shè)計(jì)

在本原理性設(shè)備的研制過程中,不加任何導(dǎo)航數(shù)據(jù),經(jīng)數(shù)字下變頻后所得的數(shù)信號(hào)理論上是相對(duì)發(fā)射具有一定延時(shí)的PN序列。圖4給出了偽碼捕獲與跟蹤的實(shí)現(xiàn)過程。碼跟蹤采用的是超前-滯后型數(shù)字鎖相環(huán)(LL-DPLL),鑒相器逐周地比較輸入信號(hào)與本地參考信號(hào)的相位,根據(jù)相位超前或滯后相應(yīng)地輸出一個(gè)超前或滯后脈沖,雙相高頻時(shí)鐘源產(chǎn)生兩路反相的高頻時(shí)鐘。同時(shí),控制電路根據(jù)鑒相電路的超前或滯后脈沖控制分頻器輸入脈沖的加減,以達(dá)到調(diào)整本地PN碼相位的目的,實(shí)現(xiàn)精同步。只要根據(jù)記錄下的超前與滯后脈沖的數(shù)目(一個(gè)碼片內(nèi)的延時(shí)),以及捕獲時(shí)記錄下的數(shù)據(jù)(一個(gè)偽碼周期內(nèi)的延時(shí))即可計(jì)算出傳輸延時(shí)。

4工作流程

4.1碼的捕獲

在本地產(chǎn)生與發(fā)送碼完全相同并有一定相對(duì)時(shí)延的本地碼,將本地碼與接收到的PN碼進(jìn)行逐位比較,相同則計(jì)數(shù)器加1,即記錄下相同的碼片數(shù)。持續(xù)一個(gè)PN碼周期后,將二者相同的數(shù)目與門限進(jìn)行比較,如果大于門限則判斷為已經(jīng)捕獲到PN碼,輸出同步標(biāo)志信號(hào);否則,通過控制電路扣除PN碼的產(chǎn)生時(shí)鐘一個(gè)脈沖,使PN碼延遲一個(gè)碼元,并將計(jì)數(shù)器清零,同時(shí)另一計(jì)數(shù)器記錄下PN碼延遲的碼元數(shù),并最終輸出粗同步輸出信號(hào)。

4.2精同步

中頻數(shù)字化處理后的信號(hào)與本地PN碼時(shí)鐘信號(hào)進(jìn)行鑒相比較,輸出超前或滯后脈沖信號(hào),根據(jù)超前與滯后信號(hào),加上或減去一個(gè)高頻脈沖,從而控制分頻器的輸入,達(dá)到調(diào)整本地時(shí)鐘相位的目的。同時(shí)記錄下加減脈沖的數(shù)目,計(jì)數(shù)器的輸出即為精同步輸出信號(hào)。二者達(dá)到同步時(shí),也即完成精同步時(shí),鑒相器產(chǎn)生交替的加減脈沖。

4.3測(cè)距

當(dāng)同步標(biāo)志信號(hào)輸出為真時(shí),根據(jù)精同步輸出信號(hào)與粗同步輸出信號(hào)即可以計(jì)算出傳輸?shù)难訒r(shí),得到測(cè)量距離。

5結(jié)束語

按圖4所示結(jié)構(gòu)用FPGA實(shí)現(xiàn)偽碼的同步,還應(yīng)綜合考慮芯片內(nèi)部資源利用情況與綜合后的運(yùn)行速率問題。設(shè)計(jì)時(shí)利用VHDL(Very High SpeedIntegrated Circuit Hardware DescriptionLanguage)硬件描述語言進(jìn)行設(shè)計(jì)。VHDL語言描述能力強(qiáng),覆蓋面廣,抽象能力強(qiáng),可讀性好。運(yùn)用VHDL語言可以大大減輕設(shè)計(jì)工作強(qiáng)度,提高設(shè)計(jì)質(zhì)量,降低出錯(cuò)率。

根據(jù)初步的試驗(yàn)結(jié)果,PN碼碼長(zhǎng)為127,速率為4MHz時(shí),最大捕獲時(shí)間約為幾個(gè)ms。采用高頻時(shí)鐘,精同步可達(dá)到十分之一碼元的分辨率

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22033

    瀏覽量

    617779
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6067

    文章

    44973

    瀏覽量

    649864
  • 通信
    +關(guān)注

    關(guān)注

    18

    文章

    6203

    瀏覽量

    137736
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    UWB 定位測(cè)距

    指示、可通過撥開關(guān)設(shè)置參數(shù),包括標(biāo)簽還是基站的判別,地址的確定等。 應(yīng)用場(chǎng)景 :室內(nèi)定位、資產(chǎn)追蹤、智能倉儲(chǔ)等。 2、實(shí)物照 實(shí)物圖片UWB測(cè)距定位,UWB3000+Nrf52832
    發(fā)表于 05-12 09:36

    基于FPGA的雷達(dá)測(cè)距系統(tǒng)研究[回映分享]

    芯片具有高位、快速等特點(diǎn),且操作簡(jiǎn)單。利用FPGA實(shí)現(xiàn)對(duì)數(shù)據(jù)的FFT轉(zhuǎn)換,最終計(jì)算得出所測(cè)移動(dòng)或靜止物體與測(cè)量點(diǎn)間距離。 作為一個(gè)實(shí)時(shí)測(cè)距系統(tǒng),單片機(jī)運(yùn)算速度較慢,不能充分應(yīng)用其優(yōu)點(diǎn),
    發(fā)表于 12-27 17:08

    衛(wèi)星定位系統(tǒng)測(cè)距方法研究與FPGA實(shí)現(xiàn)

    本文重點(diǎn)對(duì)衛(wèi)星定位系統(tǒng)測(cè)距方法進(jìn)行了分析與研究,并從時(shí)域和頻域各提出了一種高精度的測(cè)距方法,然后對(duì)其進(jìn)行了matlab 仿真。通過比較仿真結(jié)果,在
    發(fā)表于 08-29 10:37 ?26次下載

    超聲測(cè)距中的隨機(jī)渡越時(shí)間的捕獲

    超聲測(cè)距中的隨機(jī)渡越時(shí)間的捕獲 采用數(shù)字相關(guān)的方法確定超聲波測(cè)距中的渡越時(shí)間。借助于一個(gè)經(jīng)過適當(dāng)選擇的
    發(fā)表于 02-22 16:32 ?19次下載

    雷達(dá)系統(tǒng)對(duì)齊的滑動(dòng)控制方法及FPGA實(shí)現(xiàn)

    本文主要闡述了在雷達(dá)系統(tǒng)中為實(shí)現(xiàn)對(duì)齊,所采用的滑動(dòng)控制方法的原理及在FPGA芯片上的
    發(fā)表于 03-02 16:04 ?13次下載

    M序列隨機(jī)測(cè)距回答概率控制中的應(yīng)用

    M序列隨機(jī)測(cè)距回答概率控制中的應(yīng)用 測(cè)距器(Distance Measuring Equipment)系統(tǒng)分為機(jī)載詢問器和地面應(yīng)答器
    發(fā)表于 03-28 16:47 ?1732次閱讀
    M序列<b class='flag-5'>偽</b>隨機(jī)<b class='flag-5'>碼</b>在<b class='flag-5'>測(cè)距</b>回答概率控制中的應(yīng)用

    基于FPGA測(cè)距電路的設(shè)計(jì)與實(shí)現(xiàn)?

    【摘 要】 介紹了基于測(cè)距定位系統(tǒng)的設(shè)計(jì)方案,簡(jiǎn)要分析了
    發(fā)表于 05-14 20:58 ?985次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>偽</b><b class='flag-5'>碼</b><b class='flag-5'>測(cè)距</b><b class='flag-5'>電路</b>的設(shè)計(jì)與<b class='flag-5'>實(shí)現(xiàn)</b>?

    M序列隨機(jī)測(cè)距回答概率控制中的應(yīng)用

    摘要:通過對(duì)機(jī)載測(cè)距詢問器檢測(cè)中測(cè)距回答概率控制的工作特性的分析,提出一種基于m序列隨機(jī)的具有可設(shè)定測(cè)距回答概率功能及隨機(jī)回答特性的
    發(fā)表于 06-20 15:07 ?1388次閱讀
    M序列<b class='flag-5'>偽</b>隨機(jī)<b class='flag-5'>碼</b>在<b class='flag-5'>測(cè)距</b>回答概率控制中的應(yīng)用

    雷達(dá)系統(tǒng)中基于EPLD的測(cè)距電路

    本文介紹了一種利用EDA 技術(shù),基于Altera 的MAX 7000S 系列EPLD 芯片EPM7064SLC 實(shí)現(xiàn)信號(hào)的產(chǎn)生電路和使用
    發(fā)表于 08-26 16:01 ?38次下載
    雷達(dá)<b class='flag-5'>系統(tǒng)</b>中基于EPLD的<b class='flag-5'>偽</b><b class='flag-5'>碼</b><b class='flag-5'>測(cè)距</b><b class='flag-5'>電路</b>

    GPS信號(hào)結(jié)構(gòu)及其測(cè)距研究

    簡(jiǎn)述了GPS概念、隨機(jī)序列概念以及GPS衛(wèi)星通信系統(tǒng)信號(hào)結(jié)構(gòu)組成;在GPS 信號(hào)測(cè)距內(nèi)容里,闡述了C/A,P
    發(fā)表于 08-30 15:22 ?53次下載
    GPS信號(hào)結(jié)構(gòu)及其<b class='flag-5'>測(cè)距</b><b class='flag-5'>碼</b>研究

    手持測(cè)距儀的電路設(shè)計(jì)

    手持測(cè)距儀的電路設(shè)計(jì)
    發(fā)表于 05-05 11:37 ?29次下載

    [電子電路]超聲波測(cè)距電路設(shè)計(jì)

    超聲波測(cè)距電路設(shè)計(jì)
    發(fā)表于 12-09 23:23 ?26次下載

    基于FPGA短程激光相位測(cè)距數(shù)字信號(hào)處理電路設(shè)計(jì)_趙一霽

    基于FPGA短程激光相位測(cè)距數(shù)字信號(hào)處理電路設(shè)計(jì)_趙一霽
    發(fā)表于 03-19 11:38 ?11次下載

    基于高速隨機(jī)激光測(cè)距FPGA電子學(xué)系統(tǒng)設(shè)計(jì)

    針對(duì)采用光子計(jì)數(shù)的高速隨機(jī)激光測(cè)距,開發(fā)了基于高性能FPGA的電子學(xué)系統(tǒng)。該系統(tǒng)
    發(fā)表于 11-07 17:17 ?25次下載
    基于高速<b class='flag-5'>偽</b>隨機(jī)<b class='flag-5'>碼</b>激光<b class='flag-5'>測(cè)距</b>的<b class='flag-5'>FPGA</b>電子學(xué)<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)

    如何采用測(cè)距傳感器實(shí)現(xiàn)車輛之間的相對(duì)定位

    用于車輛相對(duì)定位測(cè)距傳感器和技術(shù)可以概括為下圖,首先分為兩大類:非協(xié)作式定位和協(xié)作式定位。非協(xié)作式定位包括:雷達(dá)、激光掃描儀、視覺和TOF
    發(fā)表于 05-04 17:15 ?3720次閱讀