一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用IP平臺(tái)開發(fā)FPGA并進(jìn)行應(yīng)用設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-04-19 08:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一直以來,設(shè)計(jì)人員為迅速發(fā)展的市場(chǎng)如消費(fèi)電子和汽車等開發(fā)產(chǎn)品時(shí),都面對(duì)嚴(yán)峻的上市時(shí)間壓力。但是現(xiàn)在,這些嚴(yán)格的時(shí)間要求已經(jīng)轉(zhuǎn)移至其它許多領(lǐng)域,包括嵌入式控制和工業(yè)設(shè)計(jì)。

毋庸置疑,近年來談?wù)撟疃嗟男酒O(shè)計(jì)趨勢(shì)是轉(zhuǎn)向系統(tǒng)級(jí)芯片 (SoC) ,透過工藝技術(shù)和設(shè)計(jì)方法的突飛猛進(jìn),這種理想得以實(shí)現(xiàn)。但是SoC的發(fā)展進(jìn)程仍然緩慢,并且對(duì)市場(chǎng)的變化非常敏感。此外,開發(fā)SoC本質(zhì)上是一項(xiàng)成本高昂的高風(fēng)險(xiǎn)事業(yè)。極少公司擁有充足資源,能負(fù)擔(dān)將SoC產(chǎn)品發(fā)展成為批量生產(chǎn)所需的非經(jīng)常性工程開支 (NRE),即使公司擁有足夠資源也必須仔細(xì)考慮取得投資回報(bào)的機(jī)會(huì)。

在業(yè)內(nèi),迅速將產(chǎn)品推出市場(chǎng)的意愿非常重要。產(chǎn)品銷售每推遲一周都會(huì)對(duì)營業(yè)額造成損失:舉例說,如果產(chǎn)品的平均售價(jià)為1,500美元,而其制造商預(yù)計(jì)銷量將推高至每周100件,那么,設(shè)計(jì)推遲三個(gè)月便會(huì)帶來超過100萬美元的損失。

因此,設(shè)計(jì)人員期望將現(xiàn)場(chǎng)可編程門陣列 (FPGA) 作為靈活的工業(yè)設(shè)計(jì)平臺(tái)。這一趨勢(shì)在工業(yè)無線通信設(shè)計(jì)方面更加明顯。在這種應(yīng)用中,最初考慮的是采用專用標(biāo)準(zhǔn)產(chǎn)品 (ASSP),然后是專用集成電路ASIC)。但是當(dāng)考慮到上市時(shí)間、實(shí)施靈活性及未來過時(shí)等問題時(shí),設(shè)計(jì)小組決定轉(zhuǎn)向FPGA來進(jìn)行項(xiàng)目實(shí)施。

挺進(jìn)嵌入式市場(chǎng)

正如我們所料,上市時(shí)間壓力并不是導(dǎo)致設(shè)計(jì)人員轉(zhuǎn)向可編程邏輯器件以在工業(yè)設(shè)計(jì)中獲得增值功能的唯一推動(dòng)力。當(dāng)今的制造工藝能夠?qū)崿F(xiàn)新一代的可編程邏輯器件,能提供更多更高速的邏輯和更快的I/O、更低的價(jià)位。因此,F(xiàn)PGA現(xiàn)在已能用于嵌入式應(yīng)用,而過去由于性能緣故,只有ASIC或ASSP才能達(dá)到相應(yīng)的要求。

現(xiàn)今的高功能FPGA不再局限于引進(jìn)系統(tǒng)粘合邏輯,還可作為SoC平臺(tái),讓工業(yè)設(shè)計(jì)人員輕易地修改以進(jìn)行變更、修復(fù)缺陷,或在用戶需要升級(jí)和配合市場(chǎng)發(fā)展去創(chuàng)制未來的衍生產(chǎn)品。那些先前選擇半定制ASSP的設(shè)計(jì)人員,現(xiàn)已不需要再接受應(yīng)用中不夠理想的解決方案,而可以通過比使用ASIC更快的速度構(gòu)建以定制FPGA為基礎(chǔ)的方案,同時(shí)能適應(yīng)變化多端的市場(chǎng)需求。

FPGA使用量增加的另一個(gè)原因是可編程到器件的IP模塊數(shù)量和范圍大大增加,包括各種標(biāo)準(zhǔn)功能如廣泛用于工業(yè)應(yīng)用的8051微控制器。這類預(yù)校驗(yàn)和測(cè)試的IP模塊專為可編程邏輯應(yīng)用而優(yōu)化,使設(shè)計(jì)人員能夠快速構(gòu)建系統(tǒng)并將其編程入FPGA。IP內(nèi)核通常以網(wǎng)表或RTL資源形式提供,所以設(shè)計(jì)人員無需更改便可快速使用,或者按照設(shè)計(jì)要求進(jìn)行配置。

例如,Actel推出的Core8051 IP核與8051指令集相容,能讓設(shè)計(jì)人員借助在現(xiàn)有微控制器架構(gòu)方面的經(jīng)驗(yàn),發(fā)揮現(xiàn)有的大量代碼和工具的優(yōu)勢(shì),進(jìn)一步縮短開發(fā)周期。通常,這類內(nèi)核都具有額外特性:如Core8051擁有片上調(diào)試能力,能簡(jiǎn)化內(nèi)核在深度嵌入時(shí)的系統(tǒng)調(diào)試,協(xié)助設(shè)計(jì)人員更快地將產(chǎn)品推出市場(chǎng)。

IP平臺(tái)應(yīng)運(yùn)而生

當(dāng)年產(chǎn)量在10萬件以內(nèi)時(shí),F(xiàn)PGA可以是一個(gè)出色的平臺(tái),能滿足許多工業(yè)和嵌入式控制市場(chǎng)區(qū)間的需要。以微控制器為基礎(chǔ)的SoC的發(fā)展有兩個(gè)主要因素,分別是需要集成的元件或外設(shè)數(shù)量,以及所選元件的應(yīng)用軟件和專用驅(qū)動(dòng)程序的集成。在理想情況下,設(shè)計(jì)人員當(dāng)然希望以減少工序和元件數(shù)來縮短開發(fā)時(shí)間。此外,他們也會(huì)簡(jiǎn)化應(yīng)用軟件的集成。在FPGA內(nèi)使用可綜合或“軟”IP平臺(tái)是簡(jiǎn)化設(shè)計(jì)過程和縮短上市時(shí)間的現(xiàn)代化解決方案。在流程圖 (圖1) 中,我們比較了使用大量IP內(nèi)核構(gòu)建微控制器SoC的關(guān)鍵步驟和使用IP平臺(tái)開發(fā)FPGA設(shè)計(jì)所需的步驟。

使用IP平臺(tái)開發(fā)FPGA并進(jìn)行應(yīng)用設(shè)計(jì)

IP平臺(tái)的設(shè)計(jì)理念是將多個(gè)元件集成在一個(gè)專用模塊中。這些元件模塊及平臺(tái)已經(jīng)進(jìn)行預(yù)集成和預(yù)校驗(yàn)。當(dāng)然,IP預(yù)構(gòu)建模塊的主要問題是用戶可能并不想要集成平臺(tái)中所有的元件和特性。這個(gè)問題的解決方法是不單將元件模塊甚至這些元件模塊的關(guān)鍵產(chǎn)品特性也設(shè)定成可配置。

事實(shí)上,Actel的Core8051 是這種預(yù)校驗(yàn)、可配置平臺(tái)的一部分,該平臺(tái)名為Platform8051。除了8位Core8051微控制器外,它還包括五個(gè)其它IP單元: Core10/100、CoreSDLC、CoreI2C、CoreSPI、和Core16X50。(見附文《Platform8051中的IP核資源》)設(shè)計(jì)人員可指定這些IP內(nèi)核的任何配置以實(shí)現(xiàn)與眾不同的SoC設(shè)計(jì),而付出的時(shí)間和開支只占開發(fā)ASIC所需的一部分。

在嵌入式控制應(yīng)用中,Platform8051內(nèi)含的元件內(nèi)核都是常用的外設(shè),因?yàn)樗鼈冊(cè)试S設(shè)計(jì)人員實(shí)現(xiàn)諸如傳感、控制、監(jiān)控和通信等關(guān)鍵功能。通過這些預(yù)校驗(yàn)單元,設(shè)計(jì)人員可以方便地重新利用IP,而毋須花費(fèi)時(shí)間將相同的內(nèi)核反復(fù)開發(fā)和集成于平臺(tái)中。使用Platform8051,設(shè)計(jì)小組可以將寶貴的設(shè)計(jì)和校驗(yàn)時(shí)間用于開發(fā)增值的應(yīng)用軟件和外設(shè),使得最終產(chǎn)品更具特色。

開發(fā)環(huán)境支持

設(shè)計(jì)人員需要開發(fā)工具來創(chuàng)制FPGA和用于8051的應(yīng)用代碼。Actel的Libero設(shè)計(jì)環(huán)境可讓設(shè)計(jì)人員仿真和綜合完整的集成RTL,然后在網(wǎng)表級(jí)別對(duì)設(shè)計(jì)進(jìn)行仿真和時(shí)序分析,再使用Actel的Designer軟件進(jìn)行布局布線。最后,使用Actel的FlashPRO或Silicon Sculptor編程器對(duì)FPGA進(jìn)行編程。

在微控制器編程和調(diào)試方面,Actel與First Silicon Solutions (FS2) 和Keil Software兩家公司合作。FS2 System Analyzer 的設(shè)計(jì)支持應(yīng)用軟件的在線調(diào)試,使用Actel Core8051微控制器的特殊功能和集成外設(shè)。FS2 On-Chip Instrumentation (芯片級(jí)在線調(diào)試儀;OCI) 的延伸——即專用的“硅鉤”——將集成在Core8051 MCU中,讓FS2可以提供功能先進(jìn)和強(qiáng)大的調(diào)試工具。來自Keil的 μVision集成開發(fā)環(huán)境 (IDE) 將項(xiàng)目管理、源代碼編輯和程序調(diào)試組合成為功能強(qiáng)大的開發(fā)環(huán)境。μVision 調(diào)試器功能強(qiáng)大和全面,允許軟件開發(fā)人員在PC上全面地對(duì)目標(biāo)程式進(jìn)行仿真。

使用IP平臺(tái)開發(fā)FPGA并進(jìn)行應(yīng)用設(shè)計(jì)

除了軟件開發(fā)工具外,Actel還提供Platform8051開發(fā)套件,如圖2所示,使設(shè)計(jì)人員能夠觀察Actel內(nèi)核的工作情況,并迅速和有效地創(chuàng)建和模擬衍生設(shè)計(jì)。該套件可以大幅減少系統(tǒng)校驗(yàn)時(shí)間。它還包括一個(gè)可重編程ProASICPLUS FPGA、先前提到在器件上編程的網(wǎng)絡(luò)服務(wù)器設(shè)計(jì)、網(wǎng)絡(luò)服務(wù)器代碼范例、所有相應(yīng)的電纜、FS2 System Analyzer和 Keil μVision評(píng)估軟件包,以及可供選擇的FlashPRO Lite編程器。

影響設(shè)計(jì)者決策

通過平臺(tái)IP的方式,F(xiàn)PGA的優(yōu)勢(shì)顯而易見,就像最近設(shè)計(jì)的模塊化無線工業(yè)網(wǎng)絡(luò),用于高雜訊工廠環(huán)境和制造自動(dòng)化中。設(shè)計(jì)小組最初想用分立ASSP,但很快發(fā)現(xiàn)這方式并不能在獲得正確的功能組合同時(shí)滿足尺寸和功率需求。

換句話說,設(shè)計(jì)人員只可在ASIC和FPGA之間選擇。項(xiàng)目成本分析研究顯示,對(duì)于所預(yù)計(jì)的模塊批量,ASIC和FPGA器件的成本接近;但是FPGA毋需任何NRE投資。因此,設(shè)計(jì)小組決定采用FPGA方案。

當(dāng)設(shè)計(jì)小組考慮項(xiàng)目所需的IP時(shí),更加認(rèn)識(shí)到FPGA在成本和上市時(shí)間方面具有更大優(yōu)勢(shì)。由于FPGA供應(yīng)商已經(jīng)擁有項(xiàng)目所需的大多數(shù)IP,因此設(shè)計(jì)小組只需開發(fā)少量特別的IP。使用預(yù)開發(fā)和校驗(yàn)IP能縮短設(shè)計(jì)周期長達(dá)六個(gè)月,讓設(shè)計(jì)小組可以更快的速度和更短的時(shí)間將產(chǎn)品推向市場(chǎng)。而更短的上市時(shí)間可帶來實(shí)在的財(cái)務(wù)成果。因?yàn)楫a(chǎn)品占據(jù)的市場(chǎng)份額大于預(yù)期,所以明顯地增加了銷售和利潤。

與此同時(shí),設(shè)計(jì)小組可以根據(jù)較大型用戶的應(yīng)用和特定需求定制模塊,并且在毋須替換整個(gè)線路板的情況下進(jìn)行現(xiàn)場(chǎng)產(chǎn)品升級(jí),其中只需要對(duì)FPGA進(jìn)行重新編程。此舉能降低用戶的整體擁有成本、增加產(chǎn)品的認(rèn)知價(jià)值,并擴(kuò)大市場(chǎng)需求。

工業(yè)設(shè)計(jì)人員所面對(duì)的上市時(shí)間壓力從未如此巨大。不論是設(shè)計(jì)網(wǎng)絡(luò)接口電機(jī)控制器、邏輯控制器、通信系統(tǒng)、或任何數(shù)以百計(jì)的工業(yè)應(yīng)用,F(xiàn)PGA結(jié)合種類繁多的可用IP正成為工業(yè)設(shè)計(jì)的優(yōu)選方案。就上市時(shí)間、執(zhí)行的靈活性及未來的產(chǎn)品過時(shí)等因素而言,F(xiàn)PGA較ASSP和ASIC解決方案具有更多優(yōu)勢(shì)。此外,因?yàn)樵S多工業(yè)應(yīng)用從未達(dá)到大批量,F(xiàn)PGA常較傳統(tǒng)的ASIC方案提供更多的成本節(jié)省。設(shè)計(jì)人員能夠迅速把功能編程并在應(yīng)用產(chǎn)品中測(cè)試,然后對(duì)功能規(guī)格的變化進(jìn)行重新編程,自然對(duì)工業(yè)工程師別具吸引力。這些特性再結(jié)合目前在性能、尺寸和價(jià)格方面的進(jìn)步,可讓工業(yè)設(shè)計(jì)人員透過所熟悉的標(biāo)準(zhǔn)迅速將產(chǎn)品推向市場(chǎng),并使產(chǎn)品在市場(chǎng)的留存時(shí)間和獲得的銷售收入提升至最高。

附文:Platform8051中的IP核資源

Core8051是功能齊全的單周期8位微控制器單元,與流行的ASM51指令代碼相容,并且能在40 MHz以上頻率工作。圖2所示為這種內(nèi)核特性的說明框圖。Core10/100是以太網(wǎng)媒體訪問控制器,以10或 100 Mb/s的數(shù)據(jù)速率與局域網(wǎng)連接,具有用于物理連接的媒體獨(dú)立接口 (MII),并可按照IEEE802.3標(biāo)準(zhǔn)執(zhí)行帶沖突檢測(cè)的載波傳感多重訪問 (CSMA/CD) 算法。這兩個(gè)內(nèi)核組成了Platform8051開發(fā)套件中使用的網(wǎng)絡(luò)服務(wù)器設(shè)計(jì)。

CoreSDLC是高速同步串行數(shù)據(jù)鏈路控制器,運(yùn)作與工作在CPU控制下SDLC模式的Intel 80C152全局串行信道相似。該內(nèi)核被用作嵌入應(yīng)用的定制串行接口。

使用IP平臺(tái)開發(fā)FPGA并進(jìn)行應(yīng)用設(shè)計(jì)

CoreI2C是提供雙線串行接口的總線控制器,支持Philips I2C標(biāo)準(zhǔn)的100 kb/s和400 kb/s數(shù)據(jù)傳輸。這種菊花鏈?zhǔn)娇偩€標(biāo)準(zhǔn)獲許多消費(fèi)電子和嵌入式應(yīng)用采用。

CoreSPI是串行外設(shè)接口,可在8051和外圍設(shè)備之間實(shí)現(xiàn)同步串行數(shù)據(jù)傳輸。SPI是一種用于各種嵌入式應(yīng)用的點(diǎn)對(duì)點(diǎn)總線標(biāo)準(zhǔn)。

Core16X50是帶有或不帶FIFO支持的通用異步收發(fā)器UART),與德州儀器的16550器件軟件相容,并且為Core8051增添額外的串行通道。它也可以用作串行或調(diào)制解調(diào)器接口。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    7951

    瀏覽量

    154947
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618260
  • 嵌入式
    +關(guān)注

    關(guān)注

    5150

    文章

    19665

    瀏覽量

    317413
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA IP開發(fā)流程概要

    開發(fā)和驗(yàn)證 FPGA IP 不僅僅是編寫 HDL,而是需要更多的思考。讓我們來看看如何做吧!
    發(fā)表于 10-17 09:57 ?1515次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b>核<b class='flag-5'>開發(fā)</b>流程概要

    FPGA開發(fā)如何降低成本,比如利用免費(fèi)的IP內(nèi)核

    的應(yīng)用,可能需要考慮使用付費(fèi)的高級(jí)IP內(nèi)核,以滿足更高的性能要求。 總之,利用免費(fèi)的IP內(nèi)核進(jìn)行FPGA開發(fā)可以大大簡(jiǎn)化設(shè)計(jì)過程,提高
    發(fā)表于 04-28 09:41

    關(guān)于FPGA IP

    對(duì)于深入學(xué)習(xí)使用FPGA的小伙伴們,特別是一些復(fù)雜的、大規(guī)模的設(shè)計(jì)應(yīng)用,適宜的IP核對(duì)開發(fā)能起到事半功倍的作用。IP核的概念與我們sdk里庫的概念相似。
    發(fā)表于 04-29 21:01

    FPGAIP軟核使用技巧

    夠與所使用的FPGA平臺(tái)開發(fā)工具無縫集成。 閱讀和理解IP軟核的文檔 : 在使用IP軟核之前,務(wù)必仔細(xì)閱讀和理解其提供的文檔,包括用戶手
    發(fā)表于 05-27 16:13

    FREEDEV FPGA音頻開發(fā)環(huán)境和平臺(tái)構(gòu)建

    SOPC架構(gòu)下結(jié)合NIOS II軟核技術(shù),實(shí)現(xiàn)數(shù)字音頻處理的過程和方法。是一個(gè)非常典型的FPGA平臺(tái)上軟硬件協(xié)同設(shè)計(jì)的案例。在此架構(gòu)的基礎(chǔ)上能非常方便的融合各種音頻處理IP CORE,使各個(gè)
    發(fā)表于 03-02 21:19

    【芯航線FPGA學(xué)習(xí)平臺(tái)眾籌進(jìn)度帖】芯航線FPGA開發(fā)平臺(tái)設(shè)計(jì)初衷

    學(xué)習(xí)者容易按照單片機(jī)的學(xué)習(xí)方式和學(xué)習(xí)思路來進(jìn)行FPGA的學(xué)習(xí)和開發(fā)。最常見的兩大誤區(qū)就是C式Verilog代碼和輕視仿真。反觀自己的自學(xué)之路,曾在這兩個(gè)地方浪費(fèi)了大量的時(shí)間和精力,也沒有很好的效果。在擔(dān)任
    發(fā)表于 09-14 21:27

    承接各類FPGA/DSP/ARM/IP開發(fā)相關(guān)項(xiàng)目

    深圳明德?lián)P科技教育有限公司,是一家高科技民營公司,主營業(yè)務(wù)為IC/FPGA設(shè)計(jì)、開發(fā)、培訓(xùn)。旗下包括廣州健飛集成電路設(shè)計(jì)有限公司(辦公設(shè)在廣州市南沙自貿(mào)區(qū))、龍核集成電路IP核交易平臺(tái)
    發(fā)表于 06-02 17:35

    什么是IP開發(fā)FPGA建模?

    隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。那么我們就需要弄明白,什么是IP開發(fā)FPGA建模?
    發(fā)表于 08-01 07:41

    為什么推出Virtex-5LXT FPGA平臺(tái)IP解決方案?

    為什么推出Virtex-5LXT FPGA平臺(tái)IP解決方案?如何打造一個(gè)適用于星形系統(tǒng)和網(wǎng)狀系統(tǒng)的串行背板結(jié)構(gòu)接口FPGA?
    發(fā)表于 04-29 06:18

    有什么方法可以進(jìn)行IP開發(fā)FPGA建模?

    基于SystemC/TLM方法學(xué)的IP開發(fā)FPGA建模
    發(fā)表于 04-29 06:54

    如何利用STM32通過ESP8266接入阿里云IoT平臺(tái)并進(jìn)行相關(guān)溫濕度的應(yīng)用開發(fā)

    ??本文通過實(shí)例來詳細(xì)介紹如何利用STM32,通過ESP8266接入阿里云IoT平臺(tái)并進(jìn)行相關(guān)溫濕度的應(yīng)用開發(fā)。具體分3個(gè)部分來做說明,第一部分介紹硬件的準(zhǔn)備與連接;第二部分說明在阿里云IoT
    發(fā)表于 01-27 07:30

    基于FPGA的網(wǎng)絡(luò)應(yīng)用硬件開發(fā)平臺(tái)的實(shí)現(xiàn)

    本文介紹了基于FPGA和MPC860架構(gòu)的網(wǎng)絡(luò)應(yīng)用硬件開發(fā)平臺(tái)的設(shè)計(jì)原理及具體實(shí)現(xiàn),討論了其優(yōu)于網(wǎng)絡(luò)處理器的性能特點(diǎn),給出了利用該平臺(tái)進(jìn)行網(wǎng)
    發(fā)表于 03-02 16:28 ?13次下載

    Actel增強(qiáng)Fusion混合信號(hào)FPGA IP產(chǎn)品系列

    Actel增強(qiáng)Fusion混合信號(hào)FPGA IP產(chǎn)品系列 ?愛特公司(Actel Corporation)宣布推出與其子公司Pigeon Point Systems攜手開發(fā)的硬件平臺(tái)
    發(fā)表于 11-25 09:41 ?1016次閱讀

    利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開發(fā)FPGA

    利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開發(fā)FPGA建模 隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已
    發(fā)表于 01-04 13:11 ?5590次閱讀
    利用基于SystemC/TLM的方法學(xué)<b class='flag-5'>進(jìn)行</b><b class='flag-5'>IP</b><b class='flag-5'>開發(fā)</b>和<b class='flag-5'>FPGA</b>

    基于FPGA的PCIe總線接口的DMA控制器的實(shí)現(xiàn)并進(jìn)行仿真驗(yàn)證

    本文實(shí)現(xiàn)的基于FPGA的PCIe總線接口的DMA控制器是在Altera PHY IP和Synopsys Core IP的基礎(chǔ)上實(shí)現(xiàn)的,利用Synopsys VIP驗(yàn)證環(huán)境進(jìn)行了功
    的頭像 發(fā)表于 01-11 10:57 ?1.4w次閱讀
    基于<b class='flag-5'>FPGA</b>的PCIe總線接口的DMA控制器的實(shí)現(xiàn)<b class='flag-5'>并進(jìn)行</b>仿真驗(yàn)證