一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA實(shí)現(xiàn)電路的同步提取性能設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-04-19 08:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

同步是通信系統(tǒng)中一個(gè)重要的問題。在數(shù)字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個(gè)環(huán)節(jié)。因?yàn)橹挥写_定了每一個(gè)碼元的起始時(shí)刻,才能對數(shù)字信息作出正確的判決。利用全數(shù)字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號

一般的位同步電路大多采用標(biāo)準(zhǔn)邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法構(gòu)成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設(shè)計(jì)電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計(jì)速度,增強(qiáng)系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。

數(shù)字鎖相環(huán)位同步提取電路的原理

數(shù)字鎖相環(huán)位同步提取電路框圖如圖1所示。

基于FPGA實(shí)現(xiàn)電路的同步提取性能設(shè)計(jì)

圖1數(shù)字鎖相環(huán)位同步提取電路框圖

本地時(shí)鐘產(chǎn)生兩路相位相差p的脈沖,其頻率為fo=mrb,rb為輸入單極性不歸零碼的速率。輸入信碼的正、負(fù)跳變經(jīng)過過零檢測電路后變成了窄脈沖序列,它含有信碼中的位同步信息,該位同步窄脈沖序列與分頻器輸出脈沖進(jìn)行鑒相,分頻比為m。若分頻后的脈沖相位超前于窄脈沖序列,則在“1”端有輸出,并通過控制器將加到分頻器的脈沖序列扣除一個(gè)脈沖,使分頻后的脈沖相位退后;若分頻后

的脈沖相位滯后窄脈沖序列,則在“2”端有輸出,并通過控制器將加到分頻器的脈沖序列附加一個(gè)脈沖,使分頻后的脈沖相位提前。直到鑒相器的“1”、“2”端無輸出,環(huán)路鎖定。

基于fpga的鎖相環(huán)位同步提取電路

該電路如圖2所示,它由雙相高頻時(shí)鐘源、過零檢測電路、鑒相器、控制器和分頻器組成。

基于FPGA實(shí)現(xiàn)電路的同步提取性能設(shè)計(jì)

圖2基于fpga的鎖相環(huán)位同步提取電路

雙相高頻時(shí)鐘源

該電路由d觸發(fā)器組成的二分頻器和兩個(gè)與門組成,它將fpga的高頻時(shí)鐘信號clk_xm變換成兩路相位相反的時(shí)鐘信號,由e、f輸出,然后送給控制電路的常開門g3和常閉門g4。其中f路信號還作為控制器中的d1和d2觸發(fā)器的時(shí)鐘信號。實(shí)際系統(tǒng)中,fpga的高頻時(shí)鐘頻率為32.768mhz,e、f兩路信號頻率為32.768/2=16.384mhz。

過零檢測電路

該電路見圖2中g(shù)ljc部分,它由d觸發(fā)器和異或門組成。過零檢測的輸出脈沖codeout的寬度應(yīng)略大于f路信號一個(gè)周期,但為了減少鎖相環(huán)的穩(wěn)態(tài)誤差,該輸出脈沖不宜過寬。實(shí)際系統(tǒng)中,過零檢測電路的時(shí)鐘信號clkin由fpga的高頻時(shí)鐘四分頻得來,這樣輸出的脈沖寬度約是f路信號的兩個(gè)周期。

鑒相器

該電路由兩個(gè)與門組成,分別是超前門g1和滯后門g2。過零檢測電路的輸出信號b與位定時(shí)信號clkout一起進(jìn)入鑒相器,若clkout超前b,則滯后門g2被封鎖,輸出為0,超前門g1的輸出端有窄脈沖輸出;若clkout滯后b,則超前門g1被封鎖,輸出為0,滯后門g2的輸出端有窄脈沖輸出。

分頻器

該電路對應(yīng)于圖2中div64部分。輸入的信號頻率是256khz,e、f兩路信號的頻率均為16.384mhz,故該電路完成16384/256=64的分頻功能。當(dāng)控制電路無超前或滯后控制脈沖輸出時(shí),d1的q端為0,d2的q端也為0,常開門g3處于打開狀態(tài),常閉門g4處于關(guān)閉狀態(tài),e路信號通過常開門g3、異或門g5到達(dá)64分頻器的輸入端,經(jīng)分頻后產(chǎn)生穩(wěn)定的位定時(shí)信號。

控制器

分頻器輸出的位定時(shí)信號clkout與過零檢測脈沖b進(jìn)行相位比較。當(dāng)位定時(shí)信號clkout超前于b時(shí),超前門g1有正脈沖輸出。在觸發(fā)脈沖f的上升沿,d1觸發(fā)器的q端由低變高,經(jīng)過非門后,使常開門g3關(guān)閉一個(gè)時(shí)鐘周期,將e路脈沖扣除一個(gè),使clkout相位向滯后方向變化一個(gè)時(shí)鐘周期。

當(dāng)位定時(shí)信號clkout滯后于b時(shí),滯后門g2有正脈沖輸出。在觸發(fā)脈沖f的上升沿,d2觸發(fā)器的q端由低變高,使常閉門g4打開一個(gè)時(shí)鐘周期,在分頻器輸入端添加一個(gè)脈沖。

基于FPGA實(shí)現(xiàn)電路的同步提取性能設(shè)計(jì)

圖3 輸入的信碼與提取的位同步信號

實(shí)際結(jié)果

以上是全數(shù)字鎖相環(huán)的電路工作原理,全部電路在altera的ep1k30tc144-1芯片上實(shí)現(xiàn)。該芯片的工作頻率選為32.768mhz,也作為位同步提取電路的本地高頻時(shí)鐘,另外,該時(shí)鐘信號四分頻后還作為過零檢測電路的時(shí)鐘。輸入的單極性不歸零碼的碼元速率為256kb/s。從輸入信碼中提取的位同步信號如圖3所示,從波形上看,該全數(shù)字鎖相環(huán)位同步提取電路能很好地從輸入的信碼中提取位同步信號。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    617884
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17088

    瀏覽量

    184047
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    492

    瀏覽量

    51124
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA的通信系統(tǒng)同步提取的仿真與實(shí)現(xiàn)

    本文介紹一種基于現(xiàn)場可編程門陣列(FPGA)的通信系統(tǒng)同步提取方案的實(shí)現(xiàn)。本文只介紹了M序列碼作為同步頭的
    發(fā)表于 04-11 10:53 ?5436次閱讀
    基于<b class='flag-5'>FPGA</b>的通信系統(tǒng)<b class='flag-5'>同步</b><b class='flag-5'>提取</b>的仿真與<b class='flag-5'>實(shí)現(xiàn)</b>

    FPGA設(shè)計(jì)中幀同步系統(tǒng)的實(shí)現(xiàn)

    FPGA設(shè)計(jì)中幀同步系統(tǒng)的實(shí)現(xiàn)數(shù)字通信時(shí),一般以一定數(shù)目的碼元組成一個(gè)個(gè)“字”或“句”,即組成一個(gè)個(gè)“幀”進(jìn)行傳輸,因此幀同步信號的頻率很容易由位
    發(fā)表于 08-11 16:22

    FPGA設(shè)計(jì)中幀同步系統(tǒng)的實(shí)現(xiàn)

    FPGA設(shè)計(jì)中幀同步系統(tǒng)的實(shí)現(xiàn)數(shù)字通信時(shí),一般以一定數(shù)目的碼元組成一個(gè)個(gè)“字”或“句”,即組成一個(gè)個(gè)“幀”進(jìn)行傳輸,因此幀同步信號的頻率很容易由位
    發(fā)表于 08-11 17:44

    如何利用FPGA設(shè)計(jì)提取同步時(shí)鐘DPLL?

    信息。自同步法又可以分為兩種,即開環(huán)同步法和閉環(huán)同步法。開環(huán)法采用對輸入碼元做某種變換的方法提取同步信息。閉環(huán)法則用比較本地時(shí)鐘和輸入信號
    發(fā)表于 08-05 06:43

    基于FPGA的通信系統(tǒng)同步提取方案該怎么設(shè)計(jì)?

      在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的
    發(fā)表于 09-17 06:28

    基于FPGA的通信系統(tǒng)同步提取方案該怎么設(shè)計(jì)?

    在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。
    發(fā)表于 09-19 07:28

    求一種鎖相環(huán)位同步提取電路的設(shè)計(jì)方案

    求一種基于FPGA的鎖相環(huán)位同步提取電路的設(shè)計(jì)方案。
    發(fā)表于 04-29 06:52

    求一種基于FPGA提取同步時(shí)鐘DPLL設(shè)計(jì)

    本文主要研究了一種基于FPGA、自頂向下、模塊化、用于提取同步時(shí)鐘的全數(shù)字鎖相環(huán)設(shè)計(jì)方法。
    發(fā)表于 05-06 08:00

    數(shù)字鎖相位同步提取的VHDL實(shí)現(xiàn)

    本文設(shè)計(jì)了一種在數(shù)字通信系統(tǒng)中的數(shù)字鎖相位同步提取方案,詳細(xì)介紹了本設(shè)計(jì)的位同步提取原理及其各個(gè)組成功能模塊的VHDL語言實(shí)現(xiàn),并在Quar
    發(fā)表于 08-06 14:28 ?64次下載

    同步系統(tǒng)的FPGA設(shè)計(jì)

    從時(shí)分復(fù)接系統(tǒng)對幀同步系統(tǒng)的性能要求出發(fā),提出了一種采用FPGA實(shí)現(xiàn)同步系統(tǒng)的設(shè)計(jì)方案,重點(diǎn)介紹了同步
    發(fā)表于 08-06 16:46 ?24次下載

    基于FPGA提取同步時(shí)鐘DPLL設(shè)計(jì)

    基于FPGA提取同步時(shí)鐘DPLL設(shè)計(jì)   在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的
    發(fā)表于 01-25 09:36 ?3540次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>提取</b>位<b class='flag-5'>同步</b>時(shí)鐘DPLL設(shè)計(jì)

    基于FPGA的鎖相環(huán)位同步提取電路

      基于fpga的鎖相環(huán)位同步提取電路   該電路如圖所示,它由雙相高頻時(shí)鐘
    發(fā)表于 10-08 12:00 ?1655次閱讀
    基于<b class='flag-5'>FPGA</b>的鎖相環(huán)位<b class='flag-5'>同步</b><b class='flag-5'>提取</b><b class='flag-5'>電路</b>

    基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)
    發(fā)表于 01-04 17:03 ?10次下載

    同步提取實(shí)驗(yàn)

    同步提取實(shí)驗(yàn)的實(shí)驗(yàn)報(bào)告,位同步提取實(shí)驗(yàn)的實(shí)驗(yàn)報(bào)告,位同步提取實(shí)驗(yàn)的實(shí)驗(yàn)報(bào)告
    發(fā)表于 05-26 10:58 ?0次下載

    基于EP1C6T144C8 FPGA實(shí)現(xiàn)STM-1同步系統(tǒng)的應(yīng)用方案

    ,首先要從同步數(shù)據(jù)流中提取同步信息,幀同步提取性能的優(yōu)劣直接影響整個(gè)數(shù)據(jù)的處理質(zhì)量與整個(gè)系統(tǒng)的
    的頭像 發(fā)表于 06-23 15:44 ?3733次閱讀
    基于EP1C6T144C8 <b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>STM-1<b class='flag-5'>同步</b>系統(tǒng)的應(yīng)用方案