一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

由FPGA芯片實(shí)現(xiàn)的高速圖像采集系統(tǒng)的設(shè)計

電子設(shè)計 ? 作者:電子設(shè)計 ? 2018-10-08 09:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代的圖形采集技術(shù)發(fā)展迅速,各種基于ISA、PCI等總線的圖形采集卡已能在市場上買到,但是價格比較昂貴,并且處理功能簡單。對于特殊需要不能很好滿足,往往需要加上后續(xù)處理部分,這給特殊需要的用戶帶來了不便。采用現(xiàn)場可編程芯片及DSP處理芯片構(gòu)成的圖像采集系統(tǒng),可以根據(jù)不同的需要進(jìn)行現(xiàn)場編程,具有通用性好、價格相對便宜等特點(diǎn)。

該系統(tǒng)采用PHILIP公司最新推出的視頻A/D芯片7111,將從CCD輸出的PAL制式的全電視信號轉(zhuǎn)換為數(shù)字信號,由FPGA作為采樣控制器將該八位數(shù)字信號存入片內(nèi)RAM中,隨后可根據(jù)具體需要由DSP進(jìn)行預(yù)處理,提取有用數(shù)據(jù)(數(shù)據(jù)量已很?。缓髮⑺杞Y(jié)果經(jīng)由ISA總線交給計算機(jī)處理,完成接口功能。圖1所示為采集系統(tǒng)方框圖。

1 視頻信號的A/D轉(zhuǎn)化

本文所研究的圖形對象是靜態(tài)的,要求采集512×512的灰度圖像,可采用CCD攝像機(jī)進(jìn)行圖像采集。CCD的輸出為標(biāo)準(zhǔn)PAL制式,因此需要進(jìn)行A/D轉(zhuǎn)化。

本系統(tǒng)采用的PHILIP公司的視頻A/D芯片SAA7111具有四路視頻輸入,抗混濾波、梳狀濾波都被集成到芯片內(nèi)部,帶來了極大的方便。場同步信號VREF、行同步信號HREF、奇偶場信號RES1、像素時鐘信號LLC2都由管腳直接引出,省去了以往的時鐘同步電路的設(shè)計,可靠性也有所提高。系統(tǒng)內(nèi)部鎖相環(huán)技術(shù)的集成使得可靠性和設(shè)計復(fù)雜度都有極大的降低。

在7111中有控制字可以直接控制行同步有效時間,因此可以省略行延遲電路。

2 邏輯控制部分

本系統(tǒng)的核心控制部分由一片FPGA芯片實(shí)現(xiàn)。由于FPGA芯片具有高速、高可靠性、開發(fā)周期短的特點(diǎn),并且可以根據(jù)現(xiàn)場的需要進(jìn)行編程、可擦寫多次,因而具有極大的方便性。隨著現(xiàn)代工藝的提高,芯片加工的成本有了極大的降低,可靠性也有保證,芯片的大小和功耗都有極大的降低,特別是3.3V的FPGA是現(xiàn)在廠商主推的產(chǎn)品,并且有繼續(xù)降低的趨勢?,F(xiàn)代高技術(shù)的發(fā)展使得FPGA應(yīng)用于電子設(shè)計中成為可能和必然趨勢。

基于FPGA技術(shù)的采樣控制器要產(chǎn)生眾多的控制信號。當(dāng)微處理器發(fā)出采樣指令時,采樣控制器在此后到來的第一個幀同步信號到來時啟動采樣,并將這幀數(shù)據(jù)存放在SRAM中,采樣結(jié)束后向微處理器發(fā)出采樣結(jié)束ECO信號。采樣控制器主要實(shí)現(xiàn)三個邏輯功能:地址發(fā)生器;握手邏輯;RAM寫時序。

(1)地址發(fā)生器由計數(shù)器及一部分D觸發(fā)器和邏輯門組成。主要具有場延遲功能和地址發(fā)生功能。由于所采圖像為512×512的正方形(這是由于系統(tǒng)后續(xù)處理的需要),7111中的輸出信號為720×625的矩形,因此需要對7111信號進(jìn)行行延遲和場延遲。

在數(shù)字量存入內(nèi)存時,由于PAL制式的全電視信號為奇、偶場分離,因此可以巧妙利用奇偶信號RES1作為地址線。根據(jù)RES1為垂直地址的高位或?yàn)榈刂返淖罡呶豢墒箞D像在內(nèi)存中的樣子如同一幅圖像或分為上下兩個半場分開的圖像,如圖2所示。

由FPGA芯片實(shí)現(xiàn)的高速圖像采集系統(tǒng)的設(shè)計

在存儲過程中可采用雙通道技術(shù),即采用兩片內(nèi)存同時存儲數(shù)據(jù),則數(shù)據(jù)總線由八位升至十六位,可使對RAM寫時序的要求降低一半。當(dāng)然這需要對7111輸出的數(shù)字信號進(jìn)行數(shù)據(jù)鎖存,使得兩位數(shù)據(jù)能夠根據(jù)同一控制信號滿足RAM寫時序的要求,如圖3所示。

(2)握手邏輯是采樣控制器和CPU之間的接口,它是由幾個D觸發(fā)器及邏輯門實(shí)現(xiàn)的,如圖4所示。

當(dāng)CS1(正脈沖)啟動采樣時,D1保存該信號,在下一個場同步脈沖到來時D2輸出高電平(即VER采樣使能信號)使行延遲計數(shù)器開始計數(shù),同時使D1復(fù)位,確保不再采第二場。當(dāng)延遲計數(shù)器計數(shù)到預(yù)置值時產(chǎn)生觸發(fā)信號TRI(正脈沖),此時VER為“1”,則D3置位,輸出采樣使能信號SENB(低有效)和地址選通信號ABSW,使后面的電路處在采樣狀態(tài),在場同步脈沖下降沿D3翻轉(zhuǎn),整個采樣控制電路處在不采樣狀態(tài)。D2要在下一個場同步脈沖的上升沿才變?yōu)闊o效。

由FPGA芯片實(shí)現(xiàn)的高速圖像采集系統(tǒng)的設(shè)計

當(dāng)SENB變?yōu)闊o效時(即SENB的上跳沿)觸發(fā)D4,使Q有效,向CPU發(fā)出中斷申請INT,CPU可用CS2清除這個中斷信號。

(3)RAM寫時序電路可根據(jù)芯片對寫操作的具體要求來設(shè)計。系統(tǒng)采樣頻率為13.5MHz即74.1ns),采用雙通道技術(shù)可使寫時序降低一半,寫頻率為13.5/2=6.75MHz即148.2ns)。SAA7111提供了27MHz的晶振頻率,則四個時鐘周期完成一個寫操作,時序的最小時間單位為18.5ns(半個周期)。根據(jù)RAM寫操作的要求,可以設(shè)計各種控制信號(WE、HS、VS、CS、SENB)、時鐘信號(CLK)、地址信號和數(shù)據(jù)信號之間的關(guān)系。本系統(tǒng)采用的RAM為IS61C1024,可以滿足系統(tǒng)需要。

采樣控制器擔(dān)負(fù)著重要的作用,是整個系統(tǒng)的核心;而同步控制邏輯又是采樣控制器的控制核心。同步邏輯起著協(xié)調(diào)行、場同步信號、地址計數(shù)時鐘、SRAM寫信號、采樣數(shù)據(jù)鎖存信號之間的時間關(guān)系、

保證SRAM寫操作時各信號的時序配合。由于采樣頻率高達(dá)13.5MHz,因此在硬件實(shí)現(xiàn)過程中需要不斷地模擬仿真,有時要調(diào)整整個邏輯電路,計算延遲時間,解決電路中存在的競爭與冒險等等,這些都需要系統(tǒng)的可修改性好,具備可編程的特點(diǎn)?;冢疲校牵良夹g(shù)的ASIC設(shè)計滿足了上述要求,發(fā)揮了現(xiàn)場可編程的特點(diǎn),降低了設(shè)計成本,縮短了開發(fā)時間,因此系統(tǒng)開發(fā)十分方便。

3 DSP處理技術(shù)

在此采集系統(tǒng)中,基于DSP的圖像處理技術(shù)也得到了應(yīng)用,特別是在圖像的模式識別問題上充分發(fā)揮了DSP的硬件結(jié)構(gòu)和具有特色的編程指令。圖像模式識別的典型算法是卷積運(yùn)算,也即乘累加,正好發(fā)揮DSP軟、硬件的特長。傳統(tǒng)的處理方法是基于計算機(jī)的硬件和軟件的,計算機(jī)完成一次乘累加運(yùn)算需要11個機(jī)器周期,而DSP完成同樣的運(yùn)算只需1個機(jī)器周期。本系統(tǒng)采用DSP芯片實(shí)現(xiàn)圖像的模式識別,提高了處理速度,解決了圖像處理過程中由于圖像識別速度慢而影響整個圖像的處理流程,解決了實(shí)際問題,收到了良好的效果。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618422
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52509

    瀏覽量

    440851
  • 圖像采集
    +關(guān)注

    關(guān)注

    2

    文章

    307

    瀏覽量

    41644
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    工業(yè)相機(jī)圖像采集卡:機(jī)器視覺的核心樞紐

    工業(yè)相機(jī)圖像采集卡是用于連接工業(yè)相機(jī)與計算機(jī)的關(guān)鍵硬件設(shè)備,主要負(fù)責(zé)將相機(jī)輸出的圖像信號轉(zhuǎn)換為計算機(jī)可處理的數(shù)字信號,并實(shí)現(xiàn)高速、穩(wěn)定的數(shù)據(jù)
    的頭像 發(fā)表于 05-21 12:13 ?195次閱讀
    工業(yè)相機(jī)<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:機(jī)器視覺的核心樞紐

    FPGA新品】正點(diǎn)原子L22開發(fā)板來了!采用紫光的Logos系列FPGA,適合工業(yè)控制、圖像處理、高速通信等領(lǐng)域!

    FPGA新品】正點(diǎn)原子L22開發(fā)板來了!采用紫光的Logos系列FPGA,適合工業(yè)控制、圖像處理、高速通信等領(lǐng)域! ATK-L22開發(fā)板采用紫光的Logos系列
    發(fā)表于 04-21 17:28

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺 一、CameraLink簡介 CameraLink是一種高速、可靠的相機(jī)接口標(biāo)準(zhǔn),它專為滿足高性能相機(jī)與
    發(fā)表于 03-25 15:21

    圖像采集卡:現(xiàn)代圖像處理技術(shù)的關(guān)鍵組件

    直接影響到圖像的質(zhì)量和處理效率。本文將系統(tǒng)探討圖像采集卡的定義、工作原理、應(yīng)用領(lǐng)域以及未來發(fā)展趨勢。一、圖像
    的頭像 發(fā)表于 02-20 10:42 ?487次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:現(xiàn)代<b class='flag-5'>圖像</b>處理技術(shù)的關(guān)鍵組件

    圖像采集卡的核心組成與功能

    圖像采集卡作為連接圖像源與計算機(jī)的關(guān)鍵硬件,其核心功能是將圖像信號轉(zhuǎn)換為數(shù)字信號以供處理。以下是對其各要素的系統(tǒng)性總結(jié):1.核心組成與功能
    的頭像 發(fā)表于 02-19 11:27 ?487次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡的核心組成與功能

    FPGA圖像處理基礎(chǔ)----實(shí)現(xiàn)緩存卷積窗口

    像素行與像素窗口 一幅圖像一個個像素點(diǎn)構(gòu)成的,對于一幅480*272大小的圖片來說,其寬度是480,高度是272。在使用FPGA進(jìn)行圖像處理時,最關(guān)鍵的就是使用
    的頭像 發(fā)表于 02-07 10:43 ?827次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>圖像</b>處理基礎(chǔ)----<b class='flag-5'>實(shí)現(xiàn)</b>緩存卷積窗口

    基于FPGA的GigE Vision相機(jī)圖像采集方案設(shè)計

    1 概述 GigE Vision是一個比較復(fù)雜的協(xié)議,要在FPGA中完全實(shí)現(xiàn)具有較大的難度。如果FPGA作為接收端希望實(shí)現(xiàn)GigE Vision相機(jī)的配置和
    的頭像 發(fā)表于 01-07 09:34 ?1030次閱讀
    基于<b class='flag-5'>FPGA</b>的GigE Vision相機(jī)<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>方案設(shè)計

    基于FPGA實(shí)現(xiàn)圖像直方圖設(shè)計

    簡單,單采用FPGA實(shí)現(xiàn)直方圖的統(tǒng)計就稍顯麻煩。若使用Xilinx和Altera的FPGA芯片,可以使用HLS來進(jìn)行圖像的加速處理。但這暫
    的頭像 發(fā)表于 12-24 10:24 ?782次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>圖像</b>直方圖設(shè)計

    FPGA的多通道數(shù)據(jù)采集傳輸系統(tǒng)

    一、系統(tǒng)總體方案設(shè)計 為了滿足油田增壓站對數(shù)據(jù)采集的需求,我們設(shè)計了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。
    的頭像 發(fā)表于 12-09 10:45 ?811次閱讀
    <b class='flag-5'>FPGA</b>的多通道數(shù)據(jù)<b class='flag-5'>采集</b>傳輸<b class='flag-5'>系統(tǒng)</b>

    友思特方案 精析“蟬翼”:FPGA圖像處理方案助力鋰電池高速產(chǎn)線檢測新升級

    為新能源鋰電行業(yè)賦能第二站:FPGA高精度圖像采集與處理解決方案! 薄如蟬翼的鋰電池薄膜材料在高速產(chǎn)線上生產(chǎn)而成,實(shí)時檢測并精準(zhǔn)分析其質(zhì)量,依托于友思特
    的頭像 發(fā)表于 12-04 15:56 ?576次閱讀
    友思特方案  精析“蟬翼”:<b class='flag-5'>FPGA</b><b class='flag-5'>圖像</b>處理方案助力鋰電池<b class='flag-5'>高速</b>產(chǎn)線檢測新升級

    利用ADS869X做一個隔離的高速數(shù)據(jù)采集系統(tǒng),ADC需要一個時鐘信號,可以自己外接一個晶振電路嗎?

    高速數(shù)據(jù)采集系統(tǒng),時鐘信號FPGA產(chǎn)生。但是網(wǎng)上購買的開發(fā)板留出了插針接口,時鐘信號和其他高頻信號通過這樣的插針接口影響
    發(fā)表于 11-26 07:11

    FPGA圖像處理領(lǐng)域的優(yōu)勢有哪些?

    語言編程的,因此可以根據(jù)圖像處理的實(shí)際需求,動態(tài)地調(diào)整硬件資源的使用。這使得FPGA在處理圖像時能夠實(shí)現(xiàn)更高的能效比,從而降低系統(tǒng)的功耗。這
    發(fā)表于 10-09 14:36

    1GSPS高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《1GSPS高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:45 ?0次下載

    基于VDMA的遠(yuǎn)程圖像采集系統(tǒng)參考設(shè)計

    本文參考設(shè)計基于 AMD ZYNQ 7000 Device, 使用 VDMA 做原始圖像采集系統(tǒng),在 Petalinux 下做服務(wù)器,通過 Socket 發(fā)送圖像至 Windows 或
    的頭像 發(fā)表于 09-18 10:11 ?1042次閱讀
    基于VDMA的遠(yuǎn)程<b class='flag-5'>圖像</b><b class='flag-5'>采集</b><b class='flag-5'>系統(tǒng)</b>參考設(shè)計

    基于 FPGA 的會議系統(tǒng)設(shè)計

    。(5)系統(tǒng)支持現(xiàn)場錄入人員并學(xué)習(xí),且識別率較高。(6)基于 socket 通信,實(shí)現(xiàn)圖像信息從 FPGA 中實(shí)時傳輸?shù)娇蛻舳?PC 機(jī)等) 顯示的功能。(7)該會議
    發(fā)表于 08-01 18:40