一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EMC設(shè)計(jì)規(guī)范 EMC測(cè)試有哪些規(guī)范

HOT-ic ? 2018-09-12 10:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器。EMC就圍繞這些問題進(jìn)行研究。最基本的干擾抑制技術(shù)是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術(shù)包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學(xué)科領(lǐng)域。

本規(guī)范重點(diǎn)在單板的EMC設(shè)計(jì)上,附帶一些必須的EMC知識(shí)及法則。在印制電路板設(shè)計(jì)階段對(duì)電磁兼容考慮將減少電路在樣機(jī)中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串?dāng)_、高頻載流導(dǎo)線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

2、信號(hào)頻率較高,通過寄生電容耦合到步線較有效,串?dāng)_發(fā)生更容易;

3、信號(hào)回路尺寸與時(shí)鐘頻率及其諧波的波長(zhǎng)相比擬,輻射更加顯著。

4、引起信號(hào)線路反射的阻抗不匹配問題。

一、總體概念及考慮

1、五一五規(guī)則,即時(shí)鐘頻率到5MHz或脈沖上升時(shí)間小于5ns,則PCB板須采用多層板。

2、不同電源平面不能重疊。

3、公共阻抗耦合問題。

模型:

1b8cf548a7384059b64272c93587d925.jpeg

VN1=I2ZG為電源I2流經(jīng)地平面阻抗ZG而在1號(hào)電路感應(yīng)的噪聲電壓。

由于地平面電流可能由多個(gè)源產(chǎn)生,感應(yīng)噪聲可能高過模電的靈敏度或數(shù)電的抗擾度。

解決辦法:

模擬數(shù)字電路應(yīng)有各自的回路,最后單點(diǎn)接地;

②電源線與回線越寬越好;

③縮短印制線長(zhǎng)度;

④電源分配系統(tǒng)去耦。

4、減小環(huán)路面積及兩環(huán)路的交鏈面積。

5、一個(gè)重要思想是:PCB上的EMC主要取決于直流電源線的Z

45071916e34e49c89278f8c46174778c.jpeg

二、布局

下面是電路板布局準(zhǔn)則:

4585d0cf83d7438abfe736f4a5461652.jpeg

1、 晶振盡可能靠近處理器

2、 模擬電路與數(shù)字電路占不同的區(qū)域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區(qū)域

三、布線

1、電源線與回線盡可能靠近,最好的方法各走一面。

2、為模擬電路提供一條零伏回線,信號(hào)線與回程線小與5:1。

3、針對(duì)長(zhǎng)平行走線的串?dāng)_,增加其間距或在走線之間加一根零伏線。

4、手工時(shí)鐘布線,遠(yuǎn)離I/O電路,可考慮加專用信號(hào)回程線。

5、關(guān)鍵線路如復(fù)位線等接近地回線。

6、為使串?dāng)_減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強(qiáng)弱信號(hào)線分開。

四、屏蔽

1、屏蔽 > 模型:

1761502e86804468969a5b0b84b7093e.jpeg

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關(guān)鍵是反射,吸收是低頻磁場(chǎng)屏蔽的關(guān)鍵機(jī)理。

2、工作頻率低于1MHz時(shí),噪聲一般由電場(chǎng)或磁場(chǎng)引起,(磁場(chǎng)引起時(shí)干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實(shí)體包括變壓器、傳感器、放大器、DC/DC模塊等。更大的涉及單板間、子架、機(jī)架的屏蔽。

3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導(dǎo)率材料和接地兩點(diǎn)。電磁屏蔽不要求接地,但要求感應(yīng)電流在上有通路,故必須閉合。磁屏蔽要求高磁導(dǎo)率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達(dá)到吸收的目的,對(duì)材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導(dǎo)率材料(如銅)封閉并接地。

4、對(duì)低頻,高電導(dǎo)率的材料吸收衰減少,對(duì)磁場(chǎng)屏蔽效果不好,需采用高磁導(dǎo)率的材料(如鍍鋅鐵)。

5、磁場(chǎng)屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6、磁耦合感應(yīng)的噪聲電壓UN=j(luò)wB.A.coso=j(luò)wM.I1,(A為電路2閉合環(huán)路時(shí)面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個(gè)途徑,對(duì)接收電路而言,B、A和COS0必須減?。粚?duì)干擾源而言,M和I1必須減小。雙絞線是個(gè)很好例子。它大大減小電路的環(huán)路面積,并同時(shí)在絞合的另一根芯線上產(chǎn)生相反的電動(dòng)勢(shì)。

7、防止電磁泄露的經(jīng)驗(yàn)公式:縫隙尺寸 < λmin/20。好的電纜屏蔽層覆視率應(yīng)為70%以上。

五、接地

1、300KHz以下一般單點(diǎn)接地,以上多點(diǎn)接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點(diǎn)接地;< 0.05λ多點(diǎn)接地。

2、好的接地方式:樹形接地

df5d2d8d3b034433864c9cf82d421530.jpeg

3、信號(hào)電路屏蔽罩的接地。

dd8884ec1c414626923570f1508cce6c.jpeg

接地點(diǎn)選在放大器等輸出端的地線上。

4、對(duì)電纜屏蔽層,L < 0.15λ時(shí),一般均在輸出端單點(diǎn)接地。L<0.15λ時(shí),則采用多點(diǎn)接地,一般屏蔽層按0.05λ或0.1λ間隔接地?;旌辖拥貢r(shí),一端屏蔽層接地,一端通過電容接地。

5、對(duì)于射頻電路接地,要求接地線盡量要短或者根本不用接線而實(shí)現(xiàn)接地。最好的接地線是扁平銅編織帶。當(dāng)?shù)鼐€長(zhǎng)度是λ/4波長(zhǎng)的奇數(shù)倍時(shí),阻抗會(huì)很高,同時(shí)相當(dāng)λ/4天線,向外輻射干擾信號(hào)。

6、單板內(nèi)數(shù)字地、模擬地有多個(gè),只允許提供一個(gè)共地點(diǎn)。

7、接地還包括當(dāng)用導(dǎo)線作電源回線、搭接等內(nèi)容。

六、濾波

1、選擇EMI信號(hào)濾波器濾除導(dǎo)線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號(hào)質(zhì)量。

一個(gè)典型信號(hào)的頻譜:

f9fd344844274a8c97ffc8f3165af9c4.jpeg

0557c7c731fa41179e0268f3a5bd5104.jpeg

2、選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導(dǎo)和輻射干擾,既防止EMI進(jìn)入電網(wǎng),危害其它電路,又保護(hù)設(shè)備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1MHz時(shí)占主導(dǎo)地位。CM在 > 1MHz時(shí),占主導(dǎo)地位。

3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4、盡可能對(duì)芯片的電源去耦(1-100nF),對(duì)進(jìn)入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進(jìn)行濾波(uF)。

afa1590af96248feae57c458ab56f1c4.jpeg

Cmin≈△I△t/△Vmax △Vmax一般取2%的干擾電平。

注意減小電容引線電感,提高諧振頻率,高頻應(yīng)用時(shí)甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

七、其它

單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產(chǎn)工藝到扎線方法,從編碼技術(shù)到軟件抗干擾等。一個(gè)機(jī)器的孕育及誕生實(shí)際上是EMC工程。最主要需要工程師們?cè)O(shè)計(jì)中注入EMC意識(shí)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • EMC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6

    文章

    266

    瀏覽量

    40084
  • EMC測(cè)試
    +關(guān)注

    關(guān)注

    10

    文章

    160

    瀏覽量

    27487
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC設(shè)計(jì)—PCB高級(jí)EMC設(shè)計(jì)

    目錄 EMC理論基礎(chǔ) EMC測(cè)試實(shí)質(zhì) PCB的接地設(shè)計(jì) PCB內(nèi)部EMC設(shè)計(jì) EMC去耦分析 獲取完整文檔資料可下載附件哦!?。?!如
    發(fā)表于 05-28 16:54

    EMC測(cè)試項(xiàng)目哪些

    EMC測(cè)試項(xiàng)目主要包括以下幾個(gè)方面: 電磁干擾(EMI)測(cè)試 輻射發(fā)射測(cè)試(Radiated Emissions):評(píng)估設(shè)備在正常工作時(shí)是否會(huì)產(chǎn)生過量的電磁輻射。
    的頭像 發(fā)表于 04-14 16:09 ?824次閱讀

    什么是EMC測(cè)試?EMC測(cè)試的作用都有哪些呢?

    ,重則引發(fā)安全隱患。如何確保設(shè)備在復(fù)雜電磁環(huán)境中穩(wěn)定運(yùn)行?答案正是?EMC測(cè)試?。 什么是EMC測(cè)試?? EMC?(Electromagne
    的頭像 發(fā)表于 03-16 17:28 ?1000次閱讀

    268條PCB Layout設(shè)計(jì)規(guī)范(免積分下載)

    本文總結(jié)了PCB布線與布局和電路設(shè)計(jì)總共268條設(shè)計(jì)規(guī)范,供大家參考學(xué)習(xí)。 獲取完整資料可下載附件哦?。。?!
    發(fā)表于 03-05 16:26

    中興通訊的PCB設(shè)計(jì)規(guī)范

    中興通訊的PCB設(shè)計(jì)規(guī)范
    發(fā)表于 02-08 15:31 ?7次下載

    GB/T 50034-2024 建設(shè)照明設(shè)計(jì)規(guī)范

    當(dāng)前有效的建筑照明設(shè)計(jì)規(guī)范
    發(fā)表于 02-07 15:20 ?16次下載

    華為支付接入規(guī)范

    為了確保用戶獲得良好的支付體驗(yàn),Payment Kit制定了相關(guān)接入設(shè)計(jì)規(guī)范,請(qǐng)開發(fā)者遵照?qǐng)?zhí)行,具體要求(非強(qiáng)制性)如下: 一、支付方式呈現(xiàn) 涉及支付公司名稱,請(qǐng)統(tǒng)一使用:花瓣支付(深圳)有限公司
    發(fā)表于 01-23 09:27

    淺談EMC傳導(dǎo)測(cè)試

    在當(dāng)今高度電子化的世界中,電子設(shè)備的電磁兼容性(EMC)至關(guān)重要。而 EMC傳導(dǎo)測(cè)試作為電磁兼容之中十分重要的一環(huán),也困擾著許多工程師。而傳導(dǎo)測(cè)試中如何整改呢?今天,就讓我們一起共同探
    的頭像 發(fā)表于 01-14 15:46 ?1878次閱讀
    淺談<b class='flag-5'>EMC</b>傳導(dǎo)<b class='flag-5'>測(cè)試</b>

    照明產(chǎn)品中常見的EMC測(cè)試項(xiàng)目哪些

    電磁兼容性是指設(shè)備或系統(tǒng)在其電磁環(huán)境中符合要求運(yùn)行并不對(duì)其環(huán)境中的任何設(shè)備產(chǎn)生無法忍受的電磁干擾的能力。除了白熾燈(包括鹵鎢燈在內(nèi)的所有白熾燈)且未裝有調(diào)光裝置或電子開關(guān),無需進(jìn)行EMC測(cè)試外,其他
    的頭像 發(fā)表于 11-07 11:56 ?1172次閱讀
    照明產(chǎn)品中常見的<b class='flag-5'>EMC</b><b class='flag-5'>測(cè)試</b>項(xiàng)目<b class='flag-5'>有</b>哪些

    emc測(cè)試儀器哪些怎么用

    EMC(電磁兼容性)測(cè)試是確保電子、電氣產(chǎn)品或系統(tǒng)在電磁環(huán)境中能夠正常工作且不對(duì)其他設(shè)備產(chǎn)生干擾的重要測(cè)試。進(jìn)行EMC測(cè)試需要使用專業(yè)的
    的頭像 發(fā)表于 10-24 14:59 ?1863次閱讀

    EMC測(cè)試的常見問題

    EMC(電磁兼容性)測(cè)試是確保設(shè)備或系統(tǒng)在電磁環(huán)境中正常運(yùn)行且不對(duì)其他設(shè)備產(chǎn)生干擾的關(guān)鍵環(huán)節(jié)。然而,在進(jìn)行EMC測(cè)試時(shí),常常會(huì)遇到一系列問題,這些問題可能源于設(shè)備的設(shè)計(jì)、制造、材料選擇
    的頭像 發(fā)表于 10-24 14:47 ?2139次閱讀

    emc哪些測(cè)試方法和分類方法

    EMC(電磁兼容性)測(cè)試是確保設(shè)備或系統(tǒng)在電磁環(huán)境中能夠正常工作且不對(duì)其他設(shè)備或系統(tǒng)造成不可接受的電磁干擾的重要方法。EMC測(cè)試主要分為兩大類:EMI(電磁干擾)
    的頭像 發(fā)表于 10-21 17:09 ?2254次閱讀

    pcb設(shè)計(jì)中有哪些常用設(shè)計(jì)規(guī)范

    在PCB(Printed Circuit Board,印刷電路板)設(shè)計(jì)中,常用的設(shè)計(jì)規(guī)范涉及多個(gè)方面,以確保電路板的性能、可靠性、可制造性和可維護(hù)性。以下是一些主要的設(shè)計(jì)規(guī)范: 一、電氣設(shè)計(jì)規(guī)范
    的頭像 發(fā)表于 09-02 14:51 ?2712次閱讀