一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于團隊協(xié)作的AC/DC電源完整性設計與分析方法

pV4N_CadencePCB ? 來源:未知 ? 作者:李倩 ? 2018-09-29 11:17 ? 次閱讀

在與用戶的交流中,我們收獲了許多問題與建議:如何使用壓降分析或AC分析技術(shù)、如何改進PCB設計流程、如何優(yōu)化去耦電容的使用等等……這些問題推動著我們不斷完善電源信號完整性的設計。在這之中,有一個話題備受關注:我們的用戶紛紛表示現(xiàn)有的在設計周期后期發(fā)現(xiàn)問題再反復與PCB或IC封裝設計工程師多次溝通的方法是一大痛點。更糟糕的是,在某些情況下,該方法導致的設計周期的不可預測性嚴重損害了公司的利益。

在PCB設計領域,人們?nèi)找嬲J識到約束驅(qū)動的設計流程的重要性。該流程旨在設計周期早期制定工作方針,并以此指導PCB設計人員的后續(xù)PCB設計工作。但是,這些約束主要適用于布線后的信號。而要求信號長度匹配、或信號保持一定間距的規(guī)則,才是滿足時序和信號完整性問題的關鍵。

想必大家都很熟悉傳統(tǒng)的電源完整性(PI)流程,大多數(shù)工程師都遵循單點工具的方法: 布線、運行分析、在指導下修改設計、重新分析并找到更多問題……如此迭代下去。這樣的做法看似正確,卻總在最后交期的時刻讓人陷入兩難困境:要么計劃延期,要么在明知PI問題依然存在的情況下制作樣品。

同一個世界,同一種困境?

眼前是否就有康莊大道?

Cadence,Allegro?和Sigrity?團隊通力合作,共同鋪設PCB設計的康莊大道。我們相信,設計工程師、PCB設計人員和電源完整性工程師可以盡早地一起合作以發(fā)現(xiàn)PI問題。他們的合作可以從邏輯設計期間的器件選型開始,并持續(xù)到整個layout設計過程。當PCB設計到達PI工程師手上時,許多初次PI檢測常見的問題已經(jīng)被解決。由此節(jié)省下來的時間,使PI工程師得以集中精力攻克性能和成本優(yōu)化的問題,為團隊大幅縮短設計周期。當交期來臨時,設計團隊可以有效交付高性價比的設計,節(jié)約設計成本的同時幫助部門獲取盈利。

你將看到來自同一公司的兩個不同的設計團隊。一個使用傳統(tǒng)的單點工具工作方法,另一個則運用集成一體的Cadence Allegro Sigrity流程。如果你是設計工程師、PCB設計工程師、電源完整性工程師或設計團隊經(jīng)理,你將會在該視頻中看到熟悉的情景與問題。更重要的是,你將看到如何使用Cadence的基于團隊的PCB PI解決方案來應對這些挑戰(zhàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4342

    文章

    23345

    瀏覽量

    405406
  • 電源完整性
    +關注

    關注

    9

    文章

    217

    瀏覽量

    21050

原文標題:技術(shù)前沿 I 基于團隊協(xié)作的AC/DC電源完整性設計與分析方法

文章出處:【微信號:CadencePCB,微信公眾號:CadencePCB和封裝設計】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    高速信號的電源完整性分析

    高速信號的電源完整性分析在電路設計中,設計好一個高質(zhì)量的高速PCB板,應該從信號完整性(SI——Signal Integrity)和電源
    發(fā)表于 08-02 22:18

    信號完整性電源完整性的仿真分析與設計

    原本放在頂層的走線信號傳輸或串擾性能。 對于電源完整性來說,增加電源與地之間的容耦合可以濾除電源中的交流波動。在實際應用中,往往采取加解耦
    發(fā)表于 01-07 11:33

    電源完整性分析與設計

    `本專題詳細介紹了電源完整性各部分知識,包括電源完整性的基礎概述,電源完整性設計
    發(fā)表于 01-15 11:09

    電源完整性分析

    完整性分析好像幫不上大忙,而對于50M -100M以內(nèi)的中低頻應用,開關電源中電容的設計,經(jīng)驗法則在大多數(shù)情況下也是夠用的,甚至一些芯片公司提供的Excel表格型工具也能搞定這個頻段的問題,而對于100M...
    發(fā)表于 10-29 08:29

    信號完整性電源完整性的相關資料分享

    其實電源完整性可做的事情有很多,今天就來了解了解吧。信號完整性電源完整性分析信號
    發(fā)表于 11-15 07:37

    信號完整性為什么寫電源完整性?

    得講講電源完整性。話不多說,直接上圖:01.區(qū)別記得剛接觸信號完整性的時候,對電源完整性(PI)和電源
    發(fā)表于 11-15 06:32

    詳解信號完整性電源完整性

    信號完整性電源完整性分析信號完整性(SI)和電源完整性
    發(fā)表于 11-15 06:31

    介紹一種電源完整性分析方法

    發(fā)生?! ∷鶕?jù)最高保真度的電磁數(shù)值分析來求解PCB和IC封裝高速數(shù)字設計所涉及的所有方面?! ∷^電源完整性是指系統(tǒng)供電電源在經(jīng)過電源分配
    發(fā)表于 04-11 15:17

    信號完整性電源完整性仿真分析

    為了使設計人員對信號完整性電源完整性有個全面的了解,文中對信號完整性電源完整性的問題進行了仿
    發(fā)表于 11-30 11:12 ?0次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>仿真<b class='flag-5'>分析</b>

    電源完整性分析與設計

    本專題詳細介紹了電源完整性各部分知識,包括電源完整性的基礎概述,電源完整性設計
    發(fā)表于 07-28 15:26
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>與設計

    信號完整性電源完整性的仿真分析與設計

    10129@52RD_信號完整性電源完整性的仿真分析與設計
    發(fā)表于 12-14 21:27 ?0次下載

    高速PCB電源完整性設計與分析

    電源分配網(wǎng)絡設計是高速數(shù)字系統(tǒng)設計的核心,其直接影響到了電源完整性、信號完整性和電磁完整性等系統(tǒng)的性能。本論文著重研究高速數(shù)字系統(tǒng)的
    發(fā)表于 04-21 09:58 ?0次下載

    信號完整性電源完整性的仿真

    信號完整性電源完整性的仿真(5V40A開關電源技術(shù)參數(shù))-信號完整性電源
    發(fā)表于 09-29 12:11 ?91次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的仿真

    信號完整性電源完整性的詳細分析

    信號完整性電源完整性分析信號完整性(SI)和電源完整性
    發(fā)表于 11-08 12:20 ?64次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的詳細<b class='flag-5'>分析</b>

    信號完整性電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?72次下載