一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一個(gè)成熟的FPGA不僅是熟悉FPGA就好

lPCU_elecfans ? 來(lái)源:未知 ? 作者:李倩 ? 2018-10-08 16:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我做FPGA開(kāi)發(fā)9年多了,算是一個(gè)大齡工程師了。期間接觸過(guò)一些項(xiàng)目管理和技術(shù)支持之類的工作,不知道為什么,脫離研發(fā)做這些工作我總覺(jué)得不踏實(shí),也許天生就適合死磕技術(shù)。

就是不知道繼續(xù)這么死磕下去會(huì)怎么樣,曾經(jīng)也很迷茫,生怕隨著年齡的增長(zhǎng),精力比不上年輕人,加班熬夜啥的心有余而力不足,會(huì)被逐漸淘汰。迷茫啥的就不細(xì)談了,好在我也想了很多,逐漸想明白了很多,這篇文章,我一定要給做FPGA的兄弟姐妹打打氣。

我現(xiàn)在最慶幸是事情就是從進(jìn)入職場(chǎng)到現(xiàn)在一直是FPGA開(kāi)發(fā),我感覺(jué),做FPGA開(kāi)發(fā)這行經(jīng)驗(yàn)也是很重要的,入門簡(jiǎn)單,想提升會(huì)越來(lái)越難。做FPGA開(kāi)發(fā)不只是會(huì)寫寫verilog和VHDL代碼這么簡(jiǎn)單,我記得剛學(xué)習(xí)verilog的時(shí)候,光是要搞明白哪些語(yǔ)句可以綜合,哪些語(yǔ)句不可以綜合,就花費(fèi)了很長(zhǎng)時(shí)間。

硬件開(kāi)發(fā)語(yǔ)言是要映射成數(shù)字邏輯電路的,隨著做FPGA的時(shí)間長(zhǎng)了,寫代碼的時(shí)候腦子里都是0/1的翻轉(zhuǎn),會(huì)逐漸映射出一個(gè)個(gè)與非門、觸發(fā)器、存儲(chǔ)器,以及他們之間的連線,并且時(shí)時(shí)刻刻考慮怎樣設(shè)計(jì)才能保證面積最小或者延遲最低。

功能做對(duì)了還要考慮時(shí)序的優(yōu)化,就算你功能設(shè)計(jì)的再完美,代碼寫的再簡(jiǎn)潔,設(shè)計(jì)的時(shí)候沒(méi)有考慮時(shí)序,一切都是花架子、空擺設(shè)。

一個(gè)成熟的FPGA不僅是熟悉FPGA就好,最基本的接口協(xié)議就能羅列一大堆,夠你啃很久了,不懂接口協(xié)議FPGA就是孤家寡人,沒(méi)有數(shù)據(jù)的交互,什么都干不了。

如果要用FPGA做算法,還需要學(xué)習(xí)更高級(jí)的語(yǔ)言做仿真和驗(yàn)證,更重要的是要把算法映射到FPGA的硬件資源或者外設(shè),并基于速度、面積和功能做平衡,做優(yōu)化。還是挺有挑戰(zhàn)呢?

FPGA是介于軟硬件之間的一朵奇葩。你用它做接口、做通信,它就偏向硬件;你用它做算法、做控制,它就偏向軟件。而且隨著人工智能機(jī)器視覺(jué)的崛起,F(xiàn)PGA更加偏向軟件算法的異構(gòu),有和GPU一爭(zhēng)高下的潛力。想想都有些小激動(dòng)呢?

所以,正在做和準(zhǔn)備做FPGA的兄弟姐妹們,我們已經(jīng)在路上了,也許你面前溝溝坎坎很難走,甚至有一堵墻遮光蔽日,請(qǐng)你相信前途是光明的,憑著死磕的精神繼續(xù)走下去,每天都會(huì)有收獲。

在這里,我也想通過(guò)博客分享自己的積累,讓自己的東西見(jiàn)見(jiàn)光,請(qǐng)請(qǐng)先行者們多指點(diǎn),也給后來(lái)人鋪鋪路,最主要是希望能交到志同道合的朋友,技術(shù)的路上我們不孤單!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618557
  • 數(shù)字邏輯電路
    +關(guān)注

    關(guān)注

    0

    文章

    106

    瀏覽量

    16116

原文標(biāo)題:一個(gè)大齡FPGA工程師的9年人生忠告,你不看看?

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    智多晶推出新代SA5T-200系列FPGA器件

    方案、性能大幅提升,為系統(tǒng)設(shè)計(jì)提供更具競(jìng)爭(zhēng)力的國(guó)產(chǎn)替代解決方案。這不僅是款新產(chǎn)品,更是智多晶在國(guó)產(chǎn)高端 FPGA 市場(chǎng)的戰(zhàn)略級(jí)布局。
    的頭像 發(fā)表于 07-02 09:13 ?942次閱讀

    怎么結(jié)合嵌入式,Linux,和FPGA個(gè)方向達(dá)到個(gè)均衡發(fā)展?

    在嵌入式領(lǐng)域,不少人都懷揣著讓嵌入式、Linux 和 FPGA個(gè)方向?qū)崿F(xiàn)均衡發(fā)展的夢(mèng)想,然而實(shí)踐中卻面臨諸多挑戰(zhàn)。就像備受矚目的全棧工程師稚暉君,他從大學(xué)玩單片機(jī)起步,憑借將智能算法融入嵌入式而
    的頭像 發(fā)表于 06-25 10:08 ?319次閱讀
    怎么結(jié)合嵌入式,Linux,和<b class='flag-5'>FPGA</b>三<b class='flag-5'>個(gè)</b>方向達(dá)到<b class='flag-5'>一</b><b class='flag-5'>個(gè)</b>均衡發(fā)展?

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助
    的頭像 發(fā)表于 06-06 17:06 ?523次閱讀

    利用ADI μModule穩(wěn)壓器優(yōu)化FPGA電源設(shè)計(jì)

    。另方面,那些尚未熟悉電源設(shè)計(jì)的人可能會(huì)問(wèn),與分立式電源相比,模塊式電源在用作 FPGA 電源時(shí)有哪些優(yōu)勢(shì)?本文將為那些設(shè)計(jì) FPGA 電源電路的人介紹在
    的頭像 發(fā)表于 05-23 10:22 ?554次閱讀
    利用ADI μModule穩(wěn)壓器優(yōu)化<b class='flag-5'>FPGA</b>電源設(shè)計(jì)

    FPGA從0到1學(xué)習(xí)資料集錦

    種類更多,而不僅僅是原來(lái)的簡(jiǎn)單邏輯單元(LE)。早期的 FPGA 相對(duì)比較簡(jiǎn)單, 所有的功能單元僅僅由管腳、內(nèi)部 buffer、LE、RAM 構(gòu)建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構(gòu)成
    發(fā)表于 05-13 15:41

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    。Ultrascale+采用16ns,有3個(gè)系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時(shí)鐘資源與架構(gòu),本文將重點(diǎn)介紹Ultrascale的時(shí)鐘資源與架構(gòu),Ultrascale+和Ultrascale大體上相似。
    的頭像 發(fā)表于 04-24 11:29 ?1024次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的時(shí)鐘資源與架構(gòu)解析

    國(guó)產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會(huì)有個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了本書(shū)——《國(guó)產(chǎn)FPGA權(quán)威開(kāi)發(fā)指南》,我想送些書(shū)給到
    的頭像 發(fā)表于 04-14 09:53 ?286次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>往事

    數(shù)字集成電路 Verilog 熟悉vivado FPGA微電子、電子工程

    1、計(jì)算機(jī)、微電子、電子工程等相關(guān)專業(yè)碩士; 2、熟悉數(shù)字集成電路基本原理、設(shè)計(jì)技巧、設(shè)計(jì)流程及相關(guān)EDA工具; 3、精通Verilog語(yǔ)言,熟悉AMBA協(xié)議; 4、有FPGA開(kāi)發(fā)或SOC設(shè)計(jì)經(jīng)驗(yàn)優(yōu)先; 5、具有較強(qiáng)的獨(dú)立工作能
    發(fā)表于 02-11 18:03

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    編程來(lái)配置以實(shí)現(xiàn)特定的功能 為特定應(yīng)用定制設(shè)計(jì)的集成電路,需要根據(jù)特定的需求從頭開(kāi)始設(shè)計(jì)和制造 設(shè)計(jì)與制造 預(yù)先制造好,用戶可以根據(jù)需要通過(guò)編程來(lái)定制其功能 設(shè)計(jì)和制造過(guò)程是次性的,旦制造完成,其功能就固定了 成本 包括購(gòu)買FPGA
    的頭像 發(fā)表于 12-02 09:51 ?1058次閱讀

    Verilog vhdl fpga

    編程語(yǔ)言,熟悉時(shí)序約束、時(shí)序分析方法; 4.熟悉FPGA開(kāi)發(fā)環(huán)境及仿真調(diào)試工具。 5.熟悉FPGA外部存儲(chǔ)控制器及數(shù)據(jù)傳輸接口,如E2PRO
    發(fā)表于 11-12 16:40

    FPGA基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識(shí),包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1818次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    個(gè)FPGA布局布線的報(bào)錯(cuò)問(wèn)題

    從最初學(xué)FPGA到現(xiàn)在,遇到過(guò)太多bug,但都沒(méi)有寫過(guò)博客記錄,因?yàn)槎鄶?shù)問(wèn)題都比較簡(jiǎn)單且網(wǎng)上有比較好的答案。
    的頭像 發(fā)表于 10-24 14:05 ?1165次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>個(gè)</b><b class='flag-5'>FPGA</b>布局布線的報(bào)錯(cuò)問(wèn)題

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構(gòu)及應(yīng)用,熟悉圖像算法的FPGA實(shí)現(xiàn)。 2.熟悉verilog vhdl,熟悉
    發(fā)表于 09-02 15:50

    Agilex 7 FPGA和SoC的基準(zhǔn)測(cè)試

    與同類FPGA相比,Agilex 7 FPGA可為OpenCores公開(kāi)發(fā)布的設(shè)計(jì)提供超過(guò)個(gè)速度等級(jí)的內(nèi)核性能提升。
    的頭像 發(fā)表于 08-30 17:07 ?832次閱讀
    Agilex 7 <b class='flag-5'>FPGA</b>和SoC的基準(zhǔn)測(cè)試

    在多FPGA集群上實(shí)現(xiàn)高級(jí)并行編程

    今天我們看的這篇論文介紹了在多FPGA集群上實(shí)現(xiàn)高級(jí)并行編程的研究,其主要目標(biāo)是為非FPGA專家提供個(gè)成熟且易于使用的環(huán)境,以便在多個(gè)并行
    的頭像 發(fā)表于 07-24 14:54 ?1896次閱讀