一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解決保持時間違例流程

電子工程師 ? 來源:未知 ? 作者:李倩 ? 2018-10-23 10:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在分析place_design生成的dcp時,就要開始關注保持時間違例,尤其是當WHS < -0.5ns時。這是因為過大的保持時間違例往往會導致布線時間增大,同時,在布線階段,工具未必能修復此類違例。

解決保持時間違例流程如下圖所示。按照此流程,要逐步關注以下幾個因素:

Clock Skew是否大于0.5ns

Hold Requirement是否為正(應該為0)

WHS是否小于-0.4ns或THS是否小于-1000ns

Clock Uncertainty是否大于0.1ns

圖片來源 page 4, ug1292

這幾個指標的具體數(shù)值可在時序報告中查到,如下圖所示。圖中,Path Type用于確定分析的是保持時間。

圖片來源 page 4, ug1292

Hold Requirement為正的可能情形出現(xiàn)在使用多周期路徑約束的時序路徑中。如下圖所示,時鐘使能信號EN使得路徑的Setup Requirement為3個時鐘周期,但Hold Requirement仍應為0。

圖片來源 page 4, ug1292

在此情況下,應采用如下圖所示的多周期路徑約束。其中的第2條約束是對hold的調整,卻往往容易被遺漏。對于-hold,它表示相對于缺省捕獲沿(圖中的Default hold),實際捕獲沿應回調的時鐘周期個數(shù)。

對于過大的WHS或THS,應在布線之前做一些優(yōu)化,盡可能地降低WHS和THS。為此,可在phys_opt_design階段采取如下圖所示的幾個措施。

其中方法(1)是在兩個同步時序元件之間插入與至相反的時鐘沿觸發(fā)的寄存器,將該路徑一分為二,該方法的前提是建立時間不會被惡化。方法(2)至方法(4)都是在路徑中插入LUT1。方法(2)只在WHS最大的路徑中插入LUT1;方法(3)則是在更多的路徑中插入LUT1;方法(4)則是在-directive為Explore的基礎上進一步修正保持時間違例,等效于-directive Explore +-aggressive_hold_fix。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5433

    瀏覽量

    124267
  • 信號
    +關注

    關注

    11

    文章

    2851

    瀏覽量

    78202
  • 時鐘
    +關注

    關注

    11

    文章

    1895

    瀏覽量

    133138

原文標題:深度解析ug1292(4)

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    一文看懂芯片的設計流程

    引言:前段時間給大家做了芯片設計的知識鋪墊(關于芯片設計的一些基本知識),今天這篇,我們正式介紹芯片設計的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)模混合芯片等多種類別。不同類別的設計流程也存在一些
    的頭像 發(fā)表于 07-03 11:37 ?142次閱讀
    一文看懂芯片的設計<b class='flag-5'>流程</b>

    模塊電源保持電容計算方式

    保持電容的容量可依據(jù)輸出直流電壓的紋波、電源中斷后保持時間和過渡時間計算確定,如圖1所示。許多應用中,輸入電壓中斷一定時間時,要求電源
    的頭像 發(fā)表于 05-14 13:54 ?5425次閱讀
    模塊電源<b class='flag-5'>保持</b>電容計算方式

    NTP時間服務器的應用

    應用系統(tǒng)、通信系統(tǒng)、流程管理系統(tǒng)等提供標準時間信號和時間同步服務,適用于電信、金融、電力、廣電、交通、工業(yè)以及國防等領域。
    的頭像 發(fā)表于 04-17 16:02 ?222次閱讀
    NTP<b class='flag-5'>時間</b>服務器的應用

    S32K344 SPI數(shù)據(jù)引腳長時間保持高電壓后會出現(xiàn)數(shù)據(jù)錯誤怎么解決?

    您好 NXP 團隊。 我嘗試配置 SPI,CPOL = 1 ,CPHA = 1。 當我使用100K 波特率時、波形是正確的、 但是當我使用1M 波特率時,波形會出錯。 通常,數(shù)據(jù)引腳長時間保持高電壓后會出現(xiàn)數(shù)據(jù)錯誤。 波特率 100k 波特率 1M
    發(fā)表于 03-20 07:32

    ADS1112的讀出的AD值就會保持不變,好長一段時間以后才會恢復,為什么?

    輸入電壓每隔一定的值,ADS1112的讀出的AD值就會保持不變,好長一段時間以后才會恢復。
    發(fā)表于 01-17 07:37

    ARM主板定制流程與成本

    ,企業(yè)往往需要對ARM主板進行定制。本文將探討ARM主板的定制流程、影響定制成本的因素以及定制周期與時間成本。一、定制流程概述ARM主板的定制流程通常包括需求分析、設
    的頭像 發(fā)表于 01-06 13:21 ?554次閱讀
    ARM主板定制<b class='flag-5'>流程</b>與成本

    ADC采樣保持過程的具體時間要如何確定?

    放大器的工作過程就是在采樣跟蹤狀態(tài)和保持狀態(tài)之間切換。 但是datasheet里面我找不到關于采樣-保持過程工作的詳細介紹。 有沒有大神能告訴我,ADC一個工作周期內,采樣狀態(tài)的時間保持
    發(fā)表于 12-24 06:09

    使用瑞薩AnalogPAK SLG47001/03節(jié)省開發(fā)時間

    在當今快速發(fā)展的技術市場中,對更快、更高效的產品開發(fā)的需求比以往任何時候都高。企業(yè)一直在尋找簡化流程和縮短上市時間的方法。有助于節(jié)省時間、簡化設計和降低成本的產品對于保持競爭力至關重要
    的頭像 發(fā)表于 12-12 10:54 ?589次閱讀
    使用瑞薩AnalogPAK SLG47001/03節(jié)省開發(fā)<b class='flag-5'>時間</b>

    軸承結構生產工藝流程柴油機軸承的結構與安裝

    軸承結構生產工藝流程 軸承結構主要有原材料、軸承內外圈、鋼球(軸承滾子)和保持架組合而成。那它們的生產工藝流程是什么,下面是相關信息介紹。 軸承生產工藝流程: 軸承原材料——內、鋼球或
    的頭像 發(fā)表于 12-07 10:31 ?769次閱讀

    TPL5010死機時,DONE一直保持高電平,當超過看門狗的設定時間后,MCU會被PL5010復位嗎?

    項目中需要添加長時間的硬件看門狗電路,目前考慮使用TPL5010,手冊中介紹將DONE置為高電平來實現(xiàn)喂狗操作,現(xiàn)在有一個疑問,假如MCU死機時,DONE一直保持高電平,當超過看門狗的設定時間后,MCU會被PL5010復位嗎
    發(fā)表于 11-11 06:07

    使用NTP,該如何同步時間?一文詳解!

    ? 一、NTP通信概述 很多場景中,由于業(yè)務需要,模塊需要保持正確的系統(tǒng)時鐘,才能正常工作。但是模塊上電后的初試時間戳是946713600(即2000/01/01,16:00:00),所以同步時鐘
    的頭像 發(fā)表于 10-29 13:44 ?808次閱讀
    使用NTP,該如何同步<b class='flag-5'>時間</b>?一文詳解!

    求助,有沒有上升沿和下降沿觸發(fā)后保持一段時間可以恢復的芯片?

    電源輸出 然后在板子上電時SN74LVC1G80-Q1的Q pin就直接輸出了高電平,并不能停止輸出 我想咨詢有沒有上升沿和下降沿觸發(fā)后保持一段時間可以恢復的芯片
    發(fā)表于 09-23 07:16

    OPA615峰值無法保持怎么解決?

    您好,我閱讀Datasheet上面SOTA兩種上升時間為2ns和10ns 然后我按照Figure48(雙峰值探測電路)進行仿真。保持結果的上升時間為10ns,需要保持的脈沖寬度為8n
    發(fā)表于 08-22 06:10

    OPA860做峰值保持電路,無法實現(xiàn)峰值保持的功能是為什么?

    和其他帖子上的結果差不多,輸出保持電壓會隨著時間逐漸減小,但是沒有調通。現(xiàn)在我用PSPice軟件重新進行仿真,發(fā)現(xiàn)同樣的電路仿真結果有出入,PSPice仿真后輸出保持電壓并不會隨著時間
    發(fā)表于 08-01 07:46

    用混合信號示波器識別建立和保持時間違規(guī)

    信號之間的時間關系對數(shù)字設計的可靠運行至關重要。對于同步設計,時鐘信號相對于數(shù)據(jù)信號的時間尤為重要。在上篇中,我們?yōu)槟敿毥榻B了混合信號示波器(MSO)的基礎設置以及解釋在泰克混合示波器上的混合信號
    的頭像 發(fā)表于 07-23 10:23 ?849次閱讀
    用混合信號示波器識別建立和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>違規(guī)