一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思正式推出Versal ACAP,一個(gè)完全支持軟件編程的異構(gòu)計(jì)算平臺(tái)

電子工程師 ? 來源:未知 ? 作者:李倩 ? 2018-11-13 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思正式推出 Versal ACAP,這是一個(gè)完全支持軟件編程的異構(gòu)計(jì)算平臺(tái),可將標(biāo)量引擎、自適應(yīng)引擎和智能引擎相結(jié)合,實(shí)現(xiàn)顯著的性能提升,其速度超過當(dāng)前最高速的 FPGA 20 倍、比當(dāng)今最快的 CPU 實(shí)現(xiàn)快 100 倍,該平臺(tái)面向數(shù)據(jù)中心、有線網(wǎng)絡(luò)、5G 無線和汽車駕駛輔助應(yīng)用。

近期在半導(dǎo)體工藝領(lǐng)域涌現(xiàn)的技術(shù)挑戰(zhàn)阻礙了傳統(tǒng)上通用 (one-size-fits-all) 型 CPU 標(biāo)量計(jì)算引擎的擴(kuò)展。如圖 1 所示,半導(dǎo)體工藝頻率縮放的變化迫使標(biāo)準(zhǔn)計(jì)算單元愈發(fā)趨于并行。

因此,半導(dǎo)體工業(yè)正在探索替代特定領(lǐng)域的架構(gòu),包括以往被歸入特定極端性能應(yīng)用的部分,如基于向量的處理 (DSPGPU) 和完全并行可編程的硬件 (FPGA)。問題在于,哪種架構(gòu)最適合哪項(xiàng)任務(wù)?

推出 ACAP:面向并行異構(gòu)計(jì)算開展軟硬件優(yōu)化

ACAP 的特點(diǎn)在于它結(jié)合了新一代標(biāo)量引擎、自適應(yīng)引擎和智能引擎。NoC 通過存儲(chǔ)器映射接口將它們相連,總帶寬為 1Tb/s+。除 NoC 之外,可編程邏輯(和集成型 RAM 塊)支持的大量存儲(chǔ)器帶寬支持可編程存儲(chǔ)器架構(gòu)針對單個(gè)計(jì)算任務(wù)進(jìn)行層級優(yōu)化(避免了其他基于高速緩存計(jì)算單元固有的高時(shí)延和時(shí)延不確定性)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28769

    瀏覽量

    235075
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7643

    瀏覽量

    166819
  • 軟件編程
    +關(guān)注

    關(guān)注

    1

    文章

    41

    瀏覽量

    11542

原文標(biāo)題:Versal 白皮書:首款自適應(yīng)計(jì)算加速平臺(tái)(ACAP)

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    異構(gòu)計(jì)算解決方案(兼容不同硬件架構(gòu))

    異構(gòu)計(jì)算解決方案通過整合不同類型處理器(如CPU、GPU、NPU、FPGA等),實(shí)現(xiàn)硬件資源的高效協(xié)同與兼容,滿足多樣化計(jì)算需求。其核心技術(shù)與實(shí)踐方案如下: 、硬件架構(gòu)設(shè)計(jì) 異構(gòu)處理
    的頭像 發(fā)表于 06-23 07:40 ?95次閱讀

    如何釋放異構(gòu)計(jì)算的潛能?Imagination與Baya Systems的系統(tǒng)架構(gòu)實(shí)踐啟示

    報(bào)告作者:PallaviSharma,Imaginaiton產(chǎn)品管理總監(jiān)Dr.EricNorige,BayaSystems首席軟件架構(gòu)師關(guān)注Imagination公眾號,消息框發(fā)送【異構(gòu)計(jì)算】,即可
    的頭像 發(fā)表于 06-13 08:33 ?275次閱讀
    如何釋放<b class='flag-5'>異構(gòu)計(jì)算</b>的潛能?Imagination與Baya Systems的系統(tǒng)架構(gòu)實(shí)踐啟示

    能效提升3倍!異構(gòu)計(jì)算架構(gòu)讓AI跑得更快更省電

    。它是應(yīng)對復(fù)雜計(jì)算需求的關(guān)鍵技術(shù)之。 ? 異構(gòu)計(jì)算架構(gòu)的核心優(yōu)勢 ? 異構(gòu)計(jì)算架構(gòu)的核心要素主要包括多種計(jì)算單元結(jié)合、任務(wù)分配機(jī)制和協(xié)同工
    的頭像 發(fā)表于 05-25 01:55 ?2631次閱讀

    RAKsmart智能算力架構(gòu):異構(gòu)計(jì)算+低時(shí)延網(wǎng)絡(luò)驅(qū)動(dòng)企業(yè)AI訓(xùn)練范式升級

    在AI大模型參數(shù)量突破萬億、多模態(tài)應(yīng)用爆發(fā)的今天,企業(yè)AI訓(xùn)練正面臨算力效率與成本的雙重挑戰(zhàn)。RAKsmart推出的智能算力架構(gòu),以異構(gòu)計(jì)算資源池化與超低時(shí)延網(wǎng)絡(luò)為核心,重構(gòu)AI訓(xùn)練基礎(chǔ)設(shè)施,助力企業(yè)實(shí)現(xiàn)訓(xùn)練速度提升、硬件成本下降與算法迭代加速的三重突破。
    的頭像 發(fā)表于 04-17 09:29 ?286次閱讀

    面向AI與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)平臺(tái) AMD/Xilinx Versal? AI Edge VEK280

    AMD/Xilinx Versal? AI Edge VEK280評估套件是款面向AI與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)平臺(tái),專為邊緣計(jì)算場景優(yōu)化設(shè)計(jì)。以下從核心配置、技術(shù)特性、應(yīng)用場景及開發(fā)
    的頭像 發(fā)表于 04-11 18:33 ?1189次閱讀
    面向AI與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)<b class='flag-5'>平臺(tái)</b> AMD/Xilinx <b class='flag-5'>Versal</b>? AI Edge VEK280

    RK3399處理器:高性能多核異構(gòu)計(jì)算平臺(tái)

    RK3399是款高性能的多核異構(gòu)計(jì)算平臺(tái),集成了強(qiáng)大的CPU、GPU以及豐富的多媒體和接口功能。其獨(dú)特的雙Cortex-A72+四Cortex-A53大小核CPU結(jié)構(gòu),使得RK3399在處理復(fù)雜
    的頭像 發(fā)表于 02-08 18:04 ?1430次閱讀

    異構(gòu)計(jì)算的概念、核心、優(yōu)勢、挑戰(zhàn)及考慮因素

    異構(gòu)計(jì)算就像是支由“多才多藝”處理器組成的團(tuán)隊(duì),每個(gè)成員都有自己的強(qiáng)項(xiàng)和責(zé)任。 ? 什么是異構(gòu)計(jì)算????? “異構(gòu)計(jì)算”指的是在同一個(gè)
    的頭像 發(fā)表于 01-13 11:43 ?927次閱讀

    低溫失效的原因,有沒有別的方法或者些見解?

    低溫失效的原因,有沒有別的方法或者些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻
    發(fā)表于 12-30 16:28

    文看懂】什么是異構(gòu)計(jì)算?

    隨著人工智能、深度學(xué)習(xí)、大數(shù)據(jù)處理等技術(shù)的快速發(fā)展,計(jì)算需求的復(fù)雜性不斷提升。傳統(tǒng)的單一計(jì)算架構(gòu)已難以滿足高效處理復(fù)雜任務(wù)的要求,異構(gòu)計(jì)算因此應(yīng)運(yùn)而生,成為現(xiàn)代計(jì)算領(lǐng)域的
    的頭像 發(fā)表于 12-04 01:06 ?2672次閱讀
    【<b class='flag-5'>一</b>文看懂】什么是<b class='flag-5'>異構(gòu)計(jì)算</b>?

    詳解Arm計(jì)算平臺(tái)的優(yōu)勢

    對于人工智能 (AI) 而言,任何單硬件或計(jì)算組件都無法成為適合各類工作負(fù)載的萬能解決方案。AI 貫穿從云端到邊緣側(cè)的整個(gè)現(xiàn)代計(jì)算領(lǐng)域,為了滿足不同的 AI 用例和需求,
    的頭像 發(fā)表于 12-03 16:53 ?843次閱讀

    AMD推出Versal Premium Series Gen 2,這是業(yè)界第一個(gè)支持CXL 3.1和PCIe Gen6的FPGA平臺(tái)。

    AMD推出Versal Premium Series Gen 2,這是業(yè)界第一個(gè)支持CXL 3.1和PCIe Gen6的FPGA平臺(tái)。 ?
    的頭像 發(fā)表于 11-21 15:59 ?1245次閱讀
    AMD<b class='flag-5'>推出</b>了<b class='flag-5'>Versal</b> Premium Series Gen 2,這是業(yè)界第<b class='flag-5'>一個(gè)</b><b class='flag-5'>支持</b>CXL 3.1和PCIe Gen6的FPGA<b class='flag-5'>平臺(tái)</b>。

    百度百舸AI計(jì)算平臺(tái)4.0震撼發(fā)布

    在2024年百度云智大會(huì)的璀璨舞臺(tái)上,百度智能云重磅推出了百舸AI異構(gòu)計(jì)算平臺(tái)的全新力作——4.0版本。此次升級,標(biāo)志著百度在AI基礎(chǔ)設(shè)施領(lǐng)域邁出了堅(jiān)實(shí)的步,致力于為行業(yè)提供更為強(qiáng)大
    的頭像 發(fā)表于 09-26 14:46 ?841次閱讀

    打造異構(gòu)計(jì)算新標(biāo)桿!國數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)

    參考設(shè)計(jì)是首個(gè)支持異構(gòu)計(jì)算架構(gòu)的CXL硬件設(shè)備,標(biāo)志著CXL技術(shù)在數(shù)據(jù)中心領(lǐng)域迎來異構(gòu)計(jì)算新階段。 ? 國數(shù)集聯(lián)基于FPGA與自主研發(fā)的CXL協(xié)議IP的先進(jìn)特性,可實(shí)現(xiàn)CPU、GPU、DDR、SSD
    的頭像 發(fā)表于 08-06 14:19 ?634次閱讀
    打造<b class='flag-5'>異構(gòu)計(jì)算</b>新標(biāo)桿!國數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)

    AvaotaA1全志T527開發(fā)板AMP異構(gòu)計(jì)算簡介

    Avaota SBC 的部分平臺(tái)內(nèi)具有小核心 CPU,與大核心起組成了異構(gòu)計(jì)算的功能。 在異構(gòu)多處理系統(tǒng)中,主核心和輔助核心的存在旨在共同協(xié)作,以實(shí)現(xiàn)更高效的任務(wù)處理。這種協(xié)作需要系
    發(fā)表于 07-24 09:54

    異構(gòu)計(jì)算:解鎖算力潛能的新途徑

    在這個(gè)數(shù)據(jù)爆炸的時(shí)代,計(jì)算力是推動(dòng)社會(huì)與科技創(chuàng)新的核心。從日常智能設(shè)備的流暢運(yùn)行到超級計(jì)算機(jī)的尖端模擬,均依賴強(qiáng)大的計(jì)算能力。但面對多樣化的復(fù)雜計(jì)算任務(wù),單
    的頭像 發(fā)表于 07-18 08:28 ?1.9w次閱讀
    <b class='flag-5'>異構(gòu)計(jì)算</b>:解鎖算力潛能的新途徑