Xilinx System Generator?for DSP是Simulink的一個插件,使設計人員能夠為Xilinx FPGA開發(fā)高性能DSP系統(tǒng)。設計人員可以使用MATLAB,Simulink和Xilinx bit / cycle-true模型庫來設計和仿真系統(tǒng)。然后,該工具將自動生成映射到Xilinx預優(yōu)化算法的可綜合硬件描述語言(HDL)代碼。然后可以合成此HDL設計,以便在Xilinx FPGA和All Programmable SoC上實現(xiàn)。因此,設計人員可以定義系統(tǒng)級設計的抽象表示,并輕松地將此單個源代碼轉(zhuǎn)換為門級表示。此外,它還提供自動生成HDL測試平臺,可在實施時進行設計驗證。
-
dsp
+關注
關注
556文章
8158瀏覽量
357647 -
賽靈思
+關注
關注
33文章
1797瀏覽量
132363 -
HDL
+關注
關注
8文章
330瀏覽量
48061
發(fā)布評論請先 登錄
深度剖析 RT-Thread 線程調(diào)度流程

“System Level EOS Testing Method”可以翻譯為: “系統(tǒng)級電性過應力測試方法”

智多晶FIFO_Generator IP介紹

國產(chǎn)開發(fā)板—米爾全志T113-i如何實現(xiàn)ARM+RISC-V+DSP協(xié)同計算?
基于DSP 的感應電動機轉(zhuǎn)差型矢量控制系統(tǒng)
NX CAD軟件:數(shù)字化工作流程解決方案(CAD工作流程)

FGPA SYSTEM樣板79761制作流程簡介

MAX17853: 14-Channel High-Voltage Data-Acquisition System Data Sheet adi

Xilinx_Vivado_SDK的安裝教程

FIFO Generator的Xilinx官方手冊

評論