一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

礦機中的芯片封裝設(shè)計方案

西西 ? 來源:eda365 ? 作者:電子發(fā)燒友網(wǎng) ? 2019-01-01 07:11 ? 次閱讀

隨著時代的發(fā)展,越來越多的技術(shù)伴著EDA工具的不斷完善以及工作的細分,從前覺得很專業(yè)的事情,現(xiàn)在變得門檻越來越低,閑下來的時候想想如果我依然只會畫畫原理圖,畫畫PCB,那么遲早會被更加有精力、更加專業(yè)的人替代就覺得心慌。比如五年前,我當(dāng)時能夠完成一拖8的DDR3設(shè)計,在當(dāng)時可以靠這個混口飯吃。然而現(xiàn)在你在去看,滿大街的layout工程師,他們比我有精力、比我更渴望學(xué)習(xí)、比我更加容易接受新的EDA工具和新的設(shè)計理念。因此我必需給自己找條更好的路,讓自己的技術(shù)更加豐富起來,更加有能力去解決一些在當(dāng)下很多人無法解決的問題。 我覺得在未來,底層的layout也好,數(shù)字電路設(shè)計也好,基本一個普通的大專生培訓(xùn)3個月就可以非常輕松的上手,毫不夸張的說,只要你懂歐姆定律,就可以實現(xiàn)一個平板電腦的設(shè)計,因為現(xiàn)在的很多功能都已經(jīng)sip到了芯片內(nèi)部去了,哪怕是模擬RF部分,現(xiàn)在也將LNA、SWITCH等等射頻電路集成了,前端只有做個天線的阻抗匹配即可,所以你可以看到,其實技術(shù)依然在,只是越來越多的活被做芯片人干掉了,所以我以時俱進,去干一干系統(tǒng)集成的一個部分:如何通過芯片級的設(shè)計去解決一些板級發(fā)生的問題。

在研究挖礦機的時候,我發(fā)現(xiàn)了一個比較嚴(yán)峻的問題:

由于芯片的電流非常的大,傳統(tǒng)的芯片VCC和VSS的焊盤設(shè)計見下圖:

礦機中的芯片封裝設(shè)計方案

上圖設(shè)計,工程師一般要把DIE放置在VSS焊盤上,因此我們會看到,電流的流通路徑必然會是從VCC焊盤取電,然后通過基板在通過DIE的BALL傳遞到內(nèi)核,在經(jīng)過die的BALL傳導(dǎo)到基板在下到PAD在回到電源負極,見圖,

礦機中的芯片封裝設(shè)計方案

如果電流很小,那么我么可以不用考慮這個路徑上的阻抗導(dǎo)致的drop。然而BTC的芯片過電流往往會是30A以上,因此我以30A模擬仿真了下數(shù)據(jù),可以發(fā)現(xiàn)一些端倪:

礦機中的芯片封裝設(shè)計方案

上圖可以看到,紅色部分為VCC焊盤下方,設(shè)置的輸入源,我們看IR-DROP可以看到,在DIE的下端明顯壓降遠遠大于上端。這就會造成一個問題:DIE下端的單元獲取到電壓會低于上端電壓,進而如果按理論VCC=0.5V供電會導(dǎo)致下端的計算單元的正確率低于上端,如何解決該問題呢?一個簡單的辦法就是加壓:把電壓抬高到下端能夠達到0.5V,但是這樣造成一個新問題:上端的單元供電電壓偏高進而造成功耗增大。。 ^. E’ W“ |; Z$ u

以上問題,如果是一個原理工程師或者PCB工程師或者單純的substrate工程師都可能無法真正的認(rèn)識到并做出改進,因為實際上對于封裝工程師而言,也許他不會意識到系統(tǒng)設(shè)計上的大電流給后端造成的困擾,而原理圖工程師由于不清楚封裝設(shè)計原理從而無從下手,很好,我發(fā)現(xiàn)我可以做這件事,因為我既懂得板級設(shè)計又懂芯片設(shè)計,應(yīng)該有機會靠這個混碗飯吃。1 p& Q” \/ C3 E4 r

如何改進改辦法呢?我們還是要分析一下,用的知識點不懂,就是歐姆定律:壓降大原因是阻抗大,為什么阻抗大?是因為過電流層只有基板上的銅,而這個銅一般只有30um,在30A的電流下,催生了如此大的壓降。因此改進點就是:如何降低路徑上的阻抗。方法如下:- S4 M. P5 a2 ` {。 x8 d9 v/ j

1、基板加層。我去,太貴了。

2、基板銅厚增加,一樣,太貴了。

3、減短路徑。

我考慮了下,第三個辦法應(yīng)該是可行的,如何減短路徑?我把焊盤重新調(diào)整了下:

礦機中的芯片封裝設(shè)計方案

上圖的改進點在于,我將電源的焊盤延伸下來了,由于PCB銅厚可以做的2OZ,因此可以大大減小路徑阻抗,同時由于四周都進電源,也能側(cè)面減小路徑,看一下仿真圖:

礦機中的芯片封裝設(shè)計方案

結(jié)果果然:very good!

真想做一下這個測試,可惜做一個16nm的芯片從RTL設(shè)計到板級 沒有2000萬是下不來了,遺憾沒有辦法實際來驗證一下這個結(jié)論。然而從這里有可以看到,越往芯片級的設(shè)計,越需要設(shè)計者考慮的更加的充分,做好仿真,通過理論和仿真進行對比,進而做出最優(yōu)的設(shè)計,因為你再也不敢說:錯了沒事,咱在打一板不就得了。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23345

    瀏覽量

    405391
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2856

    瀏覽量

    175868
  • 挖礦機
    +關(guān)注

    關(guān)注

    1

    文章

    68

    瀏覽量

    5136
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    半導(dǎo)體后端工藝:封裝設(shè)計與分析

    圖1顯示了半導(dǎo)體封裝設(shè)計工藝的各項工作內(nèi)容。首先,封裝設(shè)計需要芯片設(shè)計部門提供關(guān)鍵信息,包括芯片焊盤(Chip Pad)坐標(biāo)、芯片布局和
    的頭像 發(fā)表于 02-22 14:18 ?1567次閱讀
    半導(dǎo)體后端工藝:<b class='flag-5'>封裝設(shè)</b>計與分析

    如何通俗理解芯片封裝設(shè)

    封裝設(shè)計是集成電路(IC)生產(chǎn)過程至關(guān)重要的一環(huán),它決定了芯片的功能性、可靠性和制造工藝。1.封裝設(shè)計的總體目標(biāo)封裝設(shè)計的主要目標(biāo)是為
    的頭像 發(fā)表于 03-14 10:07 ?1186次閱讀
    如何通俗理解<b class='flag-5'>芯片</b><b class='flag-5'>封裝設(shè)</b>計

    芯片封裝設(shè)的wire_bonding知識介紹

    芯片封裝設(shè)的wire_bonding知識介紹Wire Bond/金線鍵合: 指在對芯片和基板間的膠粘劑處理以使其有更好的粘結(jié)性能后,用高純金線把
    發(fā)表于 01-13 15:13

    回收螞蟻,回收比特大陸,收購比特幣

    回收螞蟻,回收比特大陸,收購比特幣全國上門回收螞蟻
    發(fā)表于 06-01 10:32

    回收比特幣,回收虛擬幣挖礦,收購神馬

    的生態(tài)圈,被所周知。在蘇州托管找哪一家呢?想要投資虛擬幣挖礦,除了需要購買以外,還需要適合的場地還有專人看管和維護,當(dāng)然合適的電價
    發(fā)表于 06-04 11:14

    機電源在比特幣的重要性

    機電源對于比特幣來說至關(guān)重要,畢竟挖礦穩(wěn)定運行是非常重要的,而
    發(fā)表于 12-27 07:30

    SMT電路板安裝設(shè)計方案

    SMT電路板安裝設(shè)計方案 什么是SMT  SMT就是表面組裝技術(shù)(表面貼裝技術(shù))(Surface Mounted Technology的縮寫),是目前電子組裝行業(yè)
    發(fā)表于 03-29 15:53 ?1634次閱讀
    SMT電路板安<b class='flag-5'>裝設(shè)計方案</b>

    為什么需要封裝設(shè)計?

    ?做過封裝設(shè)計,做過PCB板級的設(shè)計,之前和網(wǎng)友有過交流,問題是:為什么要封裝設(shè)計?信號完整性體系從大的方面來看:芯片級->封裝級->板級。
    的頭像 發(fā)表于 03-15 13:41 ?953次閱讀

    為什么需要封裝設(shè)計?

    做過封裝設(shè)計,做過PCB板級的設(shè)計,之前和網(wǎng)友有過交流,問題是:為什么要封裝設(shè)計?信號完整性體系從大的方面來看:芯片級->封裝級->板級。
    的頭像 發(fā)表于 03-30 13:56 ?978次閱讀

    芯片封裝設(shè)

    芯片行業(yè)作為一個高精技術(shù)行業(yè),從設(shè)計到生產(chǎn)流程的每個環(huán)節(jié)都有較高的技術(shù)含量,包括半導(dǎo)體設(shè)備、原材料、IC設(shè)計、芯片制造、封裝與IC測試等。今天,我們就來說一說封裝設(shè)計對于
    的頭像 發(fā)表于 06-12 09:22 ?2051次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>封裝設(shè)</b>計

    全球范圍內(nèi)先進封裝設(shè)備劃片市場將迎來新的發(fā)展機遇

    隨著半導(dǎo)體工藝的不斷發(fā)展,先進封裝技術(shù)正在迅速發(fā)展,封裝設(shè)備市場也將迎來新的發(fā)展機遇。作為先進封裝設(shè)的關(guān)鍵設(shè)備之一,劃片的發(fā)展也備受關(guān)
    的頭像 發(fā)表于 10-18 17:03 ?914次閱讀
    全球范圍內(nèi)先進<b class='flag-5'>封裝設(shè)</b>備劃片<b class='flag-5'>機</b>市場將迎來新的發(fā)展機遇

    RedEDA使用教程(芯片封裝設(shè)計RedPKG)

    是有封裝項目的進行設(shè)計~適用于電子工程師、芯片工程師、教育者、學(xué)生、電子制造商和愛好者。?能學(xué)到什么:芯片封裝設(shè)計RedPKG基礎(chǔ)設(shè)置,以及系統(tǒng)的完成wire bonding和flip
    發(fā)表于 11-13 17:16 ?0次下載

    為什么需要封裝設(shè)計?封裝設(shè)計做什么?

    做過封裝設(shè)計,做過PCB板級的設(shè)計,之前和網(wǎng)友有過交流,問題是:為什么要封裝設(shè)計?信號完整性體系從大的方面來看:芯片級->封裝級->板級。
    的頭像 發(fā)表于 04-16 17:03 ?1136次閱讀
    為什么需要<b class='flag-5'>封裝設(shè)</b>計?<b class='flag-5'>封裝設(shè)</b>計做什么?

    深度解讀芯片封裝設(shè)

    封裝設(shè)計是集成電路(IC)生產(chǎn)過程至關(guān)重要的一環(huán),它決定了芯片的功能性、可靠性和制造工藝。
    的頭像 發(fā)表于 03-06 09:21 ?409次閱讀
    深度解讀<b class='flag-5'>芯片</b><b class='flag-5'>封裝設(shè)</b>計

    如何制定芯片封裝方案

    封裝方案制定是集成電路(IC)封裝設(shè)的關(guān)鍵環(huán)節(jié),涉及從芯片設(shè)計需求出發(fā),制定出滿足功能、電氣性能、可靠性及成本要求的
    的頭像 發(fā)表于 04-08 16:05 ?180次閱讀