一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

介紹集成電路電磁兼容測(cè)試的兩種方法

電磁兼容EMC ? 來(lái)源:cg ? 2019-01-04 10:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.引言

集成電路相關(guān)技術(shù)作為最具發(fā)展前景的技術(shù),已經(jīng)成為世界最具發(fā)展前景的高科技技術(shù),一個(gè)國(guó)家的集成電路發(fā)展水平最能衡量整體的科技水平,目前受到國(guó)家的高度重視,特別是關(guān)于集成電路的芯片研發(fā)領(lǐng)域。

近年來(lái),國(guó)內(nèi)越來(lái)越多的科研機(jī)構(gòu)、高校院所、IC企業(yè)研發(fā)部門(mén)等逐步關(guān)注和從事集成電路的電磁兼容性(IC EMC)研究。

目前關(guān)于IC EMC的相關(guān)研究國(guó)外起步較早,發(fā)展較快,已經(jīng)形成比較完善的理論體系以及先進(jìn)的測(cè)試研究設(shè)備,像歐洲的法國(guó)、德國(guó)、美國(guó)等,亞洲的韓國(guó)、日本,新加坡。

國(guó)內(nèi)的相關(guān)的IC EMC研究目前集中于高校院所,如國(guó)防科技大學(xué)、浙江大學(xué)、解放軍信息工程大學(xué)、中科院微電子所等,近年來(lái)也取得了重要成果。

2. 電磁敏感度

電磁兼容性分為電磁干擾(EMI)和電磁敏感度(EMS)。簡(jiǎn)單的說(shuō),EMI指的是待測(cè)設(shè)備影響其它設(shè)備正常工作產(chǎn)生的電磁輻射,EMS指的是設(shè)備抵御外界電磁輻射干擾的能力。

目前關(guān)于電磁敏感度測(cè)試分為多個(gè)項(xiàng)目,如傳導(dǎo)、輻射、靜電放電、電快速脈沖群、浪涌等。本文介紹其中兩種測(cè)試方法。

3. 電磁敏感度測(cè)試方法

3.1傳導(dǎo)抗擾度

傳導(dǎo)抗擾度測(cè)試主要分為直接功率注入法、大電流注入法。這里介紹直接功率注入法。

直接功率注入法,通過(guò)干擾源產(chǎn)生干擾脈沖,經(jīng)過(guò)功放、定向耦合器、注入網(wǎng)絡(luò),進(jìn)而注入測(cè)試設(shè)備。通過(guò)失效判據(jù)來(lái)判斷設(shè)備的功能狀態(tài),確定注入電壓的大小,測(cè)試框圖如圖1所示,圖2為實(shí)際設(shè)備的配置,具體配置參考IEC 62132。

圖1 測(cè)試框圖

圖2 測(cè)試設(shè)備

測(cè)試過(guò)程中,需要注意盡量按照測(cè)試標(biāo)準(zhǔn)進(jìn)行測(cè)試,另外,相關(guān)測(cè)試板的設(shè)計(jì)要充分考慮接地設(shè)置。

3.2 靜電放電

靜電放電測(cè)試是設(shè)備抗擾度測(cè)試的重要項(xiàng)目,目前關(guān)于ESD的研究,國(guó)內(nèi)起步較早,取得了不錯(cuò)的研究成果。但是ESD相關(guān)測(cè)試設(shè)備過(guò)于昂貴, 一般小型研究機(jī)構(gòu)無(wú)法從事進(jìn)一步研究,其研究成果大多集中于測(cè)試設(shè)備完備的大型科研機(jī)構(gòu)。

目前國(guó)際上有關(guān)于ESD測(cè)試的通用標(biāo)準(zhǔn)IEC 61000,規(guī)定了ESD脈沖的幅值和上升時(shí)間,如圖3所示,圖4為標(biāo)準(zhǔn)的ESD發(fā)生器模型。

圖3 ESD脈沖波形

圖4 ESD發(fā)生器模型

ESD測(cè)試方法簡(jiǎn)單,只需把測(cè)試探頭壓上測(cè)試引腳注入脈沖波形即可,在測(cè)試過(guò)程中,測(cè)試人員要全程穿戴接地手環(huán),防止人體自身靜電造成干擾。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5425

    文章

    12070

    瀏覽量

    368496
  • 電磁兼容
    +關(guān)注

    關(guān)注

    54

    文章

    1980

    瀏覽量

    98908

原文標(biāo)題:兩種集成電路電磁敏感度測(cè)試方法介紹

文章出處:【微信號(hào):EMC_EMI,微信公眾號(hào):電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電磁兼容性整改的幾種方法

    電磁兼容性整改的幾種方法
    發(fā)表于 08-12 10:34

    集成電路電磁兼容測(cè)試概述

    ,主要是發(fā)射測(cè)試的部分。1997年,IEC SC47A下屬的第九工作組WG9成立,專(zhuān)門(mén)負(fù)責(zé)集成電路電磁兼容測(cè)試方法的研究,參考了各國(guó)的建議,
    發(fā)表于 11-17 09:49

    電磁兼容性分析的方法

    試驗(yàn)中出現(xiàn)的電磁干擾問(wèn)題,設(shè)法予以解決。由于系統(tǒng)已安裝完工,要解決電磁兼容問(wèn)題比較困難,此時(shí)為了解決問(wèn)題可能進(jìn)行大量的拆卸,甚至要重新設(shè)計(jì),對(duì)于大規(guī)模的集成電路要嚴(yán)重破壞其圖版。因此問(wèn)題解決法是一種
    發(fā)表于 08-25 08:45

    集成電路電磁騷擾測(cè)試方法

    集成電路電磁騷擾測(cè)試方法:摘要:本文分析了高頻數(shù)字集成電路產(chǎn)生電磁發(fā)射的原因及其
    發(fā)表于 10-07 23:01 ?33次下載

    集成電路電磁兼容性標(biāo)準(zhǔn)與測(cè)試

    本文介紹集成電路電磁兼容測(cè)試的相關(guān)標(biāo)準(zhǔn)和測(cè)試方法。對(duì)其中的1Ω/150Ω直接耦合法和工作臺(tái)法拉
    發(fā)表于 10-07 23:03 ?48次下載

    混合集成電路電磁兼容設(shè)計(jì)

    本文主要介紹了在混合電路設(shè)計(jì)時(shí)需考慮的電磁兼容問(wèn)題,并分析了產(chǎn)生問(wèn)題的原因。從電子系統(tǒng)電磁兼容性角度出發(fā),詳細(xì)地?cái)⑹隽嘶旌?b class='flag-5'>集成電路的布局和布
    發(fā)表于 08-03 11:10 ?0次下載

    混合集成電路電磁兼容設(shè)計(jì)思路

    混合集成電路電磁兼容設(shè)計(jì)思路   1  引言   混合集成電路(Hybrid Integrated Circuit)是由半導(dǎo)
    發(fā)表于 11-23 08:52 ?667次閱讀

    電磁兼容性定性測(cè)量方法

    本測(cè)量方法可定性測(cè)量各種數(shù)字集成電路電磁兼容性性能 即定性測(cè)試各種數(shù)字集成電路的抗電磁干擾性能
    發(fā)表于 05-20 16:49 ?54次下載
    <b class='flag-5'>電磁兼容</b>性定性測(cè)量<b class='flag-5'>方法</b>

    電磁兼容性整改的幾種方法

    電磁兼容性整改的幾種方法,這些方法不僅節(jié)約成本,而且是最有效的整改方法。
    發(fā)表于 10-28 14:56 ?9次下載

    集成電路電磁兼容性設(shè)計(jì)應(yīng)遵循的原則和方法

    基于電磁兼容的基本理論,分析研究了集成電路電磁兼容問(wèn)題,詳細(xì)描述了集成電路電磁兼容性設(shè)計(jì)應(yīng)遵循的一些原則、
    的頭像 發(fā)表于 01-23 09:15 ?8797次閱讀

    汽車(chē)設(shè)計(jì)中的電磁兼容性和集成電路IC問(wèn)題解決方案

    。因此,在流程的所有階段均考慮電磁兼容性問(wèn)題是一個(gè)基本做法---從集成電路設(shè)計(jì)和印刷電路板布局到模塊安裝和最終的汽車(chē)布局設(shè)計(jì)。為了簡(jiǎn)化這一流程,在模塊和集成電路階段考慮
    發(fā)表于 03-14 14:23 ?2343次閱讀
    汽車(chē)設(shè)計(jì)中的<b class='flag-5'>電磁兼容</b>性和<b class='flag-5'>集成電路</b>IC問(wèn)題解決方案

    簡(jiǎn)要介紹電磁兼容測(cè)試技術(shù)方案

    本文簡(jiǎn)要介紹電磁兼容EMI的測(cè)試方法電磁干擾的防范措施
    的頭像 發(fā)表于 03-25 11:30 ?2599次閱讀
    簡(jiǎn)要<b class='flag-5'>介紹</b><b class='flag-5'>電磁兼容</b><b class='flag-5'>測(cè)試</b>技術(shù)方案

    如何設(shè)計(jì)混合集成電路電磁兼容

    本文詳細(xì)闡述了混合集成電路電磁干擾產(chǎn)生的原因,并結(jié)合混合集成電路的工藝特點(diǎn)提出了系統(tǒng)電磁兼容設(shè)計(jì)中應(yīng)注意的問(wèn) 題和采取的具體措施,為提高混合集成電路
    發(fā)表于 02-10 09:56 ?1次下載
    如何設(shè)計(jì)混合<b class='flag-5'>集成電路</b>的<b class='flag-5'>電磁兼容</b>

    TEM小室法應(yīng)用在集成電路制造的電磁兼容測(cè)試

    環(huán)境高可靠設(shè)計(jì)的需求,同時(shí)也是芯片集成度日益增高時(shí)電磁環(huán)境可靠性問(wèn)題越來(lái)越突出以致直接關(guān)系到芯片性能的結(jié)果。集成電路電磁兼容測(cè)試在國(guó)內(nèi)屬
    的頭像 發(fā)表于 09-15 10:04 ?2709次閱讀
    TEM小室法應(yīng)用在<b class='flag-5'>集成電路</b>制造的<b class='flag-5'>電磁兼容</b><b class='flag-5'>測(cè)試</b>

    科研分享|智能芯片與異構(gòu)集成電路電磁兼容問(wèn)題

    引言中國(guó)電子標(biāo)準(zhǔn)院集成電路電磁兼容工作小組于10月29日到10月30日在貴陽(yáng)隆重召開(kāi)2024年會(huì),本次會(huì)議參會(huì)集成電路電磁兼容領(lǐng)域的研發(fā)機(jī)構(gòu)、重點(diǎn)用戶及科研院所、半導(dǎo)體設(shè)計(jì)公司、芯片廠
    的頭像 發(fā)表于 03-06 10:41 ?757次閱讀
    科研分享|智能芯片與異構(gòu)<b class='flag-5'>集成電路</b><b class='flag-5'>電磁兼容</b>問(wèn)題