一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Achronix推出Speedster7tFPGA系列產(chǎn)品 簡(jiǎn)化設(shè)計(jì)FPGA靈活性

電子工程師 ? 來(lái)源:yxw ? 2019-05-27 14:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著人工智能、機(jī)器學(xué)習(xí)等應(yīng)用場(chǎng)景快速發(fā)展演進(jìn),對(duì)芯片的算力、安全性等性能也提出了更高的訴求。

據(jù)市場(chǎng)調(diào)研公司SemicoResearch數(shù)據(jù)顯示,2018年FPGA市值約為10億美元,在未來(lái)4年內(nèi),人工智能應(yīng)用中FPGA的市場(chǎng)規(guī)模將增長(zhǎng)3倍,達(dá)到52億美元。

要知道,這個(gè)增長(zhǎng)是非常驚人的,畢竟過(guò)去多年,F(xiàn)PGA市場(chǎng)的年均增長(zhǎng)率也才8%-9%。

目前人工智能、機(jī)器學(xué)習(xí)等應(yīng)用場(chǎng)景的FPGA市場(chǎng)約為25%,預(yù)計(jì)兩年后將達(dá)到72%。如此龐大的市場(chǎng)空間,則需要性能更高、更加靈活的AI 算法解決方案。


近日,基于FPGA的硬件加速器件和高性能嵌入式FPGA(eFPGA)半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司推出了創(chuàng)新性的Speedster7tFPGA系列產(chǎn)品,以其具有ASIC一樣的性能,還可簡(jiǎn)化設(shè)計(jì)的FPGA靈活性和增強(qiáng)功能,從而遠(yuǎn)遠(yuǎn)超越傳統(tǒng)的FPGA解決方案。

為何要研發(fā)Speedster7tFPGA?

據(jù)了解,Speedster7t FPGA系列產(chǎn)品是專為高帶寬應(yīng)用進(jìn)行設(shè)計(jì),具有一個(gè)革命性的全新二維片上網(wǎng)絡(luò)(2DNoC),以及一個(gè)高密度全新機(jī)器學(xué)習(xí)處理器(MLP)模塊陣列。

該產(chǎn)品的誕生也極具有創(chuàng)新性和針對(duì)性,Achronix CEO 羅伯特·布萊克先生在接受芯師爺?shù)牟稍L時(shí)表示,在研發(fā)該芯片時(shí),主要考慮三方面問(wèn)題:

其一,如何擁有高效的計(jì)算力;

其二,如何將數(shù)據(jù)更快速、高效地傳輸?shù)接?jì)算單元中;

其三,如何實(shí)現(xiàn)高效,豐富存儲(chǔ)緩存能力。而這也是目前數(shù)據(jù)加速所需架構(gòu)的三大要素。

Achronix CEO 羅伯特·布萊克

在演講過(guò)程中,我們能完全感受到羅伯特·布萊克先生的興奮。

他認(rèn)為,Speedster7t是Achronix歷史上最令人激動(dòng)的發(fā)布,代表了建立在四個(gè)架構(gòu)代系的硬件和軟件開(kāi)發(fā)基礎(chǔ)上的創(chuàng)新和積淀,以及與我們領(lǐng)先客戶之間的密切合作。

Speedster7t是靈活的FPGA技術(shù)與ASIC核心效率的融合,從而提供了一個(gè)全新的‘FPGA+’芯片品類,它們可以將高性能技術(shù)的極限大大提升。

“在開(kāi)發(fā)Speedster7t系列FPGA的產(chǎn)品過(guò)程中,Achronix的工程團(tuán)隊(duì)完全重新構(gòu)想了整個(gè)FPGA架構(gòu),以平衡片上處理、互連和外部輸入輸出接口(I/ O),以實(shí)現(xiàn)數(shù)據(jù)密集型應(yīng)用吞吐量的最大化,這些應(yīng)用場(chǎng)景可見(jiàn)于那些基于邊緣和基于服務(wù)器的AI/ML應(yīng)用、網(wǎng)絡(luò)處理和存儲(chǔ)。”羅伯特·布萊克先生補(bǔ)充道。

采用7nm制程工藝,集結(jié)五大優(yōu)勢(shì)

Speedster7t FPGA系列產(chǎn)品經(jīng)歷3年研發(fā),將采用臺(tái)積電7nmFinFET工藝,是專為接收來(lái)自多個(gè)高速來(lái)源的大量數(shù)據(jù)而設(shè)計(jì)。整體來(lái)看,該產(chǎn)品主要有五大優(yōu)勢(shì):

1、較高的計(jì)算性能

AI、ML需要矢量矩陣乘法,而傳統(tǒng)的帶DSP模塊的FPGA性能有限,需要消耗額外邏輯和Memory資源,而新的MLP是高度可配置的、計(jì)算密集型的單元模塊,可支持4到24位的整點(diǎn)格式和高效的浮點(diǎn)模式,包括對(duì)TensorFlow的16位格式的支持,以及可使每個(gè)MLP的計(jì)算引擎加倍的增壓塊浮點(diǎn)格式的直接支持。它可提供業(yè)界最高的、基于FPGA的計(jì)算密度。

2、支持超高存儲(chǔ)帶寬

值得一提的是,Speedster7t器件是唯一支持GDDR6存儲(chǔ)器的FPGA,該類存儲(chǔ)器是具有最高帶寬的外部存儲(chǔ)器件。每個(gè)GDDR6存儲(chǔ)控制器都能夠支持512 Gbps的帶寬,Speedster7t器件中有多達(dá)8個(gè)GDDR6控制器,可以支持4 Tbps的GDDR6累加帶寬,并且以很小的成本就可提供與基于HBM的FPGA等效存儲(chǔ)帶寬。

3、高速接口

除了這種超高的存儲(chǔ)帶寬,Speedster7t器件還包括業(yè)界最高性能的接口端口,以支持極高帶寬的數(shù)據(jù)流。Speedster7t器件擁有多達(dá)72個(gè)業(yè)界最高性能的SerDes,可以達(dá)到1到112 Gbps的速度。還有帶有前向糾錯(cuò)(FEC)的硬件400G以太網(wǎng)MAC,支持4x 100G和8x 50G的配置,以及每個(gè)控制器有8個(gè)或16個(gè)通道的硬件PCI Express Gen5控制器。

4、超高效率的數(shù)據(jù)移動(dòng)

Speedster7t高速I/O和存儲(chǔ)器端口的產(chǎn)生的數(shù)萬(wàn)兆比特?cái)?shù)據(jù)很容易淹沒(méi)傳統(tǒng)FPGA面向比特位的可編程互連邏輯陣列的路由容量,而Speedster7t架構(gòu)包含一個(gè)可橫跨和垂直跨越FPGA邏輯陣列的創(chuàng)新性的、高帶寬的二維片上網(wǎng)絡(luò)(NOC),它們連接到所有FPGA的高速數(shù)據(jù)和存儲(chǔ)器接口。

它們就像疊加在FPGA互連這個(gè)城市街道系統(tǒng)上的空中高速公路網(wǎng)絡(luò)一樣,Speedster7t的NoC支持片上處理引擎之間所需的高帶寬通信。NoC中的每一行或每一列都可作為兩個(gè)256位實(shí)現(xiàn),單向的、行業(yè)標(biāo)準(zhǔn)的AXI通道,工作頻率為2Ghz,同時(shí)可為每個(gè)方向提供512 Gbps的數(shù)據(jù)流量。

值得注意的是,NOC的外圍(如下圖的大黃框)是購(gòu)買的IP,但是內(nèi)部的構(gòu)造是Achronix自己設(shè)計(jì)的。

通過(guò)在Speedster中實(shí)現(xiàn)專用二維NoC,極大地簡(jiǎn)化了高速數(shù)據(jù)移動(dòng),并確保數(shù)據(jù)流可以輕松地定向到整個(gè)FPGA結(jié)構(gòu)中的任何自定義處理引擎。

最重要的是,NOC消除了傳統(tǒng)FPGA使用可編程路由和邏輯查找表資源在整個(gè)FPGA中移動(dòng)數(shù)據(jù)流中出現(xiàn)的擁塞和性能瓶頸。這種高性能網(wǎng)絡(luò)不僅可以提高Speedster7t FPGA的總帶寬容量,還可以在降低功耗的同時(shí)提高有效LUT容量。

5、高安全性

Speedster7t FPGA系列產(chǎn)品在面臨第三方攻擊的威脅時(shí),可用最先進(jìn)的比特流安全保護(hù)功能應(yīng)對(duì),它們具有的多層防御能力可保護(hù)比特流的保密性和完整性。

密鑰是基于防篡改物理不可克隆技術(shù)(PUF)進(jìn)行加密,比特流由256位的AES-GCM加密算法進(jìn)行加密和驗(yàn)證。為了防止來(lái)自旁側(cè)信道的攻擊,比特流被分段,每個(gè)數(shù)據(jù)段使用單獨(dú)導(dǎo)出的密鑰,且解密硬件采用差分功率分析(DPA)計(jì)數(shù)器措施。

此外,2048位RSA公鑰認(rèn)證協(xié)議被用來(lái)激活解密和認(rèn)證硬件。用戶可以確信的是當(dāng)他們加載其安全比特流時(shí),它是預(yù)期的配置,這是因?yàn)樗淹ㄟ^(guò)RSA公鑰、AES-GCM私鑰和CRC校驗(yàn)進(jìn)行了身份驗(yàn)證。

產(chǎn)品多樣化,商業(yè)模式創(chuàng)新化

截至目前,針對(duì)不同的市場(chǎng)應(yīng)用需求,Achronix還推出了Speedster7t系列的“家族”化產(chǎn)品,如7t750、7t1500、7t3000、7t6000。

但該系列的產(chǎn)品還未正式上市,預(yù)計(jì)2019年第四季度會(huì)提供樣片及加速卡,2020年正式量產(chǎn)。其中,Speedcore eFPGA基于臺(tái)積電16FF +工藝產(chǎn)品已經(jīng)實(shí)現(xiàn)量產(chǎn)。

為了更好的為公司硬件產(chǎn)品提供支持,Achronix專門推出了配套的ACE軟件設(shè)計(jì)工具,該軟件與業(yè)界標(biāo)準(zhǔn)的邏輯綜合工具配合使用,支持FPGA設(shè)計(jì)人員便捷地將其設(shè)計(jì)映射到Speedster7t FPGA、Speedcore eFPGA和Speedchip FPGAchiplets產(chǎn)品中。值得一提的是,該ACE軟件設(shè)計(jì)工具可直接獲得。

據(jù)了解,Achronix是唯一一家既提供獨(dú)立FPGA芯片又提供Speedcore嵌入式FPGA(eFPGA)半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)的公司。

Achronix在Speedcore eFPGA IP中采用了與Speedster7t FPGA中使用的同一種技術(shù),可支持從Speedster7t FPGA到ASIC的無(wú)縫轉(zhuǎn)換。

事實(shí)上,自2017年以來(lái),Achronix便開(kāi)始向客戶提供Speedcore IP,它是唯一嵌入到大容量ASIC中的eFPGA技術(shù)。

在SoC中嵌入SpeedcoreIP技術(shù)將帶來(lái)多項(xiàng)好處,與一款獨(dú)立的FPGA芯片相比,Speedcore IP將提供高出10倍的帶寬、低100倍的延遲、低10倍的成本、功耗降低50%等優(yōu)點(diǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441004
  • 人工智能
    +關(guān)注

    關(guān)注

    1807

    文章

    49029

    瀏覽量

    249564
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8503

    瀏覽量

    134629

原文標(biāo)題:動(dòng)態(tài) | 歷經(jīng)3年!推出7nm FPGA,這家企業(yè)讓人震驚……

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    智多晶推出全新車規(guī)級(jí)FPGA芯片SA5Z-30-D0-8U324A

    得益于高度的靈活性,FPGA芯片在新能源行業(yè)得到廣泛應(yīng)用。隨著智能駕駛的快速發(fā)展,FPGA芯片在汽車電子系統(tǒng)中的重要性日益凸顯。
    的頭像 發(fā)表于 03-18 17:56 ?796次閱讀

    測(cè)試與測(cè)量 | 基于瑞蘇盈科FPGA開(kāi)發(fā)的數(shù)據(jù)記錄器:高效靈活!

    概要測(cè)試和測(cè)量系統(tǒng)的主要任務(wù)之一是記錄盡可能多的測(cè)量值。在這種情況下,基于FPGA的解決方案的優(yōu)勢(shì)就體現(xiàn)出來(lái)了,如固有的并行性、極高的帶寬、靈活性、支持多種接口和集成CPU。如果同時(shí)使用FPGA模塊
    的頭像 發(fā)表于 02-17 08:47 ?512次閱讀
    測(cè)試與測(cè)量 | 基于瑞蘇盈科<b class='flag-5'>FPGA</b>開(kāi)發(fā)的數(shù)據(jù)記錄器:高效<b class='flag-5'>靈活</b>!

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    型的芯片,它們?cè)诮Y(jié)構(gòu)、功能、應(yīng)用場(chǎng)景等方面存在顯著差異。 結(jié)構(gòu)與靈活性 FPGAFPGA是一種可編程邏輯器件,其內(nèi)部由大量的可編程邏輯單元(CLB)、輸入/輸出模塊(IOB)、可編程互連資源
    的頭像 發(fā)表于 02-01 14:57 ?1627次閱讀

    FPGA 在人工智能中的應(yīng)用

    隨著人工智能技術(shù)的飛速發(fā)展,FPGA(現(xiàn)場(chǎng)可編程門陣列)在AI領(lǐng)域扮演著越來(lái)越重要的角色。FPGA以其獨(dú)特的靈活性、低延遲和高能效等優(yōu)勢(shì),為AI應(yīng)用提供了強(qiáng)大的硬件支持。 1. FPGA
    的頭像 發(fā)表于 12-02 09:53 ?2232次閱讀

    Achronix與BigCat Wireless建立戰(zhàn)略合作伙伴關(guān)系

    Speedster7t FPGA上的創(chuàng)新機(jī)器學(xué)習(xí)處理器(MLP)來(lái)滿足無(wú)線應(yīng)用中先進(jìn)的信號(hào)處理要求,以及支撐未來(lái)的6G標(biāo)準(zhǔn)。此次合作旨在通過(guò)基于Achronix FPGA
    的頭像 發(fā)表于 11-21 10:58 ?713次閱讀

    Achronix Speedcore eFPGA的特性和功能

    Speedcore嵌入式FPGA(embedded FPGA,eFPGA)知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品Achronix公司于2016年
    的頭像 發(fā)表于 11-15 14:28 ?1055次閱讀
    <b class='flag-5'>Achronix</b> Speedcore e<b class='flag-5'>FPGA</b>的特性和功能

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列
    的頭像 發(fā)表于 11-05 15:45 ?3191次閱讀
    Xilinx <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性

    FPGA與ASIC的優(yōu)缺點(diǎn)比較

    適應(yīng)各種應(yīng)用場(chǎng)景。這意味著用戶可以根據(jù)需要,通過(guò)編程來(lái)更改FPGA的功能,而無(wú)需更改硬件設(shè)計(jì)。 設(shè)計(jì)周期短 :與ASIC相比,FPGA的設(shè)計(jì)、驗(yàn)證和生產(chǎn)周期更短。這主要是因?yàn)?b class='flag-5'>FPGA可以通過(guò)軟件編程來(lái)實(shí)現(xiàn)功能,而無(wú)需進(jìn)行復(fù)雜的硬
    的頭像 發(fā)表于 10-25 09:24 ?1714次閱讀

    FPGA應(yīng)用于人工智能的趨勢(shì)

    FPGA(現(xiàn)場(chǎng)可編程門陣列)在人工智能領(lǐng)域的應(yīng)用趨勢(shì)日益顯著,主要?dú)w因于其高速、低功耗、靈活性和并行處理能力等獨(dú)特優(yōu)勢(shì)。以下是對(duì)FPGA應(yīng)用于人工智能趨勢(shì)的分析: 一、FPGA在人工智
    的頭像 發(fā)表于 10-25 09:20 ?2024次閱讀

    FPGA在圖像處理領(lǐng)域的優(yōu)勢(shì)有哪些?

    時(shí),FPGA可以輕松地適應(yīng)新的算法,而無(wú)需重新設(shè)計(jì)硬件。這種靈活性使得FPGA在圖像處理領(lǐng)域具有更快的開(kāi)發(fā)速度,有助于縮短產(chǎn)品的上市時(shí)間。同時(shí),FP
    發(fā)表于 10-09 14:36

    Achronix Speedster7t FPGA與GPU解決方案的比較

    這篇針對(duì)大模型推理跟GPU對(duì)比分析,雖然以Llama2為例,也適用于最新的Llama3,模型的日新月易也更進(jìn)一步說(shuō)明硬件平臺(tái)的可編程可擴(kuò)展的重要性,FPGA是其中一個(gè)不錯(cuò)的選擇。
    的頭像 發(fā)表于 09-18 16:19 ?761次閱讀
    <b class='flag-5'>Achronix</b> <b class='flag-5'>Speedster7</b>t <b class='flag-5'>FPGA</b>與GPU解決方案的比較

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺(tái)

    Chiplet (Hublet) 平臺(tái)的無(wú)晶圓廠半導(dǎo)體公司 Primemas 宣布合作,將 FPGA可編程性引入 Primemas 產(chǎn)品套件。Primemas為Primemas Hublet選擇了Achronix的Speedc
    的頭像 發(fā)表于 09-18 16:16 ?956次閱讀

    基于Achronix Speedster7t FPGA器件的AI基準(zhǔn)測(cè)試

    Achronix半導(dǎo)體公司推出了為AI優(yōu)化的Speedster7t系列FPGA芯片,該系列包含專
    的頭像 發(fā)表于 09-18 16:10 ?1070次閱讀
    基于<b class='flag-5'>Achronix</b> <b class='flag-5'>Speedster7</b>t <b class='flag-5'>FPGA</b>器件的AI基準(zhǔn)測(cè)試

    兼容7A100T和PG2L100H雙芯核心板,米爾FPGA平臺(tái)

    不同需求 MYIR推出FPGA 開(kāi)發(fā)平臺(tái)具有極高的靈活性,用戶可以根據(jù)項(xiàng)目需求自由選擇AMD XC7A100T 和紫光同創(chuàng) PG2L100H 這兩款核心板,共享同一底板平臺(tái),可以實(shí)現(xiàn)無(wú)
    發(fā)表于 09-14 16:08

    Molex莫仕Micro-Fit+連接器系列產(chǎn)品介紹

    Micro-Fit+連接器系列產(chǎn)品可在空間受限的應(yīng)用場(chǎng)合中連接大電流電路,具有多種功能選項(xiàng), 且其插配力降低40%,從而提高了設(shè)計(jì)靈活性和裝配效率。
    的頭像 發(fā)表于 08-30 17:29 ?1.4w次閱讀
    Molex莫仕Micro-Fit+連接器<b class='flag-5'>系列產(chǎn)品</b>介紹