如果按照計(jì)數(shù)器中的觸發(fā)器是否同時(shí)翻轉(zhuǎn)分類,可將計(jì)數(shù)器分為同步計(jì)數(shù)器和異步計(jì)數(shù)器兩種。如果按照計(jì)數(shù)過程中數(shù)字增減分類,又可將計(jì)數(shù)器分為加法計(jì)數(shù)器、減法計(jì)數(shù)器和可逆計(jì)數(shù)器,隨時(shí)鐘信號不斷增加的為加法計(jì)數(shù)器,不斷減少的為減法計(jì)數(shù)器,可增可減的叫做可逆計(jì)數(shù)器。
-
FPGA
+關(guān)注
關(guān)注
1643文章
21923瀏覽量
612401 -
信號
+關(guān)注
關(guān)注
11文章
2834瀏覽量
77761 -
計(jì)數(shù)器
+關(guān)注
關(guān)注
32文章
2283瀏覽量
95865
發(fā)布評論請先 登錄
利用復(fù)位端構(gòu)成的模6計(jì)數(shù)器電路

基于FPGA的PWM計(jì)數(shù)器改進(jìn)設(shè)計(jì)

集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
24進(jìn)制計(jì)數(shù)器的設(shè)計(jì)

FPGA基礎(chǔ)應(yīng)用計(jì)數(shù)器的實(shí)例詳細(xì)說明

評論