74HC595是一個8位串行輸入、并行輸出的位移緩存器:并行輸出為三態(tài)輸出。在SCK 的上升沿,串行數(shù)據(jù)由SDL輸入到內(nèi)部的8位位移緩存器,并由Q7'輸出,而并行輸出則是在LCK的上升沿將在8位位移緩存器的數(shù)據(jù)存入到8位并行輸出緩存器。當串行數(shù)據(jù)輸入端OE的控制信號為低使能時,并行輸出端的輸出值等于并行輸出緩存器所存儲的值。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關注
關注
1645文章
22050瀏覽量
618523 -
數(shù)碼管
+關注
關注
32文章
1889瀏覽量
92621 -
緩存器
+關注
關注
0文章
63瀏覽量
11883
發(fā)布評論請先 登錄
相關推薦
熱點推薦
74HC595是如何去驅動數(shù)碼管的
74HC595是什么?74HC595有何作用?74HC595的管腳有哪些功能?74HC595是如何去驅動數(shù)碼管的?
發(fā)表于 08-02 09:54
如何實現(xiàn)74HC595驅動數(shù)碼管顯示
?4、數(shù)碼管顯示數(shù)碼管驅動電路采用2片74HC595芯片進行IO擴展,僅僅只需3Pin即可驅動需要16位引腳的數(shù)碼管。74HC595是一個8
發(fā)表于 12-07 07:29
基于74HC595的串行數(shù)碼管顯示實驗
今天學習小王子開發(fā)板基于74HC595串行數(shù)碼管顯示實驗基于74HC595串行數(shù)碼管顯示實驗1
發(fā)表于 03-01 06:34
《深入淺出玩轉FPGA》基于EPM240的入門實驗-verilo
《深入淺出玩轉FPGA》基于EPM240的入門實驗-verilogiic1121
發(fā)表于 10-27 18:20
?11次下載
《深入淺出玩轉FPGA》基于EPM240的入門實驗-verilogled7
《深入淺出玩轉FPGA》基于EPM240的入門實驗-verilogled7
發(fā)表于 10-27 18:20
?18次下載
評論