求問各位大佬,剛剛?cè)腴T正點(diǎn)開拓者FPGA開發(fā)板,用板載pcf8591采集信號(hào)發(fā)生器單一頻率正弦波,再用ip核做fft,結(jié)果和matlab上fft不一樣,請(qǐng)問是怎么回事呢?
發(fā)表于 01-04 09:34
和可擴(kuò)展性強(qiáng)等特點(diǎn), 最小內(nèi)核可編譯至 2KB 。μC/OS-II 已經(jīng)移植到了幾乎所有知名的CPU 上。
發(fā)表于 09-18 07:05
?1655次閱讀
該課程是正點(diǎn)原子團(tuán)隊(duì)編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點(diǎn)進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-18 07:04
?2222次閱讀
正點(diǎn)原子開拓者FPGA開發(fā)板配套視頻
發(fā)表于 09-04 06:02
?2576次閱讀
正點(diǎn)原子開拓者FPGA開發(fā)板配套視頻
發(fā)表于 09-04 06:00
?2379次閱讀
Quartus II 是Altera公司的綜合性CPLD/FPGA開發(fā)軟件,原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description
發(fā)表于 09-19 07:07
?4307次閱讀
可以選擇要捕獲的信號(hào)、開始捕獲的時(shí)間,以及要捕獲多少數(shù)據(jù)樣本。還可以選擇時(shí)間數(shù)據(jù)從器件的存儲(chǔ)器塊通過JTAG端口傳送至SignalTap II Logic Analyzer,還是至I/O引腳以供外部邏輯分析儀或示波器使用。將實(shí)時(shí)
發(fā)表于 09-18 07:10
?2034次閱讀
uC/OS-II只是一個(gè)實(shí)時(shí)操作系統(tǒng)內(nèi)核,它僅僅包含了任務(wù)調(diào)度,任務(wù)管理,時(shí)間管理,內(nèi)存管理和
發(fā)表于 09-17 07:09
?1723次閱讀
μC/OS-II由Micrium公司提供,是一個(gè)可移植、可固化的、可裁剪的、占先式多任務(wù)實(shí)時(shí)內(nèi)核,它適用于多種微處理器,微控制器和數(shù)字處理芯片(已經(jīng)移植到超過100種以上的微處理器應(yīng)用中)。同時(shí),該系統(tǒng)源代碼開放、整潔、一致,注釋詳盡,適合系統(tǒng)開發(fā)。
發(fā)表于 09-17 07:06
?1487次閱讀
uC/OS-II目標(biāo)是實(shí)現(xiàn)一個(gè)基于優(yōu)先級(jí)調(diào)度的搶占式的實(shí)時(shí)內(nèi)核,并在這個(gè)內(nèi)核之上提供最基本的系統(tǒng)服務(wù),如信號(hào)量,郵箱,消息隊(duì)列,內(nèi)存管理,中斷管理等。
發(fā)表于 09-17 07:04
?2521次閱讀
μC/OS-II由Micrium公司提供,是一個(gè)可移植、可固化的、可裁剪的、占先式多任務(wù)實(shí)時(shí)內(nèi)核,它適用于多種微處理器,微控制器和數(shù)字處理芯片(已經(jīng)移植到超過100種以上的微處理器應(yīng)用中)。同時(shí)
發(fā)表于 09-17 07:03
?1412次閱讀
該課程是正點(diǎn)原子團(tuán)隊(duì)編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點(diǎn)進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-16 07:07
?3139次閱讀
該課程是正點(diǎn)原子團(tuán)隊(duì)編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點(diǎn)進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-16 07:06
?3147次閱讀
該課程是正點(diǎn)原子團(tuán)隊(duì)編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點(diǎn)進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-16 07:04
?1869次閱讀
該課程是正點(diǎn)原子團(tuán)隊(duì)編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點(diǎn)進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-12 07:09
?4060次閱讀
評(píng)論