OpenCV 庫正被廣泛地應(yīng)用于算法原型設(shè)計(jì),許多業(yè)界領(lǐng)先的廠商和計(jì)算機(jī)視覺研究機(jī)構(gòu)都在使用。FPGA 可以為復(fù)雜的算法提供無與倫比的計(jì)算效率的優(yōu)勢(shì),比如密集光流算法和立體視覺算法等,同時(shí),功耗僅只有幾瓦而已。然而,想要獲得這一巨大優(yōu)勢(shì),往往需要硬件設(shè)計(jì)專長(zhǎng),比如需要掌握 Verilog 或 VHDL 語言的使用,這無疑增加了開發(fā)難度。在本次研討會(huì)當(dāng)中,賽靈思將要向您展示一種全新的方法,該方法可以使對(duì)硬件設(shè)計(jì)不太熟悉的設(shè)計(jì)者輕松而方便地釋放 FPGA 硬件加速的優(yōu)勢(shì),比如利用經(jīng)過硬件調(diào)優(yōu)的 OpenCV庫,完全類似 C/C++ 的開發(fā)環(huán)境,以及隨時(shí)可用的硬件開發(fā)平臺(tái)等。研討會(huì)結(jié)束還有與專家的在線問答環(huán)節(jié)可以解答您的疑問。
專家介紹
羅 霖(Andy Luo)
賽靈思亞太區(qū)工業(yè)醫(yī)療市場(chǎng)高級(jí)經(jīng)理
負(fù)責(zé)賽靈思亞太區(qū)高速增長(zhǎng)的工業(yè)及醫(yī)療市場(chǎng)的業(yè)務(wù)拓展。Andy在半導(dǎo)體和嵌入式行業(yè)擁有10年以上的工作經(jīng)驗(yàn)。加入賽靈思之前,Andy 在ARM和Intel從事嵌入式市場(chǎng)與軟件業(yè)務(wù)發(fā)展相關(guān)的工作。Andy畢業(yè)于復(fù)旦大學(xué), 擁有電子工程學(xué)士學(xué)位和通信工程碩士學(xué)位。
-
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
132320 -
C++
+關(guān)注
關(guān)注
22文章
2119瀏覽量
75231
發(fā)布評(píng)論請(qǐng)先 登錄
FPGA圖書分享系列-2024.01.31
FPGA在人工智能中的應(yīng)用有哪些?
FPGA在自動(dòng)駕駛領(lǐng)域有哪些優(yōu)勢(shì)?
FPGA在圖像處理領(lǐng)域的優(yōu)勢(shì)有哪些?
低功耗、低復(fù)雜度TURBO碼實(shí)現(xiàn)方法
基于空子載波的信噪比估計(jì)算法
再談設(shè)計(jì)工具FPGA的優(yōu)勢(shì)
超低功耗FPGA解決方案助力機(jī)器學(xué)習(xí)
FPGA異構(gòu)計(jì)算在圖片處理上的應(yīng)用以及HEVC算法原理介紹
FPGA視頻數(shù)據(jù)計(jì)算模塊
求一種基于802.16d的低復(fù)雜度的幀同步和定時(shí)同步聯(lián)合算法
當(dāng)AI遇上FPGA會(huì)產(chǎn)生怎樣的反應(yīng)
Altera公司 Cyclone V 28nm FPGA功耗優(yōu)勢(shì)

商湯聯(lián)合提出基于FPGA的Winograd算法:改善FPGA上的CNN性能 降低算法復(fù)雜度

評(píng)論