一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

三星5nm取得重要進(jìn)展 可以帶來(lái)25%的邏輯電路能效提升

半導(dǎo)體動(dòng)態(tài) ? 來(lái)源:工程師吳畏 ? 2019-07-10 16:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

眼下,臺(tái)積電和三星都在全力沖刺5nm工藝,這將是7nm之后的又一個(gè)重要節(jié)點(diǎn),全面應(yīng)用EUV極紫外光刻技術(shù),提升效果會(huì)非常明顯,所以都受到了高度重視。

現(xiàn)在,三星的5nm取得了重要進(jìn)展,來(lái)自EDA(電子自動(dòng)化設(shè)計(jì))巨頭Cadence、Synopsys的全流程設(shè)計(jì)工具已經(jīng)通過(guò)了三星5LPE(Low Power Early)工藝的認(rèn)證,可以幫助芯片廠更快速地開(kāi)發(fā)高效的、可預(yù)測(cè)的芯片。

本次驗(yàn)證使用的是ARM Cortex-A57、Cortex-A53芯片,結(jié)果完全符合三星新工藝的需求,但是三星未透露更具體的指標(biāo),如核心數(shù)、頻率、功耗等。

三星5LPE工藝仍然使用傳統(tǒng)FinFET立體晶體管,但加入了新的標(biāo)準(zhǔn)單元架構(gòu),并同時(shí)使用DUV、EUV光刻技步進(jìn)掃描系統(tǒng)。

由于繼承了舊工藝的部分指標(biāo),使用三星5LPE工藝設(shè)計(jì)芯片的時(shí)候,可以重復(fù)使用7LPP IP,同時(shí)享受新工藝的提升。

三星7LPP工藝將是其第一次導(dǎo)入EUV,但只有少數(shù)光刻層使用,5LPE會(huì)擴(kuò)大使用范圍,效果更加明顯。

按照三星的說(shuō)法,5LPE工藝相比于7LPP工藝可以帶來(lái)25%的邏輯電路能效提升,同時(shí)可將功耗降低20%,或者將性能提升10%。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15888

    瀏覽量

    182354
  • EUV
    EUV
    +關(guān)注

    關(guān)注

    8

    文章

    609

    瀏覽量

    87241
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    三星在4nm邏輯芯片上實(shí)現(xiàn)40%以上的測(cè)試良率

    較為激進(jìn)的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當(dāng)?shù)貢r(shí)間 16 日?qǐng)?bào)道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測(cè)試生產(chǎn)中取得了40
    發(fā)表于 04-18 10:52

    三星重啟1b nm DRAM設(shè)計(jì),應(yīng)對(duì)良率與性能挑戰(zhàn)

    nm DRAM。 這一新版DRAM工藝項(xiàng)目被命名為D1B-P,其重點(diǎn)將放在提升和散熱性能上。這一命名邏輯
    的頭像 發(fā)表于 01-22 14:04 ?862次閱讀

    邏輯電路芯片-組合邏輯電路芯片-時(shí)序邏輯電路芯片

    微型電子元件,在極小的空間內(nèi)實(shí)現(xiàn)了復(fù)雜的邏輯功能。邏輯電路芯片根據(jù)設(shè)計(jì)不同,可以分為組合邏輯電路和時(shí)序邏輯電路兩大類。
    發(fā)表于 09-30 10:47

    時(shí)序邏輯電路有記憶功能嗎

    時(shí)序邏輯電路確實(shí)具有記憶功能 。這一特性是時(shí)序邏輯電路與組合邏輯電路的本質(zhì)區(qū)別之一。
    的頭像 發(fā)表于 08-29 10:31 ?1596次閱讀

    時(shí)序邏輯電路必不可少的部分是什么

    時(shí)序邏輯電路必不可少的部分是 存儲(chǔ)電路 ,這一結(jié)論主要基于時(shí)序邏輯電路的基本工作原理和特性。存儲(chǔ)電路在時(shí)序邏輯電路中扮演著至關(guān)
    的頭像 發(fā)表于 08-28 14:12 ?1035次閱讀

    時(shí)序邏輯電路的基本概念、組成、分類及設(shè)計(jì)方法

    時(shí)序邏輯電路是數(shù)字電路中的一種重要類型,它不僅在計(jì)算機(jī)、通信、控制等領(lǐng)域有著廣泛的應(yīng)用,而且對(duì)于理解和設(shè)計(jì)現(xiàn)代電子系統(tǒng)具有重要意義。 1. 時(shí)序邏輯
    的頭像 發(fā)表于 08-28 11:45 ?4280次閱讀

    時(shí)序邏輯電路的功能表示方法有哪些

    時(shí)序邏輯電路是數(shù)字電路中的一種重要類型,其特點(diǎn)是電路的輸出不僅取決于當(dāng)前的輸入,還取決于電路的狀態(tài)。時(shí)序
    的頭像 發(fā)表于 08-28 11:41 ?1491次閱讀

    組合邏輯電路的結(jié)構(gòu)特點(diǎn)是什么?

    時(shí)序邏輯電路形成對(duì)比,后者具有記憶功能,輸出不僅取決于當(dāng)前輸入,還與過(guò)去的狀態(tài)有關(guān)。 并行處理能力 :組合邏輯電路可以同時(shí)處理多個(gè)輸入信號(hào),實(shí)現(xiàn)并行運(yùn)算。這種并行處理能力使得組合邏輯電路
    的頭像 發(fā)表于 08-11 11:14 ?1841次閱讀

    三星將為DeepX量產(chǎn)5nm AI芯片DX-M1

    人工智能半導(dǎo)體領(lǐng)域的創(chuàng)新者DeepX宣布,其第一代AI芯片DX-M1即將進(jìn)入量產(chǎn)階段。這一里程碑式的進(jìn)展得益于與三星電子代工設(shè)計(jì)公司Gaonchips的緊密合作。雙方已正式簽署量產(chǎn)合同,標(biāo)志著DeepX的5nm芯片DX-M1將大
    的頭像 發(fā)表于 08-10 16:50 ?1546次閱讀

    LG新能源與三星SDI在推進(jìn)4680電池量產(chǎn)方面取得顯著進(jìn)展

    8月1日最新消息,《韓國(guó)先驅(qū)報(bào)》透露,韓國(guó)兩大電池巨頭LG新能源與三星SDI在推進(jìn)4680電池量產(chǎn)方面取得顯著進(jìn)展,且LG新能源有望搶先一步達(dá)成目標(biāo)。
    的頭像 發(fā)表于 08-02 16:13 ?1256次閱讀

    時(shí)序邏輯電路包括什么器件組成

    時(shí)序邏輯電路是一種數(shù)字電路,它根據(jù)輸入信號(hào)和電路內(nèi)部狀態(tài)的變化產(chǎn)生輸出信號(hào)。時(shí)序邏輯電路廣泛應(yīng)用于計(jì)算機(jī)、通信、控制等領(lǐng)域。 一、時(shí)序邏輯電路
    的頭像 發(fā)表于 07-30 15:02 ?2445次閱讀

    邏輯電路與時(shí)序邏輯電路的區(qū)別

    的信號(hào)。理解它們之間的區(qū)別對(duì)于設(shè)計(jì)和實(shí)現(xiàn)復(fù)雜的數(shù)字系統(tǒng)至關(guān)重要。 第一部分:邏輯電路 1.1 定義 邏輯電路是一種電子電路,它根據(jù)輸入信號(hào)的邏輯
    的頭像 發(fā)表于 07-30 15:00 ?1613次閱讀

    常用的組合邏輯電路有哪些

    組合邏輯電路是數(shù)字邏輯電路的一種,其特點(diǎn)是輸出只依賴于當(dāng)前的輸入狀態(tài),而與輸入信號(hào)的變化歷史無(wú)關(guān)。組合邏輯電路廣泛應(yīng)用于數(shù)字系統(tǒng)中,如計(jì)算機(jī)、通信設(shè)備、控制設(shè)備等。以下是對(duì)常用的組合邏輯電路
    的頭像 發(fā)表于 07-30 14:41 ?3657次閱讀

    分析組合邏輯電路的設(shè)計(jì)步驟

    和可靠性。 需求分析 需求分析是設(shè)計(jì)組合邏輯電路的第一步,也是最重要的一步。在這個(gè)階段,我們需要明確電路的功能、輸入輸出信號(hào)、性能要求等。需求分析的目的是確保電路設(shè)計(jì)滿足實(shí)際應(yīng)用的需求
    的頭像 發(fā)表于 07-30 14:39 ?1698次閱讀

    組合邏輯電路邏輯功能的測(cè)試方法

    一、引言 組合邏輯電路是數(shù)字電路中的重要組成部分,它僅由邏輯門(mén)電路(如與門(mén)、或門(mén)、非門(mén)等)和輸入/輸出端組成,不包含任何存儲(chǔ)元件。組合
    的頭像 發(fā)表于 07-30 14:38 ?2105次閱讀