深鑒科技的報(bào)告榮獲本屆Hot Chips的Best Presentation殊榮
值得一提的是,姚頌也在會(huì)上首次介紹了基于Aristotle架構(gòu)的深度學(xué)習(xí)處理平臺(tái)“雨燕”,該平臺(tái)將在....
賽靈思與全可編程論壇暨Xilinx中國(guó)大學(xué)合作十周年慶典”隆重舉行
高校合作對(duì) Xilinx 非常重要。我們致力于通過(guò)積極的大學(xué)計(jì)劃項(xiàng)目,支持高校實(shí)現(xiàn)他們的教育及科研目....
5G、物聯(lián)網(wǎng)、云計(jì)算、嵌入式視覺(jué)成為行業(yè)“新貴”,日漸受到青睞
賽靈思的云計(jì)算解決方案能夠靈活配置,實(shí)現(xiàn)最佳單位成本計(jì)算;可重配置,滿足動(dòng)態(tài)下工作負(fù)載要求;最高性能....
賽靈思在數(shù)據(jù)中心業(yè)務(wù)里完成的里程碑事件
目前數(shù)據(jù)中心的硬件架構(gòu)還是以 x86 至強(qiáng)服務(wù)器為主體。做為一款通用型處理芯片,x86 的適用性方面....
Nimbix宣布支持FPGA按需開(kāi)發(fā)、檢測(cè)與部署
賽靈思 FPGA 憑借其在處理機(jī)器學(xué)習(xí)和視頻轉(zhuǎn)碼等多種工作負(fù)載方面的高能效和高靈活性,成為了云數(shù)據(jù)中....

賽靈思FPGA加速亞馬遜服務(wù)器
今天我們?cè)陬A(yù)告中發(fā)布的最新 F1 實(shí)例,除了用它來(lái)構(gòu)建你自己的應(yīng)用和服務(wù)外,你還可以將其打包在 AW....

KPA EtherCAT主站在Zynq平臺(tái)的移植與測(cè)試
實(shí)驗(yàn)平臺(tái)包括三個(gè)組成部分:待測(cè)試的EtherCAT系統(tǒng)、實(shí)時(shí)數(shù)據(jù)獲取單元和離線的實(shí)驗(yàn)數(shù)據(jù)分析單元,如....

賽靈思公司宣布了采用HBM和CCIX技術(shù)的細(xì)節(jié)
封裝集成 DRAM象征著在高端 FPGA 應(yīng)用存儲(chǔ)器帶寬發(fā)展方面邁出了一大步。HBM 集成在賽靈思業(yè)....
賽靈思研發(fā)提供能生成獨(dú)特的器件“指紋碼”的密鑰加密密鑰
賽靈思的最新 PUF IP 由 Verayo 提供,能生成獨(dú)特的器件“指紋碼”,也就是只有器件自己知....
賽靈思的Spartan-7 FPGA系列器件的關(guān)鍵功能介紹
本篇白皮書(中文)將向您詳細(xì)介紹 Xilinx “成本優(yōu)化型”產(chǎn)品組合中的 Spartan-7 FP....

賽靈思INT8優(yōu)化為嵌入式視覺(jué)應(yīng)用提供性能和計(jì)算方法
要使用可編程邏輯上的 DSP 實(shí)現(xiàn)中值濾波器,可以對(duì)算法做改動(dòng)。每次比較運(yùn)算可以分為減法運(yùn)算及后續(xù)的....

賽靈思發(fā)布RF級(jí)模擬技術(shù),實(shí)現(xiàn)面向5G無(wú)線的顛覆性技術(shù)突破
All Programmable RFSoC 能解決上述所有這些問(wèn)題。該器件將通信級(jí) RF 采樣數(shù)據(jù)....
All Programmable SoC與無(wú)人駕駛系統(tǒng)
開(kāi)發(fā)用于監(jiān)測(cè)內(nèi)外部攝像頭的嵌入式視覺(jué) ADAS 可以說(shuō)這是一項(xiàng)更具挑戰(zhàn)性的 ADAS 實(shí)現(xiàn)方案。該系....
仿真設(shè)置中修改脈沖拒絕和錯(cuò)誤限制來(lái)防止脈沖濾波
現(xiàn)在假設(shè)設(shè)計(jì)采用的頻率是 200MHz。對(duì)應(yīng)的周期就是 5ns,那么一半就是 2.5ns。在仿真中時(shí)....
約束異步時(shí)鐘的方法
這種方法的效果與方法 3 相同。Vivado工具里面有‘-datapath_only’選項(xiàng),這讓設(shè)計(jì)....
FPGA 的深度學(xué)習(xí)方案的應(yīng)用--DOBBY-AI 原型機(jī)
仔細(xì)觀察 DOBBY-AI 的主板:那兒有一顆 Xilinx 全可編程的 Zynq SoC 芯片。Z....
Xilinx目前工具/解決方案的看法和技巧
進(jìn)行OCV分析時(shí),源路徑和目標(biāo)路徑被認(rèn)為具有不同的延遲時(shí)間。然而對(duì)于兩者“共用”的路徑,其延遲時(shí)間是....
Nimbix宣布采用賽靈思SDAccel開(kāi)發(fā)環(huán)境
該新型解決方案將大幅降低高性能高能效 FPGA 的使用門檻,有助于加速各產(chǎn)業(yè)的高端計(jì)算工作流程。開(kāi)發(fā)....
深鑒科技為行業(yè)即將到來(lái)的AI產(chǎn)品和服務(wù)提供了推理平臺(tái)
賽靈思的 FPGA 和 MPSoC 滿足了我們的推斷解決方案需求, 提供了理想的低時(shí)延和可重配置技術(shù)....
FPGA 加速器和 POWER CPU 之間的里程碑技術(shù)
自 2003 年 PCI Express 問(wèn)世以來(lái),賽靈思就一直是 PCI 互聯(lián)解決方案領(lǐng)域的領(lǐng)跑者....
賽靈思開(kāi)發(fā)者專區(qū)--提供一站式服務(wù)
足當(dāng)前計(jì)算密集型應(yīng)用(如機(jī)器學(xué)習(xí)、數(shù)據(jù)分析和視頻處理等)的需求。加上網(wǎng)絡(luò)與存儲(chǔ)方面日益明顯的瓶頸,云....
Vivado的HLx版本的兩大特色
部分重配置技術(shù)實(shí)現(xiàn)了動(dòng)態(tài)可配置性,在切換設(shè)計(jì)中的某些部分時(shí),其余部分還能繼續(xù)保持工作,完全不需停機(jī),....
UltraFast 設(shè)計(jì)方法--賽靈思推薦最佳實(shí)踐總結(jié)
UltraFast 設(shè)計(jì)方法檢查表 (XTP301)包含了所有常見(jiàn)問(wèn)題,重點(diǎn)關(guān)注各個(gè)設(shè)計(jì)環(huán)節(jié)對(duì)下游能....
賽靈思推出了解決方案,擴(kuò)大了在高速數(shù)據(jù)中心互聯(lián)案領(lǐng)域的領(lǐng)先地位
該演示展示了如何在傳輸線路卡上窺探LLDP數(shù)據(jù)包,從而使得SDN控制器能夠構(gòu)建網(wǎng)絡(luò)拓?fù)?,這對(duì)數(shù)據(jù)中心....
賽靈思未來(lái)競(jìng)爭(zhēng)的關(guān)鍵點(diǎn):硬件實(shí)現(xiàn)軟件算法時(shí)對(duì)整個(gè)算法質(zhì)量的極大提升
近期,在IEEE VLSI系統(tǒng)專欄學(xué)報(bào)處有一篇12頁(yè)的題為“Efficient FPGA Mappi....

賽靈思公司在閃存峰會(huì)上展示了可重配置存儲(chǔ)加速解決方案
賽靈思單芯片存儲(chǔ)解決方案將NVMe-over-Fabric、目標(biāo) RDMA 卸載和處理子系統(tǒng)完美集成....
關(guān)于監(jiān)控系統(tǒng)的研究和突破
與傳統(tǒng)方案相比,PL 與 PS 的緊密耦合使得創(chuàng)建的系統(tǒng)具有更強(qiáng)的響應(yīng)能力、可重配置能力以及更高的能....
FPGA為復(fù)雜的算法提供計(jì)算效率的優(yōu)勢(shì)并且功耗低
在本次研討會(huì)當(dāng)中,賽靈思將要向您展示一種全新的方法,該方法可以使對(duì)硬件設(shè)計(jì)不太熟悉的設(shè)計(jì)者輕松而方便....