根據(jù)BPSK調(diào)制信號(hào)調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了BPSK調(diào)制信號(hào)載波頻率估計(jì)單元。
2014-09-01 11:26:40
2585 本文系統(tǒng)的實(shí)現(xiàn)主要用到了兩類邏輯資源來(lái)優(yōu)化系統(tǒng)性能:DSP48E Slice:25x18位二進(jìn)制補(bǔ)碼乘法器能產(chǎn)生48位全精度結(jié)果。此功能單元還能夠實(shí)現(xiàn)諸多DSP模塊如乘累加器、桶形移位器、寬總線多路復(fù)用器等。
2020-09-03 12:45:22
555 
充分利用DSP資源,我們需要對(duì)DSP48E1有所了解。 1.DSP48E1介紹 DSP48E1是7系列的最小計(jì)算單元,DSP資源,支持許多獨(dú)立的功能,其基本功能如下所示 DSP48E1簡(jiǎn)易模型 包括: 帶有D寄存器的25位預(yù)加法器 25*18二進(jìn)制乘法 48位累加 三輸入加法 其他的一些功能還包括
2020-09-30 11:48:55
26617 
和C寄存器,具有獨(dú)立的復(fù)位和時(shí)鐘啟用。 ?CARRYCASCIN和CARRYCASCOUT內(nèi)部級(jí)聯(lián)信號(hào)支持兩個(gè)DSP48E1片中的96位累加器/加法器/減法器 ?MULTSIGNIN
2021-01-08 16:46:10
7系列FPGA DSP48E1片的特點(diǎn)什么
2021-03-05 06:26:41
我正在實(shí)例化DSP切片并進(jìn)行簡(jiǎn)單的乘法然后加法((A * B)+ C)。根據(jù)DSP48E1用戶指南,當(dāng)使用所有三個(gè)流水線寄存器時(shí),它給出了最高頻率為600 MHz。但就我而言,它使用流水線寄存器
2020-06-12 06:32:01
嗨,我有一個(gè)如下的指令:(D-A)* B + C.端口A,B,C,D與DSP48E1輸入引腳相對(duì)應(yīng)。我試圖將整個(gè)操作打包在DSP單元中。 (順便說(shuō)一句,我的數(shù)據(jù)寬度是8位)在布局和布線完成后,我
2019-04-01 14:25:40
在我的設(shè)計(jì)中,我需要延遲一些數(shù)據(jù)(32位寬)一段時(shí)間。我一直在使用SRL16而不是FFs,它可以很好地延遲超過(guò)幾個(gè)周期。我還注意到,使用DSP48E1片很容易將數(shù)據(jù)延遲到48位寬,延遲三個(gè)周期,因此
2019-04-18 06:40:33
DSP48E1屬性
2021-01-27 06:21:23
。 DSP48E1片輸入數(shù)據(jù)端口支持許多通用的DSP和數(shù)學(xué)算法。DSP48E1片有四個(gè)直接輸入數(shù)據(jù)端口,分別為A、B、C和D?! 數(shù)據(jù)端口寬30位,B數(shù)據(jù)端口寬18位,C數(shù)據(jù)端口寬48位,預(yù)加器D數(shù)據(jù)端口寬25位
2020-12-23 16:54:08
)是指在系統(tǒng)加電時(shí),DSP將一段存儲(chǔ)在外部的非易失性存儲(chǔ)器的代碼移植到內(nèi)部的高速存儲(chǔ)器單元中去執(zhí)行。這樣既利用了外部的存儲(chǔ)單元擴(kuò)展DSP本身有限的ROM資源,又充分發(fā)揮了DSP內(nèi)部資源的效能。盡管用戶代碼在
2011-07-08 11:10:56
DSP56800 16位DSP內(nèi)核架構(gòu)DSP56800內(nèi)核是一款旨在同時(shí)提供高效實(shí)時(shí)DSP能力和通用計(jì)算能力的可編程CMOS 16位DSP內(nèi)核。DSP56800內(nèi)核由四個(gè)并行執(zhí)行的功能單元組成,從而
2011-07-16 14:21:33
DSP56800 系列簡(jiǎn)介DSP56800系列芯片基于DSP56800 16位定點(diǎn)DSP微控制器中央處理單元(CPU)內(nèi)核。DSP56800內(nèi)核的設(shè)計(jì)宗旨是同時(shí)提供高效的DSP和控制器運(yùn)算能力。其
2011-07-16 14:20:41
`產(chǎn)品特點(diǎn)基于ZYNQ+并行DSP處理架構(gòu)處理架構(gòu)十分靈活,能夠滿足各類并行加速需求支持OpenCL編程,方便算法移植系統(tǒng)處理靈活:FPGA或DSP可選尺寸小巧,方便集成擴(kuò)展能力強(qiáng) 應(yīng)用領(lǐng)域并行控制
2017-06-08 10:33:07
DSP并行處理的方法摘 要:TI公司的TMS320C6x和AD公司的ADSP2106x是目前業(yè)界使用廣泛的數(shù)字信號(hào)處理器(DSP)。  
2009-11-03 15:16:47
操作,用硬件的方法總比用軟件的方法有著無(wú)法比擬的速度優(yōu)勢(shì)。 DSP處理都有自己的累加器單元AUL,大多數(shù)的DSP處理器在執(zhí)行乘加操作時(shí)可以在一條指令周期內(nèi)同時(shí)...
2021-11-03 08:41:44
想請(qǐng)教一下高手,公司了DSP開發(fā)或大家自己開發(fā)學(xué)習(xí)用TI定義的庫(kù)還是自己定義相關(guān)寄存器,然后在自己定義的基礎(chǔ)上進(jìn)行相關(guān)算法的開發(fā)????
2014-05-22 12:58:35
充當(dāng),利用DSP的HPI接口組成一個(gè)多DSP互 連并行系統(tǒng),一般是一個(gè)主處理器和一個(gè)從處理器,此種方法的一個(gè)應(yīng)用實(shí)例是在雷達(dá)中的應(yīng)用?;八惴ㄊ菙?shù)字信號(hào)處理中一種常用的基本算法,但滑窗算法一般
2019-04-08 09:36:19
近來(lái),Altera公司推出業(yè)界首款浮點(diǎn)FPGA,它集成了硬核IEEE754兼容浮點(diǎn)運(yùn)算功能,提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。據(jù)悉,硬核浮點(diǎn)DSP模塊集成在
2019-07-03 07:56:05
1.請(qǐng)問(wèn)AM335X armv7 架構(gòu)是否有向DSP 有單週期可執(zhí)行多個(gè)乘加運(yùn)算的功能 ??
2. FFT 運(yùn)算式會(huì)運(yùn)用到AM335X的VFP 還是NEON??
3.若執(zhí)行一段浮點(diǎn)運(yùn)算程式碼 例如
2018-06-21 06:58:42
算術(shù)邏輯單元(ALU)和一個(gè)帶有48位累加器的單24x24位乘加器(MAC)。這些單元都以并行狀態(tài)工作,并具有雙口數(shù)據(jù)存儲(chǔ)接口,可以同時(shí)產(chǎn)生地址信息。所有尋址模式包括反轉(zhuǎn)和求模運(yùn)算都支持高效率的單周期訪問(wèn)。
2011-03-12 03:00:07
分時(shí)鐘、DSP48E/A模塊、BRAM模塊、DCM模塊。0.5學(xué)時(shí)4. ISE高級(jí)操作技巧,包括:FloorPlanner、FPGA Editor、ChipScope Pro
2009-07-21 09:22:42
小、帶寬要求低等優(yōu)點(diǎn),特別適用于各種無(wú)線設(shè)備和智能卡等計(jì)算資源受限的設(shè)備,因而受到了人們的廣泛關(guān)注,成為新一代公鑰密碼標(biāo)準(zhǔn)。而模乘運(yùn)算是橢圓曲線加密算法中的核心運(yùn)算,如何高效地實(shí)現(xiàn)模乘運(yùn)算是當(dāng)前的一個(gè)研究熱點(diǎn)。
2020-03-20 06:04:40
,Z選擇器的輸入;(7bit)
?ALUMODE邏輯控制選擇單元;(4bit)
我們通過(guò)構(gòu)建一個(gè)乘累加器來(lái)介紹DSP的使用以及寄存器的配置。
實(shí)現(xiàn)的乘累加完成如下功能,即SUM = SUM
2023-06-20 14:29:51
數(shù)字信號(hào)處理(DSP)芯片曾經(jīng)作為協(xié)處理器來(lái)實(shí)現(xiàn)濾波器算法。現(xiàn)在DSP技術(shù)的發(fā)展已實(shí)現(xiàn)了多個(gè)復(fù)雜算法的并行。但是,這種功能的擴(kuò)展也產(chǎn)生了新的問(wèn)題,開發(fā)人員發(fā)現(xiàn),在DSP處理能力方面,當(dāng)MIP和存儲(chǔ)器的問(wèn)題得
2010-04-03 08:21:50
分時(shí)鐘、DSP48E/A模塊、BRAM模塊、DCM模塊。0.5學(xué)時(shí)4. ISE高級(jí)操作技巧,包括:FloorPlanner、FPGA Editor、ChipScope Pro
2009-07-21 09:20:11
分時(shí)鐘、DSP48E/A模塊、BRAM模塊、DCM模塊。0.5學(xué)時(shí)4. ISE高級(jí)操作技巧,包括:FloorPlanner、FPGA Editor、ChipScope Pro
2009-07-24 13:07:08
本帖最后由 eehome 于 2013-1-5 10:03 編輯
fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)
2012-08-11 18:27:41
fpga實(shí)現(xiàn)濾波器fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。本文研究了一種16階FIR濾波器的FPGA設(shè)計(jì)方法
2012-08-12 11:50:16
為什么BUFG驅(qū)動(dòng)DSP48E1的CE會(huì)出現(xiàn)問(wèn)題?警告:LIT:683 - DSP48E1符號(hào)“Inst_control_loop / u_Subsystem11
2020-06-12 11:45:43
QuartusII中乘加器IP的手冊(cè),如上圖所示,出現(xiàn)DSP Blocks字樣。手冊(cè)中說(shuō)到,DSP塊由一些專用的邏輯塊組成。這些邏輯塊可以實(shí)現(xiàn)乘法、加法、減法、累加、求和運(yùn)算。你可以把DSP塊配置成
2020-09-04 10:31:13
與遵循馮·諾依曼結(jié)構(gòu)的CPU和單片機(jī)不同,典型的DSP內(nèi)部采用改進(jìn)的哈佛結(jié)構(gòu)和流水線技術(shù),可以在單指令周期內(nèi)完成乘加指令,更具有擴(kuò)展動(dòng)態(tài)范圍的乘積累加單元、數(shù)據(jù)指針環(huán)形尋址和零開銷循環(huán)跳轉(zhuǎn)等特殊
2011-03-06 22:28:27
)、離散余弦變換(DCT)、小波變換、數(shù)字濾波器(有限脈沖響應(yīng)(FIR)、無(wú)限脈沖響應(yīng)(IIR)和自適應(yīng)濾波器)以及數(shù)字上下變頻器。這些算法中,每一種都有一些結(jié)構(gòu)性的元件可以用并行方法實(shí)現(xiàn)。而FPGA
2021-12-15 06:30:00
的軟件,變得更加重要。為滿足需求,文中提出一種基于DSP/ BIOS的軟件架構(gòu),可提高軟件的可維護(hù)性和可重用性,方便算法的裁減添加及程序的跨平臺(tái)移植,實(shí)現(xiàn)多類信號(hào)多路并行處理的軟件快速開發(fā)設(shè)計(jì)。1 DSP
2012-09-03 17:18:51
傳統(tǒng)數(shù)字濾波器硬件的實(shí)現(xiàn)主要采用專用集成電路(ASIC)和數(shù)字信號(hào)處理器(DSP)來(lái)實(shí)現(xiàn)。FPGA內(nèi)部的功能塊中采用了SRAM的查找表(lo-ok up table,LUT)結(jié)構(gòu),這種結(jié)構(gòu)特別適用于并行處理結(jié)構(gòu),相對(duì)于傳統(tǒng)方法來(lái)說(shuō),其并行度和擴(kuò)展性都很好,它逐漸成為構(gòu)造可編程高性能算法結(jié)構(gòu)的新選擇。
2019-10-22 07:14:04
DSP并行系統(tǒng)。因?yàn)樵撓盗械奶幚?b class="flag-6" style="color: red">器在構(gòu)成并行處理系統(tǒng)時(shí)其本身就提供了實(shí)現(xiàn)互連所需的片內(nèi)總線仲裁控制和特有的鏈路口,可以以各種拓?fù)浣Y(jié)構(gòu)互連DSP,滿足大運(yùn)算量和片間通信靈活的要求。此外,選用ADSP
2019-05-21 05:00:19
的距離塊就可以完成256個(gè)單元的計(jì)算。把上述結(jié)構(gòu)映射到FPGA上實(shí)現(xiàn),則FPGA上并行32個(gè)運(yùn)算單元,且每1個(gè)運(yùn)算單元具有1個(gè)與其他運(yùn)算單元獨(dú)立的復(fù)數(shù)乘加模塊、寄存器組和1個(gè)互相關(guān)值輸出鎖存寄存器
2009-09-19 09:25:42
DSU相關(guān)的權(quán)函數(shù)使用,記為fI和fQ;接收回波信號(hào)在A/D采樣后,經(jīng)過(guò)正交分解形成數(shù)據(jù)流rI和rQ,然后對(duì)接收數(shù)據(jù)進(jìn)行相關(guān)操作,即回波數(shù)據(jù)以流水方式通過(guò)相關(guān)器與發(fā)射樣本數(shù)據(jù)逐點(diǎn)進(jìn)行乘加處理。本論
2015-02-05 15:34:43
針對(duì)長(zhǎng)期演進(jìn)(LTE)下行正交頻分復(fù)用(OFDM)系統(tǒng)的最小二乘(LS)信道估計(jì)算法對(duì)噪聲比較敏感的問(wèn)題,提出了一種基于小波變換去噪與變換域插值相結(jié)合的信道估計(jì)方法。該方法通過(guò)在最小二乘(LS)估計(jì)
2010-05-06 09:01:31
/20755211100719/1310381718_530721f7.gif]4 FFT復(fù)乘的FPGA實(shí)現(xiàn)由于軟件和DSP實(shí)現(xiàn)的速度較慢,而FPGA資源豐富,組織結(jié)構(gòu)便于采用流水線結(jié)構(gòu)和并行運(yùn)算,其速度快、擴(kuò)展能力強(qiáng)
2011-07-11 21:32:29
本帖最后由 mr.pengyongche 于 2013-4-30 03:23 編輯
8核的TMS320C6678款DSP芯片一個(gè)周期可
2012-02-18 13:19:36
本帖最后由 mr.pengyongche 于 2013-4-30 03:23 編輯
8核的TMS320C6678款DSP芯片一個(gè)周期可
2012-02-18 13:29:59
,圖2-1和第14頁(yè)和第16頁(yè)的2-2中的原理圖,我注意到乘法路徑具有實(shí)現(xiàn)3級(jí)流水線所需的寄存器但是,C輸入的datha路徑只能使用2個(gè)寄存器。所以我的問(wèn)題是,我應(yīng)該在DSP48E1 Block之外添加
2020-07-21 13:52:24
FIFO芯片是什么?如何利用FIFO去實(shí)現(xiàn)DSP間雙向并行異步通訊?
2021-06-02 06:08:17
DSP48E1片的數(shù)學(xué)部分由一個(gè)25位的預(yù)加器、2個(gè)25位、18位的補(bǔ)法器和3個(gè)48位的數(shù)據(jù)路徑多路復(fù)用器(具有輸出X、Y和Z)組成,然后是一個(gè)3輸入加法器/減法器或2輸入邏輯單元(參見圖2-5
2021-01-08 16:36:32
簡(jiǎn)化DSP48E1片操作
2021-01-27 07:13:57
喜據(jù)我所知,有些xilinx FPGA具有DSP Slice(DSP48E)。在fpga設(shè)計(jì)摘要中,我看到切片寄存器,切片LUT,占用切片等以及DSP48E的單獨(dú)行。我的問(wèn)題是 - 1)DSP48E
2019-04-04 06:36:56
值。目前,數(shù)字信號(hào)處理器(DSP)技術(shù)的高速發(fā)展為高效媒體處理器的實(shí)現(xiàn)提供了可靠的硬件平臺(tái)。C64系列DSP是當(dāng)前TI(Texas Instruments)公司推出的處理能力最高的定點(diǎn)DSP,NVDK
2008-06-25 10:35:31
我一直在嘗試將DSP48E1原語(yǔ)用于具有自動(dòng)終端計(jì)數(shù)重置的計(jì)數(shù)器。大部分工作都很好,但我看到的一個(gè)問(wèn)題是我無(wú)法讓DSP48E1進(jìn)行模式檢測(cè)0.如果我將C輸入設(shè)置為48'd0,則在P =開始時(shí)
2020-07-28 10:38:40
?! chronix為了解決這一大困境,創(chuàng)新地設(shè)計(jì)了機(jī)器學(xué)習(xí)處理器(MLP)單元,不僅支持浮點(diǎn)的乘加運(yùn)算,還可以支持對(duì)多種定浮點(diǎn)數(shù)格式進(jìn)行拆分。
2020-11-26 06:42:00
嘿,為了在Zynq設(shè)備上對(duì)一種算法的不同實(shí)現(xiàn)進(jìn)行簡(jiǎn)單比較,我想為每種實(shí)現(xiàn)的資源使用創(chuàng)建一個(gè)指示符,例如CLB的使用。因此,獲得基本元素CLB,DSP48E1和BRAM36K的面積指標(biāo)會(huì)很好。在
2020-07-25 11:04:42
基于STM32F407-DISCO的低通濾波器的設(shè)計(jì)
單電源低通加隔值電容
STM32F407自帶DSP硬核和FPU處理單元,對(duì)外部輸入的低頻信號(hào)
2017-04-16 21:54:33
、譯碼和執(zhí)行等操作可以重疊執(zhí)行。 當(dāng)然,與通用微處理器相比,DSP芯片的其他通用功能相對(duì)較弱些。 DSP優(yōu)勢(shì)在于其有獨(dú)特乘法器,一個(gè)指令就可以完成乘加運(yùn)算,但GPP(通用處理器)處理一般是用加法代替乘法
2018-12-11 12:05:54
、譯碼和執(zhí)行等操作可以重疊執(zhí)行。 當(dāng)然,與通用微處理器相比,DSP芯片的其他通用功能相對(duì)較弱些。 DSP優(yōu)勢(shì)在于其有獨(dú)特乘法器,一個(gè)指令就可以完成乘加運(yùn)算,但GPP(通用處理器)處理一般是用加法代替乘法
2019-02-25 16:58:00
操作,使取指、譯碼和執(zhí)行等操作可以重疊執(zhí)行。 當(dāng)然,與通用微處理器相比,DSP芯片的其他通用功能相對(duì)較弱些。 DSP優(yōu)勢(shì)在于其有獨(dú)特乘法器,一個(gè)指令就可以完成乘加運(yùn)算,但GPP(通用處理器)處理一般是用
2019-05-16 17:06:34
我看書上說(shuō)現(xiàn)代DSP內(nèi)置MAC硬核,可以在一個(gè)時(shí)鐘周期完成取數(shù)相乘并累加。實(shí)驗(yàn)如下,例如c=a*b+c;反匯編如下可以看到有七句匯編,先用2個(gè)周期取ab值,1個(gè)周期相乘,1個(gè)周期取c值,1個(gè)周期想加
2018-10-10 11:08:14
【摘要】針對(duì)以往DOA估計(jì)算法中智能天線系統(tǒng)的陣列單元模型多采用全向振子的情況,分析了當(dāng)天線單元存在方向性時(shí)對(duì)MUSIC算法估計(jì)信號(hào)到達(dá)角的影響,并在進(jìn)行陣元互耦校正后
2009-03-14 15:12:51
18 基于VxWorks的多DSP并行處理系統(tǒng)的實(shí)現(xiàn)
2009-03-29 12:31:18
17 High DSP Performance Platform– The DSP48E Slice– Essential DSP Building Blocks• Imaging Algorithms
2009-04-09 22:05:31
12 本文針對(duì)CDMA 系統(tǒng),提出使用DSP 器件TMS320C6701 實(shí)現(xiàn)對(duì)CDMA 信號(hào)的波達(dá)方向估計(jì)。該算法基于對(duì)解擴(kuò)前后相關(guān)陣相減,去除了干擾相關(guān)陣是,然后使用傳統(tǒng)MUSIC或ESPRIT 算法進(jìn)行DOA 估
2009-06-18 09:13:09
16 本文針對(duì)CDMA 系統(tǒng),提出使用DSP 器件ADSP21160 實(shí)現(xiàn)對(duì)感興趣用戶的波達(dá)方向和多徑時(shí)延進(jìn)行聯(lián)合估計(jì)的算法。該算法是對(duì)傳統(tǒng)MUSIC 方法的推廣與變形,克服了要求接收信號(hào)數(shù)小于陣
2009-08-26 08:55:22
11 信道估計(jì)是RAKE 接收機(jī)的關(guān)鍵技術(shù),WCDMA 中可采用時(shí)分復(fù)用導(dǎo)頻完成,給出了用DSP 的具體實(shí)現(xiàn)方案。關(guān)鍵詞:DSP;信道估計(jì);WCDMA
2009-09-15 09:36:23
28 PC機(jī)與DSP之間的并行通訊技術(shù)
摘要:對(duì)PC 機(jī)在EPP 模式下與C6000 系列DSP 的HPI 口之間進(jìn)行的并行通訊進(jìn)行了研究,提出了用EPP 協(xié)議和CPLD 實(shí)現(xiàn)DSP 與計(jì)算機(jī)并口
2010-04-07 14:37:06
35 基于TMS320C6416高性能通用DSP,實(shí)現(xiàn)了對(duì)AWGN信道的信噪比(SNR)估計(jì),并以此估計(jì)值設(shè)計(jì)了一種低密度奇偶校驗(yàn)(LDPC)碼的譯碼系統(tǒng);詳盡介紹了集成SNR估計(jì)的譯碼系統(tǒng)的實(shí)現(xiàn)方案和流程;仿真
2010-07-27 16:28:32
11 摘要:提出了一種巧妙實(shí)現(xiàn)DSP并行自舉的方法,即采用“兩次下載法”,利用DSP自身對(duì)FLASH編程,以實(shí)現(xiàn)DSP的并行自舉。這種在系統(tǒng)編程的DSP自舉實(shí)現(xiàn)方式無(wú)需文件
2006-03-11 17:39:50
1400 
帶有飽和處理功能的并行乘加單元設(shè)計(jì)
本文介紹了一種48bit+24bit×24bit帶飽和處理的MAC單元設(shè)計(jì)。在乘法器的設(shè)計(jì)中,采用改進(jìn)的booth 算法來(lái)減少部分積的數(shù)目,用由壓縮單
2009-03-28 16:28:58
1598 
在水下日標(biāo)檢測(cè)和跟蹤系統(tǒng)中,多目標(biāo)方位估計(jì)算法起著重要的作用.MUSIC算法是最具代表性的方法}為了滿足目標(biāo)方位估計(jì)對(duì)高速變時(shí)并行處理技術(shù)的要求,針對(duì)水下陣列信號(hào)處理的實(shí)
2011-10-12 16:19:54
41 介紹了時(shí)差測(cè)向的基本原理,其關(guān)鍵在于對(duì)時(shí)差的測(cè)量,因此主要工作即為對(duì)跳頻信號(hào)進(jìn)行時(shí)差測(cè)量?;谛诺阑椒▽?duì)跳頻信號(hào)進(jìn)行時(shí)差估計(jì)具有較高的精度,可以在FPGA中實(shí)現(xiàn)。
2012-02-08 15:12:58
34 基于ADSP_TS201S的多DSP并行系統(tǒng)設(shè)計(jì)
2015-12-29 17:33:04
22 題(1):使用DS48E1的SIMD功能實(shí)現(xiàn)四路并行12位加法”,要求數(shù)據(jù)從不同的DSP48端口進(jìn)去。 評(píng)分標(biāo)準(zhǔn): 1)使用Vivado 仿真通過(guò) 2)使用7A50T板子,使用Vivado硬件實(shí)現(xiàn)且記錄波形,或者,使用Matlab sysgen硬件仿真,或者其他硬件實(shí)現(xiàn)方式且有硬件結(jié)果 軟件環(huán)境:
2017-02-07 20:23:33
2159 TMS320VC5416DSP并行自舉方案的設(shè)計(jì)與實(shí)現(xiàn)
2017-10-20 09:15:22
12 DSP通過(guò)FLASH并行加載的分析和實(shí)例
2017-10-20 10:15:16
7 DSP并行系統(tǒng)的并行粒子群優(yōu)化目標(biāo)跟蹤
2017-10-20 10:54:00
6 介紹了利用CYPRESS公司的FIFO芯片CY7C419實(shí)現(xiàn)DSP間雙向并行異步通訊的方法,該方法簡(jiǎn)單實(shí)用,速度快,特別適用于小數(shù)據(jù)量的數(shù)據(jù)相互傳送。文中給出了CY7C419的引腳功能以及用FIFO
2017-10-25 11:35:25
0 根據(jù)BPSK調(diào)制信號(hào)調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了BPSK調(diào)制信號(hào)載波頻率估計(jì)單元。利用ModelSim仿真環(huán)境對(duì)載頻估計(jì)功能進(jìn)行仿真,驗(yàn)證了平方倍頻法對(duì)BPSK信號(hào)進(jìn)行載波
2017-11-18 05:13:05
3576 
針對(duì)均勻線性陣列DOA估計(jì)中的實(shí)時(shí)性和解相干問(wèn)題,提出了一種基于單次快拍數(shù)據(jù)的估計(jì)算法,通過(guò)對(duì)陣列接收的單次快拍數(shù)據(jù)進(jìn)行相關(guān)處理后重構(gòu)Toeplitz矩陣,并證明該矩陣的秩不受信號(hào)相干性的影響。通過(guò)
2018-03-06 10:57:38
0 更加多樣化。DSP48基本結(jié)構(gòu)如下圖所示(圖片來(lái)源:ug073, Figure 2-1)。DSP48中的核心單元是18x18的乘法器。從圖中不難看出,DSP48可實(shí)現(xiàn)基本數(shù)學(xué)函數(shù)P=Z(X+Y+CIN
2020-10-30 17:16:51
5768 
A、B、C、CARRYIN、CARRYINSEL、OPMODE、BCIN、PCIN、ACIN、ALUMODE、CARRYCASCIN、MULTSIGNIN以及相應(yīng)的時(shí)鐘啟用輸入和復(fù)位輸入都是保留端口。D和INMODE端口對(duì)于DSP48E1片是唯一的。本節(jié)詳細(xì)描述DSP48E1片的輸入端口
2022-07-25 18:00:18
4426 
擴(kuò)頻碼的相關(guān)解擴(kuò)是擴(kuò)頻通信接收機(jī)的關(guān)鍵技術(shù)之一,主要介紹了數(shù)字相關(guān)器在全球定位系統(tǒng)(GPS)信號(hào)捕獲中的應(yīng)用,并進(jìn)行了FPGA實(shí)現(xiàn)。在設(shè)計(jì)中,采用了16路并行相關(guān)運(yùn)算的方式加快相關(guān)解擴(kuò)運(yùn)算速度
2021-01-26 16:22:43
15 在DSP48E1列中,級(jí)聯(lián)各個(gè)DSP48E1片可以支持更高級(jí)的DSP功能。兩個(gè)數(shù)據(jù)路徑(ACOUT和BCOUT)和DSP48E1片輸出(PCOUT、MULTSIGNOUT和CARRYCASCOUT)提供級(jí)聯(lián)功能。級(jí)聯(lián)數(shù)據(jù)路徑的能力在過(guò)濾器設(shè)計(jì)中很有用。
2021-01-27 07:34:32
8 A、B、C、CARRYIN、CARRYINSEL、OPMODE、BCIN、PCIN、ACIN、ALUMODE、CARRYCASCIN、MULTSIGNIN以及相應(yīng)的時(shí)鐘啟用輸入和復(fù)位輸入都是保留端口。D和INMODE端口對(duì)于DSP48E1片是唯一的。本節(jié)詳細(xì)描述DSP48E1片的輸入端口
2021-01-27 08:18:02
2 DSP48E1片的數(shù)學(xué)部分由一個(gè)25位的預(yù)加器、2個(gè)25位、18位的補(bǔ)法器和3個(gè)48位的數(shù)據(jù)路徑多路復(fù)用器(具有輸出X、Y和Z)組成,然后是一個(gè)3輸入加法器/減法器或2輸入邏輯單元(參見圖2-5)。使用2輸入邏輯單元時(shí),不能使用乘法器。
2021-01-29 08:19:37
13 在定位系統(tǒng)的時(shí)差提取方法中,傳統(tǒng)的互相關(guān)算法抗噪能力較弱、時(shí)差提取精度較低,針對(duì)以上缺點(diǎn),提出卡爾曼-最優(yōu)階互相關(guān)算法,并且通過(guò)仿真對(duì)比分析相同條件下該算法和基本互相關(guān)算法、廣義加權(quán)互相關(guān)算法的時(shí)差
2021-06-18 11:28:06
16 元件,如通用CPU、SIMD DSP、GPGPU和專用加速器等。 計(jì)算元件特性 ?通用CPU適合運(yùn)行順序代碼和有限的數(shù)據(jù)并行。 ?SIMD DSP處理更數(shù)據(jù)密集的任務(wù)。 ?GPGPU也可以處理高數(shù)據(jù)量和控制順序靈活的任務(wù)。 ?專用加速器針對(duì)特定操作實(shí)現(xiàn)最高執(zhí)行效率
2023-10-04 10:34:00
262 
評(píng)論