一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>淺析Intel FPGA DSP Builder系統(tǒng)級設(shè)計

淺析Intel FPGA DSP Builder系統(tǒng)級設(shè)計

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

DSP+FPGA電機控制系統(tǒng)

DSP+FPGA+AD控制系統(tǒng)FPGA負責(zé)AD7606的采集,將電機參數(shù)采集后,傳輸至DSP ,DSP將數(shù)據(jù)進行變換后輸出PWM進而控制電機的轉(zhuǎn)速。DSP采用TI公司的TMS320F28335
2016-07-18 16:59:22

DSP28335+FPGA+ADDA

本帖最后由 yicunyu 于 2016-7-18 16:45 編輯 DSP28335+FPGA的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA
2016-07-16 14:32:23

DSP Builder V7.2下載

DSP Builder V7.2安裝程序下載,安裝之前請確保已安裝Quartus II Version 7.2 。點擊下載
2019-05-05 11:39:16

DSP Builder V9.0軟件下載

DSP Builder V9.0安裝程序,使用前請先安裝 Quartus II V9.0軟件。點擊下載
2019-04-22 16:37:48

DSP Builder V9.1軟件下載

DSP Builder V9.1安裝程序,請配合Quartus II V9.1軟件使用。點擊下載
2019-05-05 11:38:31

DSP Builder仿真錯誤

`我參照潘松主編的《現(xiàn)代DSP技術(shù)》設(shè)計FIR數(shù)字濾波器做畢業(yè)設(shè)計,請求各位大神幫忙看下我這個是什么問題,使用的DSP Builder 13.0版本,破解和軟件匹配都是沒有問題的,運行時
2021-03-07 00:42:07

DSPFPGA系統(tǒng)設(shè)計中的應(yīng)用

1 引言在信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢,從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機,到今天DSPFPGA系統(tǒng)設(shè)計中的應(yīng)用,電子設(shè)計技術(shù)已邁入了一個全新
2021-10-29 08:55:40

DSP_Builder_設(shè)計方法及應(yīng)用實例

介紹DSP的基礎(chǔ)知識,DSP builder的直奔概念,介紹如何用DSPBuild來進行設(shè)計,并配合相應(yīng)的實例
2016-04-08 00:54:42

FPGA/CPLD同步設(shè)計若干問題淺析

FPGA CPLD同步設(shè)計若干問題淺析摘要:針對FPGA/CPLD同步設(shè)計過程中一些容易被忽視的問題進行了研究,分析了問題產(chǎn)生的原因、對可靠性的影響,并給出了解決方案。關(guān)鍵詞:FPGA/CPLD
2009-04-21 16:42:01

FPGA初級班培訓(xùn)

和Quartus II開發(fā)軟件的DSP開發(fā)工具。在DSP Builder的無縫設(shè)計流程中,設(shè)計人員首先在MATLAB軟件中進行算法設(shè)計,然后在Simulink軟件中進行系統(tǒng)集成,最后將設(shè)計輸出為硬件描述
2010-03-10 17:50:30

FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計與實現(xiàn)

以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計算機算法的概念、理論、有限字長效用、FIR和IIR濾波器的實現(xiàn)、多速率和自適應(yīng)信號處理的FPGA實現(xiàn);最后,介紹了System Genrerator
2009-07-21 09:22:42

FPGA構(gòu)建高性能DSP

,但也需要設(shè)計編程技巧。FPGA制造商不斷改進這一流程,開發(fā)專門的軟件,與第三方軟件供應(yīng)商建立伙伴關(guān)系,從而簡化編程過程,并提供最大的靈活性?! ?b class="flag-6" style="color: red">FPGA核心與系統(tǒng)模型工具的集成為設(shè)計人員提供了創(chuàng)建
2011-02-17 11:21:37

淺析ARM、DSPFPGA

ARM、DSPFPGA的技術(shù)特點和區(qū)別
2019-10-12 07:13:50

ARM、DSP、FPGA

系統(tǒng)升級或除錯。DSP VS FPGADSP是通用的信號處理器,用軟件實現(xiàn)數(shù)據(jù)處理;FPGA用硬件實現(xiàn)數(shù)據(jù)處理。DSP成本低,算法靈活,功能性強,而FPGA的實時性好,成本較高,FPGA適合于控制功能算法
2021-09-08 17:49:20

Altera的DSP_Builder現(xiàn)支持FPGA協(xié)處理器

本帖最后由 qzq378271387 于 2012-8-15 16:56 編輯 Altera的DSP_Builder現(xiàn)支持FPGA協(xié)處理器
2012-08-15 16:37:33

[討論]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計與實現(xiàn)

以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計算機算法的概念、理論、有限字長效用、FIR和IIR濾波器的實現(xiàn)、多速率和自適應(yīng)信號處理的FPGA實現(xiàn);最后,介紹了System Genrerator
2009-07-21 09:20:11

[轉(zhuǎn)帖]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計與實現(xiàn)

以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計算機算法的概念、理論、有限字長效用、FIR和IIR濾波器的實現(xiàn)、多速率和自適應(yīng)信號處理的FPGA實現(xiàn);最后,介紹了System Genrerator
2009-07-24 13:07:08

matlab 2010b simulink庫里面找不到DSP builder

dsp builder 是在我最近安裝的Quartus ii 12.0網(wǎng)絡(luò)免費版時同時安裝的,安裝時候也制定了MATLAB安裝路徑,matlab是2010b版本,自己破解的,在simulink 庫就是沒有DSP builder ......請高手指教,多謝
2012-08-23 09:32:48

quartus2 v9.0破解(含nios2、DSP Builder、modulsim ase)

quartus2全功能破解版,含nios 、DSP Builder、modulsim ase
2009-08-12 09:00:47

【TL6748 DSP申請】基于DSPFPGA 圖像處理的系統(tǒng)設(shè)計

申請理由:學(xué)習(xí)DSPFPGA DSP優(yōu)越的計算能力 超高的編解碼速度 和FPGA 聯(lián)合使用 取長補短 快速實現(xiàn)視頻傳輸不是夢 。第一次申請?,F(xiàn)在進行FPGA 的視頻傳輸部分項目描述:項目描述:先
2015-09-10 11:18:56

【重要資料發(fā)布】DSP Builder 64位破解器,通吃過去、現(xiàn)在、未來的版本

本帖最后由 cytechsunsong 于 2017-12-17 02:27 編輯 DSP BuilderDSP Builder Advance 的64位破解器,通吃過去、現(xiàn)在、未來的版本
2017-12-10 17:26:52

關(guān)于DSP builder

Configuration Parameters點擊后matlab就會自動關(guān)閉不知道是怎么回事,是因為安裝的DSP builder有問題嗎
2013-04-12 09:54:11

關(guān)于dsp builder9.0破解安裝問題 求大神指導(dǎo)

dsp builder按網(wǎng)上教程破解安裝。quartus 9.0+dsp builder9.0+MATLABr2012b在quartus看應(yīng)該是正確的但是MATLAB的simulink工具箱里dsp builder block為空 點擊時發(fā)生錯誤如圖。求大神指導(dǎo)
2013-11-14 10:10:46

哪位壇友有DSP BUILDER 9.1 的破解器

哪位壇友有DSP BUILDER 9.1 的破解器,求發(fā)給我一份!萬分感謝!QQ1145387296
2015-01-03 12:05:59

基于DSP Builder的CIC梳狀濾波器該怎么設(shè)計?

成長,CIC低通濾波器得到了廣泛的應(yīng)用。長期以來,CIC梳狀濾波器一般是在通用DSP處理器上實現(xiàn)的,由于DSP處理器的順序執(zhí)行特性的限制,其速度很難滿足一些高速抽取與插值系統(tǒng)的需要。FPGA具有優(yōu)良的全硬件并行執(zhí)行的特性,研究CIC梳狀濾波器的設(shè)計及其FPGA實現(xiàn)具有重要的現(xiàn)實意義。
2019-09-23 07:22:30

基于DSP Builder的FIR濾波器該如何去設(shè)計?

FIR濾波器的原理是什么?基于DSP Builder的FIR濾波器該如何去設(shè)計?
2021-06-02 06:26:02

基于DSP Builder的小波變換設(shè)計實現(xiàn)

,而對濾波器的輸出信號有移15位即得到實際輸出。以DSP Builder為平臺,對式(7)、式(8)和式(13)算法進行系統(tǒng)建模、仿真,再利用Signal Compiler生成HDL文件,然后利用
2021-05-13 07:00:00

基于DSP Builder的小波變換設(shè)計實現(xiàn)

,而對濾波器的輸出信號有移15位即得到實際輸出。以DSP Builder為平臺,對式(7)、式(8)和式(13)算法進行系統(tǒng)建模、仿真,再利用Signal Compiler生成HDL文件,然后利用
2021-06-04 07:00:00

基于DSPFPGA的專業(yè)音頻處理開發(fā)板

基于DSPFPGA的專業(yè)音頻處理開發(fā)板
2012-08-17 14:03:39

基于DSPFPGA的機器人聲控系統(tǒng)設(shè)計

基于DSPFPGA的機器人聲控系統(tǒng)設(shè)計
2012-08-17 23:54:05

基于DSPFPGA的高速串行通信系統(tǒng)設(shè)計

基于DSPFPGA的高速串行通信系統(tǒng)設(shè)計
2015-03-16 15:47:04

基于FPGADSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計

基于FPGADSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計
2012-08-20 15:35:41

基于FPGADSP的視頻處理系統(tǒng)設(shè)計

  本系統(tǒng)采用基于FPGADSP協(xié)同工作進行視頻處理的方案,實現(xiàn)視頻采集、處理到傳輸?shù)恼麄€過程?! 崟r視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對處理速度要求高,但算法相對比較簡單,適合于
2019-06-19 06:12:05

如何利用DSP Builder設(shè)計一種適合于軟件無線電使用的可控數(shù)字調(diào)制器

本文采用了Altera公司推出的FPGADSP開發(fā)工具DSP Builder軟件,基于DDS(直接數(shù)字頻率合成)技術(shù)原理,設(shè)計了一種適合于軟件無線電使用的可控數(shù)字調(diào)制器,可以完成FSK、PSK、ASK等調(diào)制方式,并采用此方法在FPGA芯片上進行系統(tǒng)實現(xiàn)。
2021-04-25 07:25:17

如何用DSPFPGA構(gòu)建多普勒測量系統(tǒng)

請問如何用DSPFPGA構(gòu)建多普勒測量系統(tǒng)?
2021-04-14 06:41:02

安裝DSP完成后沒有找到Altera DSP Builder Blockset

最近在安裝DSP Builder11.0+Matlab2011a+Quratus II 11.0安裝完成后沒有找到Altera DSP Builder Blockset;求大神指教。
2015-06-04 16:01:12

dsp builder破解

dsp builder破解
2011-06-11 10:33:16

求教一個有關(guān)DSP builder的問題

下圖是我畫的simulink圖但是在運行仿真的過程中報錯了,報錯窗口如下[attach]***[/attach]請各位大神指點一下這是什么錯誤,該如何修改???我的DSP builder破解成功了,而且和quartus、matlab版本匹配,求大神指點迷津
2018-01-04 11:04:22

DSP Builder設(shè)計基于PLD的數(shù)字信號處理器

的修改方面缺乏靈活性。本文介紹一種嶄新的基于Matlab與QuartusII的DSP處理器的設(shè)計軟件DSP Builder,詳細介紹了其設(shè)計流程與優(yōu)點,并以DDS直接數(shù)字合成器的實現(xiàn)為例說明用該軟件來設(shè)計DSP處理器的方法以及與Matlab、QuartusÊ之間的關(guān)系。
2011-03-03 10:05:43

誰有dsp_builder9.0

本帖最后由 mr.pengyongche 于 2013-4-30 02:22 編輯 請問誰有與quartersII9.0搭配使用的dsp_builder9.0???我下的破解器破解后桌面也不出
2011-08-03 11:16:29

軟核處理器助Altera SOPC Builder擴展設(shè)計

;        2008年6月11號,為幫助系統(tǒng)設(shè)計人員在FPGA軟核
2008-06-17 11:40:12

DSP Builder用戶手冊

DSP Builder用戶手冊
2006-03-25 13:24:3332

Twin Builder系統(tǒng)多物理域數(shù)字孿生平臺

    Twin Builder是ANSYS公司系統(tǒng)仿真單元的核心產(chǎn)品,是一款專業(yè)的跨學(xué)科多領(lǐng)域系統(tǒng)仿真軟件和數(shù)字孿生平臺。能夠做到統(tǒng)領(lǐng)建模、仿真和驗證,并與IIoT物聯(lián)網(wǎng)平臺
2021-12-02 10:29:55

基于DSP Builder的電視導(dǎo)引頭跟蹤控制系統(tǒng)設(shè)計

本文介紹了電視導(dǎo)引頭跟蹤控制系統(tǒng)的工作原理和組成。通過利用基于FPGA 的現(xiàn)代DSP設(shè)計方法,對信號處理電路進行系統(tǒng)模型設(shè)計,功能、時序仿真。最后通過對目標(biāo)信號的現(xiàn)場
2009-08-05 15:05:4924

DSP+FPGA 結(jié)構(gòu)在雷達模擬系統(tǒng)中的應(yīng)用

本文介紹了DSPFPGA 在數(shù)字電子設(shè)計中的優(yōu)勢,并結(jié)合雷達模擬系統(tǒng)的硬件設(shè)計實例,重點闡述了相應(yīng)的硬件與軟件實現(xiàn)方法。關(guān)鍵詞:DSP FPGA 數(shù)字電路設(shè)計雷達模擬系統(tǒng)
2009-08-25 14:33:0115

Matlab/simulink在FPGA設(shè)計中的應(yīng)用

文中首先分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設(shè)計中優(yōu)點,然后結(jié)合FSK 信號的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發(fā)生器模型,以及對FSK 信號發(fā)生器模
2009-08-27 12:07:3587

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:00:57

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:03:19

EP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:05:47

一種基于DSP Builder 的軟件無線電調(diào)制器的設(shè)計與實

一種基于DSP Builder 的軟件無線電調(diào)制器的設(shè)計與實現(xiàn)::針對基于FPGADSP 技術(shù),本文提出了一種基于DSP Builder 的軟件無線電調(diào)制器的設(shè)計方法,在DDS 的理論基礎(chǔ)上,采用DSP Builder
2009-12-14 11:08:0334

DSP Builder Reference Manual

DSP Builder Reference Manual:The blocks in the AltLab library are used to manage design hierarchy
2010-02-16 12:14:2514

基于DSPFPGA的GPS-B碼時統(tǒng)終端系統(tǒng)設(shè)計

介紹了一種基于DSPFPGA的GPS-B碼時統(tǒng)終端系統(tǒng)的設(shè)計方案,提出了一種利用FPGA對IRIG-B碼進行解碼的設(shè)計方法。詳細論述了具體的設(shè)計方案及軟硬件的實現(xiàn)。通過將快速的DSPFPGA相結(jié)
2010-02-24 13:48:4922

FPGA實現(xiàn)DSP應(yīng)用

FPGA實現(xiàn)DSP應(yīng)用 摘要:具有系統(tǒng)級性能的FPGA在半導(dǎo)體工藝的線寬達到深亞微米后更進一步按信號處理的要求改進器件結(jié)構(gòu)和性能,不僅可實現(xiàn)VLSI DSP,且具有系統(tǒng)
2010-04-01 15:39:5414

DSP無線電調(diào)制器的設(shè)計與實現(xiàn)

DSP無線電調(diào)制器的設(shè)計與實現(xiàn) 摘要:針對基于FPGADSP 技術(shù),本文提出了一種基于DSP Builder 的軟件無線電調(diào)制器的設(shè)計方法,在DDS 的理論基礎(chǔ)上,采用DSP Builder
2010-04-01 15:48:4616

基于DSP Builder的星座映射與解映射器設(shè)計

提出了一種基于中國地面數(shù)字電視廣播傳輸標(biāo)準(zhǔn)的星座映射與解映射器的設(shè)計方法。使用DSP Builder的各種模塊搭建系統(tǒng),并利用Signal Compiler生成HDL工程。在完成對所生成工程的優(yōu)化后
2010-07-05 16:08:2318

Intel Agilex? F系列FPGA開發(fā)套件

系統(tǒng)(HPS)來評估SoC的特性及性能。Intel Agilex? F系列FPGA開發(fā)套件提供了一個完整的設(shè)計環(huán)境,其中包括采用PCI Express(PCIe)
2024-02-27 11:51:58

基于DSPFPGA的經(jīng)緯儀控制系統(tǒng)設(shè)計

DSPFPGA組成的伺服控制系統(tǒng)能夠滿足復(fù)雜的控制算法要求。通過對TI公司的DSP控制芯片TMS320F2812和ALTERA公司的FPGA芯片EP1C3T144的功能和特點分析,給出了一種基于DSPFPGA的光電經(jīng)緯儀
2010-11-11 15:57:5635

基于DSP Builder數(shù)字信號處理器的FPGA設(shè)計

針對使用硬件描述語言進行設(shè)計存在的問題,提出一種基于FPGA并采用DSP Builder作為設(shè)計工具的數(shù)字信號處理器設(shè)計方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計流程,設(shè)計了一個12
2010-11-22 16:21:0853

基于DSP Builder的Chirp信號源設(shè)計

基于DSP Builder的Chirp信號源設(shè)計 DSP Builder是Ahera公司提供的一個系統(tǒng)級(或算法級)設(shè)計工具。它架構(gòu)在多個軟件工具之上,并把系統(tǒng)級(算法仿真建模)和RTL級(硬件實現(xiàn))兩
2009-10-04 09:47:111104

基于DSP Builder的16階FIR濾波器實現(xiàn)

基于DSP Builder的16階FIR濾波器實現(xiàn) 0 引 言     FIR數(shù)字濾波器在數(shù)字信號處理的各種應(yīng)用中發(fā)揮著十分重要的作用,它能夠提供理想的線性相位響應(yīng),在
2009-11-26 09:18:51866

基于DSP Builder的DDS設(shè)計及其FPGA實現(xiàn)

基于DSP Builder的DDS設(shè)計及其FPGA實現(xiàn)  直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具
2010-01-14 09:43:551292

淺析DSP智能攝像機發(fā)展的必然方向

淺析DSP智能攝像機發(fā)展的必然方向 (1) 隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,視頻監(jiān)控系統(tǒng)也向智能化發(fā)展,而監(jiān)控用的攝像機也必須智能化。DSP攝像機有普通
2010-03-25 14:23:30979

基于DSPFPGA的全姿態(tài)指引儀的設(shè)計

本文設(shè)計了基于DSPFPGA系統(tǒng)結(jié)構(gòu),采用了軟硬件填充的圖形處理方法,先由DSP軟件完成圖形輪廓生成,然后FPGA硬件圖形處理器根據(jù)圖形輪廓完成耗時的圖形填充,使系統(tǒng)在實時性
2010-07-01 11:02:38988

基于FPGADSP Builder的VGA接口設(shè)計

本文基于DSP Builder的VGA接口設(shè)計方法,對VGA接口時序和系統(tǒng)設(shè)計需求進行了介紹,并在硬件平臺下實現(xiàn)一維與二維信號的顯示。  VGA接口標(biāo)準(zhǔn)  VGA顯
2010-08-03 10:23:401209

DSP Builder設(shè)計基于PLD的數(shù)字信號處理器

摘 要:不斷發(fā)展的DSP技術(shù)迅速地拓寬擴展到了各應(yīng)用領(lǐng)域,但傳統(tǒng)的DSP處理器由于以順序方式工作而數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。本文介紹一種嶄新的基于Matlab與QuartusII的DSP處理器的設(shè)計軟件DSP Builder,詳細介紹了其設(shè)計
2011-02-24 17:19:3444

DSP Builder設(shè)計深入

應(yīng)用MATLAB/DSP Builder可以對多種類型的電子線路模塊或系統(tǒng)進行建模、分析和硬件實現(xiàn),且更擅長于一些較復(fù)雜的功能系統(tǒng),及偏向于高速算法方面的模塊的設(shè)計和實現(xiàn),還能利用HDL LMPORT模塊將HDL文本設(shè)計轉(zhuǎn)變成為DSP Builder元件。 本章將給出一些DSP及數(shù)字
2011-02-28 10:18:0754

DSP Builder下載入口

DSP Builder下載入口
2011-06-14 18:00:20116

DSP Builder7.2 SP3補丁下載

DSP Builder7.2 SP3補丁下載。
2011-06-14 18:02:3249

基于DSP Builder的混沌保密通信研究

本文采用DSP Builder 開發(fā)工具,實現(xiàn)利用混沌信號對通信數(shù)字信號的加密與解密。首先在Simulink里面利用DSP Builder開發(fā)工具建立系統(tǒng)通信模型,采用FM對混沌信號進行差分鍵控形成FM-DCSK信號
2011-09-01 14:35:4928

基于FPGADSP的微小型捷聯(lián)慣導(dǎo)系統(tǒng)的設(shè)計

為滿足導(dǎo)航系統(tǒng)設(shè)計的小型化、實時性要求,本文提出了一種基于FPGA + DSP 的實現(xiàn)方案。該方案的設(shè)計思路是:將FPGA 映射到DSP EMIF 的一段地址空間,并用FPGA 來完成多通道信號的采集; DSP
2011-09-13 14:32:0877

基于DSPFPGA的多軸運動控制系統(tǒng)設(shè)計

提出了一種基于DSPFPGA 的通用型運動控制系統(tǒng)!大大降低了系統(tǒng)成本
2013-09-23 17:49:3759

About DSP Builder

基于fpgadsp開發(fā)教程,供初學(xué)者使用與參考
2015-11-24 14:31:141

Crack_dsp_builder_11.1

dsp builder 11.1的破解文件,親測12和13版也能用
2015-12-24 10:52:4335

采用DSPFPGA直驅(qū)閥用音圈電機驅(qū)動控制系統(tǒng)

采用DSPFPGA直驅(qū)閥用音圈電機驅(qū)動控制系統(tǒng)。
2016-05-04 14:37:0116

基于DSPFPGA技術(shù)的細胞圖像采集系統(tǒng)設(shè)計

基于DSPFPGA技術(shù)的細胞圖像采集系統(tǒng)設(shè)計
2016-08-26 12:57:5215

基于DSPFPGA的多頻聲納采集系統(tǒng)設(shè)計_劉寅

基于DSPFPGA的多頻聲納采集系統(tǒng)設(shè)計_劉寅
2017-03-19 11:45:230

基于FPGADSP網(wǎng)絡(luò)單向時延測量系統(tǒng)設(shè)計與實現(xiàn)_唐旭

基于FPGADSP網(wǎng)絡(luò)單向時延測量系統(tǒng)設(shè)計與實現(xiàn)_唐旭
2017-03-19 11:38:260

基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計_吳雷

基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計_吳雷
2017-03-16 09:28:512

基于DSP_FPGA的LFMCW雷達測距信號處理系統(tǒng)設(shè)計_陳林軍

基于DSP_FPGA的LFMCW雷達測距信號處理系統(tǒng)設(shè)計_陳林軍
2017-03-19 19:07:174

基于FPGADSP的高速圖像處理系統(tǒng)

基于FPGADSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:3119

基于FPGA_DSP的智能車全景視覺系統(tǒng)

基于FPGA_DSP的智能車全景視覺系統(tǒng)
2017-10-19 13:52:037

基于Altera的DSP Builder工具箱的偽隨機序列產(chǎn)生器設(shè)計方法

,說明這種方法在簡化設(shè)計難度、提高設(shè)計速度和靈活性等方面的優(yōu)點和應(yīng)用價值。并提出了其仿真和FPGA實現(xiàn)的基本方法。 關(guān)鍵詞: DSP Builder;m序列;Gold序列;平衡Gold碼 在擴展頻譜通信系統(tǒng)中,偽隨機序列起著十分關(guān)鍵的作用。在直接序列擴頻系統(tǒng)的發(fā)射端,偽隨機序列擴
2017-10-30 10:37:110

基于Matlab/DSP Builder系統(tǒng)實現(xiàn)

。 Altera DSP Builder是一款系統(tǒng)級的設(shè)計工具,依賴于Mathworks公司的數(shù)學(xué)分析工具Matlab/Simulink,可以在Sireulink中進行圖形化設(shè)計和仿真,同時又可以通過signalCompiler把Matlab/Simulink的模型文件(.mdl)轉(zhuǎn)換成相應(yīng)的硬件描述語言VHDL,本文用兩種
2017-10-30 15:39:035

基于DSP Builder的幀同步檢出模型

對幀同步的檢出進行研究,設(shè)計了一種基于DSP Builder的幀同步檢出模型,具體以常用的幀同步碼組巴克碼為例,詳細介紹了該模型的設(shè)計實現(xiàn)方法,通過軟硬件測試驗證,該檢出模型切實可行。
2017-11-13 16:16:553

基于FPGADSP的噴油器霧化粒徑測量系統(tǒng)的設(shè)計

針對噴油器霧化粒徑測量系統(tǒng)實時數(shù)據(jù)處理的特點,將FPGA技術(shù)與DSP技術(shù)相結(jié)合,研究一種基于FPGADSP的電控噴油器粒徑檢測系統(tǒng);為滿足動態(tài)測量的要求,設(shè)計了應(yīng)用高性能的多路開關(guān)和超低輸入偏置電流運放的多通道微電流高速采集板;詳細介紹了檢測系統(tǒng)中基于FPGADSP的軟硬件設(shè)計和工作原理。
2017-12-06 17:03:041728

FPGA+DSP結(jié)構(gòu)的雷達導(dǎo)引頭信號處理系統(tǒng)FPGA的問題解決方案

FPGA+DSP的數(shù)字硬件系統(tǒng)正好結(jié)合了兩者的優(yōu)點,兼顧了速度和靈活性。本文以導(dǎo)引頭信號處理系統(tǒng)為例說明FPGA+DSP系統(tǒng)FPGA的關(guān)鍵技術(shù)。
2019-01-08 08:36:002449

英特爾知識Builder工具包視頻1 -開始

This video shows you how to install the Python* Client and Intel? Knowledge Builder Mobile Data
2018-09-27 05:34:002182

based SmartFusion2 SoC FPGA設(shè)計的System Builder設(shè)計工具

時間 美高森美公司(Microsemi) 宣布SmartFusion 2 SoC FPGA用戶現(xiàn)在可以獲益于其新近發(fā)布的系統(tǒng)創(chuàng)建器(System Builder)設(shè)計工具。System Builder
2018-09-25 09:07:01513

FPGA視頻教程之SOPC builder的詳細基礎(chǔ)知識說明

本文檔的主要內(nèi)容詳細介紹的是FPGA視頻教程之SOPC builder的詳細基礎(chǔ)知識說明。主要目的是:1.在嵌入式系統(tǒng)中使用PLD,2.SOPC Builder 工具,3.SOPC Builder
2019-03-21 16:54:298

基于DSPFPGA的雙饋式風(fēng)力發(fā)電變流器系統(tǒng)設(shè)計淺析

變流器系統(tǒng)。控制系統(tǒng)平臺采用主頻300 MHz的DSP芯片與FPGA共同控制,大大提高了系統(tǒng)的穩(wěn)定性以及實時性??刂?b class="flag-6" style="color: red">系統(tǒng)采用矢量控制技術(shù)和功率閉環(huán)的變速控制策略。最后在自主研發(fā)的2 MW雙饋式風(fēng)電變流器的樣機上進行了實驗和現(xiàn)場試運行,驗證了控制系統(tǒng)的可靠性。
2019-05-20 16:32:371744

基于Dsp Builder的DDS實現(xiàn)及其應(yīng)用總結(jié)

基于Dsp Builder的DDS實現(xiàn)及其應(yīng)用總結(jié)說明。
2021-04-27 09:40:100

基于FPGADSP的機載圖形顯示系統(tǒng)

基于FPGADSP的機載圖形顯示系統(tǒng)
2021-06-08 10:48:0836

基于DSPFPGA的水聲定位系統(tǒng)主控機設(shè)計

電子發(fā)燒友網(wǎng)站提供《基于DSPFPGA的水聲定位系統(tǒng)主控機設(shè)計.pdf》資料免費下載
2023-10-19 10:26:330

已全部加載完成