資料介紹
ADC,Analog-to-Digital Converter的縮寫,指模/數(shù)轉(zhuǎn)換器或者模擬/數(shù)字轉(zhuǎn)換器。是指將連續(xù)變量的模擬信號(hào)轉(zhuǎn)換為離散的數(shù)字信號(hào)的器件。真實(shí)世界的模擬信號(hào),例如溫度、壓力、聲音或者圖像等,需要轉(zhuǎn)換成更容易儲(chǔ)存、處理和發(fā)射的數(shù)字形式。模/數(shù)轉(zhuǎn)換器可以實(shí)現(xiàn)這個(gè)功能,在各種不同的產(chǎn)品中都可以找到它的身影。
多片高速ADC和DAC在閉環(huán)系統(tǒng)中的關(guān)鍵作用
本文討論閉環(huán)系統(tǒng)的關(guān)鍵要素,重點(diǎn)關(guān)注模/數(shù)轉(zhuǎn)換器(ADC)和數(shù)/模轉(zhuǎn)換器(DAC)的關(guān)鍵角色。文章介紹多片高速ADC和DAC作為控制系統(tǒng)核心的關(guān)鍵作用和性能優(yōu)勢(shì)。最后,我們以MAXREFDES32和MAXREFDES71參考設(shè)計(jì)為例,介紹隔離電源和數(shù)據(jù)子系統(tǒng)在工業(yè)閉環(huán)中的應(yīng)用。
PCB層級(jí)中時(shí)序交錯(cuò)式超高速ADC解決方案
本文將探討運(yùn)用時(shí)序交錯(cuò)式類比數(shù)位轉(zhuǎn)換器時(shí)所出現(xiàn)的技術(shù)挑戰(zhàn),并對(duì)此提供實(shí)用的系統(tǒng)設(shè)計(jì)解決方案。本文也將說(shuō)明可以解決目前已知問(wèn)題的創(chuàng)新元件的特色及設(shè)計(jì)技術(shù)。
一種用于高速ADC的采樣保持電源電路的設(shè)計(jì)
本文基于TSMC 0.25μm CMOS工藝,設(shè)計(jì)了一個(gè)具有高增益、高帶寬的OTA,并且利用該OTA構(gòu)造一個(gè)適用于10位,100 MS/s的流水線ADC的采樣保持電路。文章討論了適宜采用的跨導(dǎo)運(yùn)算放大器的結(jié)構(gòu)以及對(duì)其性能產(chǎn)生影響的因素和采樣保持電路的結(jié)構(gòu),最后給出了仿真結(jié)果。
如何挑選一個(gè)高速ADC
高速ADC的性能特性對(duì)整個(gè)信號(hào)處理鏈路的設(shè)計(jì)影響巨大。系統(tǒng)設(shè)計(jì)師在考慮ADC對(duì)基帶影響的同時(shí),還必須考慮對(duì)射頻(RF)和數(shù)字電路系統(tǒng)的影響。由于ADC位于模擬和數(shù)字區(qū)域之間,評(píng)價(jià)和選擇的責(zé)任常常落在系統(tǒng)設(shè)計(jì)師身上,而系統(tǒng)設(shè)計(jì)師并不都是ADC專家。
3GSps超高速ADC系統(tǒng)設(shè)計(jì)解決方案
本文中的參考設(shè)計(jì)將采用ADC083000/B3000。時(shí)鐘源是高速數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中最重要的子電路之一。這是因?yàn)闀r(shí)鐘信號(hào)的定時(shí)精度會(huì)直接影響ADC的動(dòng)態(tài)性能。為了將這種影響最小化,ADC的時(shí)鐘源必須 具有很低的定時(shí)抖動(dòng)或相位噪聲。
減少高速ADC系統(tǒng)中的數(shù)字反饋
本文解釋了數(shù)字反饋,并討論了一種新的創(chuàng)新性 ADC,這種 ADC 內(nèi)置了一些功能,在良好設(shè)計(jì)的布局也許不足以解決問(wèn)題的情況下,這些功能可用來(lái)克服數(shù)字反饋。
副邊變壓器端接提升高速ADC的增益平坦度
本文以MAX1124 (Maxim近期推出的250MHz、10位高IF ADC)為例,討論不同的端接架構(gòu)以及對(duì)高速ADC增益平坦度和動(dòng)態(tài)范圍的影響。
高速ADC電源設(shè)計(jì)方案
本文介紹對(duì)于了解高速ADC電源設(shè)計(jì)至關(guān)重要的各種測(cè)試測(cè)量方法。為了確定轉(zhuǎn)換器對(duì)供電軌噪聲影響的敏感度,以及確定供電軌必須處于何種噪聲水平才能使ADC實(shí)現(xiàn)預(yù)期性能,有兩種測(cè)試十分有用:一般稱為電源抑制比(PSRR)和電源調(diào)制比(PSMR)。
12位高速ADC存儲(chǔ)電路設(shè)計(jì)與實(shí)現(xiàn)
本文詳細(xì)介紹了一種高 速A/D轉(zhuǎn)換芯片AD9225的結(jié)構(gòu)和應(yīng)用,在比較了各種高速數(shù)據(jù)采集系統(tǒng)的存儲(chǔ)方案的基礎(chǔ)上,給出了AD9225與628512存儲(chǔ)器的接口電路。該電路實(shí)際上是高
速ADC與一般RAM接口的縮影。在寫信號(hào)的實(shí)現(xiàn)上,采用了控制邏輯,具有創(chuàng)新性和通用性。
一種用于高速ADC的采樣保持電路的設(shè)計(jì)
本文基于TSMC 0.25μm CMOS工藝,設(shè)計(jì)了一個(gè)具有高增益、高帶寬的OTA,并且利用該OTA構(gòu)造一個(gè)適用于10位,100 MS/s的流水線ADC的采樣保持電路。文章討論了適宜采用的跨導(dǎo)運(yùn)算放大器的結(jié)構(gòu)以及對(duì)其性能產(chǎn)生影響的因素和采樣保持電路的結(jié)構(gòu),最后給出了仿真結(jié)果。
高速ADC設(shè)置共模輸入范圍
輸入共模電壓范圍(Vcm)對(duì)于包含了基帶采樣和高速ADC的通信接收機(jī)設(shè)計(jì)非常重要,尤其是采用直流耦合輸入、單電源供電的低壓電路。對(duì)于單電源供電電路,饋送到放大器和ADC的輸入信號(hào)應(yīng)該偏置在Vcm范圍以內(nèi)的直流電平,能夠消除放大器和ADC設(shè)計(jì)的一大屏障,因?yàn)椴槐卦?V保持低失真和高線性度。
?
多片高速ADC和DAC在閉環(huán)系統(tǒng)中的關(guān)鍵作用
本文討論閉環(huán)系統(tǒng)的關(guān)鍵要素,重點(diǎn)關(guān)注模/數(shù)轉(zhuǎn)換器(ADC)和數(shù)/模轉(zhuǎn)換器(DAC)的關(guān)鍵角色。文章介紹多片高速ADC和DAC作為控制系統(tǒng)核心的關(guān)鍵作用和性能優(yōu)勢(shì)。最后,我們以MAXREFDES32和MAXREFDES71參考設(shè)計(jì)為例,介紹隔離電源和數(shù)據(jù)子系統(tǒng)在工業(yè)閉環(huán)中的應(yīng)用。
PCB層級(jí)中時(shí)序交錯(cuò)式超高速ADC解決方案
本文將探討運(yùn)用時(shí)序交錯(cuò)式類比數(shù)位轉(zhuǎn)換器時(shí)所出現(xiàn)的技術(shù)挑戰(zhàn),并對(duì)此提供實(shí)用的系統(tǒng)設(shè)計(jì)解決方案。本文也將說(shuō)明可以解決目前已知問(wèn)題的創(chuàng)新元件的特色及設(shè)計(jì)技術(shù)。
一種用于高速ADC的采樣保持電源電路的設(shè)計(jì)
本文基于TSMC 0.25μm CMOS工藝,設(shè)計(jì)了一個(gè)具有高增益、高帶寬的OTA,并且利用該OTA構(gòu)造一個(gè)適用于10位,100 MS/s的流水線ADC的采樣保持電路。文章討論了適宜采用的跨導(dǎo)運(yùn)算放大器的結(jié)構(gòu)以及對(duì)其性能產(chǎn)生影響的因素和采樣保持電路的結(jié)構(gòu),最后給出了仿真結(jié)果。
如何挑選一個(gè)高速ADC
高速ADC的性能特性對(duì)整個(gè)信號(hào)處理鏈路的設(shè)計(jì)影響巨大。系統(tǒng)設(shè)計(jì)師在考慮ADC對(duì)基帶影響的同時(shí),還必須考慮對(duì)射頻(RF)和數(shù)字電路系統(tǒng)的影響。由于ADC位于模擬和數(shù)字區(qū)域之間,評(píng)價(jià)和選擇的責(zé)任常常落在系統(tǒng)設(shè)計(jì)師身上,而系統(tǒng)設(shè)計(jì)師并不都是ADC專家。
3GSps超高速ADC系統(tǒng)設(shè)計(jì)解決方案
本文中的參考設(shè)計(jì)將采用ADC083000/B3000。時(shí)鐘源是高速數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中最重要的子電路之一。這是因?yàn)闀r(shí)鐘信號(hào)的定時(shí)精度會(huì)直接影響ADC的動(dòng)態(tài)性能。為了將這種影響最小化,ADC的時(shí)鐘源必須 具有很低的定時(shí)抖動(dòng)或相位噪聲。
減少高速ADC系統(tǒng)中的數(shù)字反饋
本文解釋了數(shù)字反饋,并討論了一種新的創(chuàng)新性 ADC,這種 ADC 內(nèi)置了一些功能,在良好設(shè)計(jì)的布局也許不足以解決問(wèn)題的情況下,這些功能可用來(lái)克服數(shù)字反饋。
副邊變壓器端接提升高速ADC的增益平坦度
本文以MAX1124 (Maxim近期推出的250MHz、10位高IF ADC)為例,討論不同的端接架構(gòu)以及對(duì)高速ADC增益平坦度和動(dòng)態(tài)范圍的影響。
高速ADC電源設(shè)計(jì)方案
本文介紹對(duì)于了解高速ADC電源設(shè)計(jì)至關(guān)重要的各種測(cè)試測(cè)量方法。為了確定轉(zhuǎn)換器對(duì)供電軌噪聲影響的敏感度,以及確定供電軌必須處于何種噪聲水平才能使ADC實(shí)現(xiàn)預(yù)期性能,有兩種測(cè)試十分有用:一般稱為電源抑制比(PSRR)和電源調(diào)制比(PSMR)。
12位高速ADC存儲(chǔ)電路設(shè)計(jì)與實(shí)現(xiàn)
本文詳細(xì)介紹了一種高 速A/D轉(zhuǎn)換芯片AD9225的結(jié)構(gòu)和應(yīng)用,在比較了各種高速數(shù)據(jù)采集系統(tǒng)的存儲(chǔ)方案的基礎(chǔ)上,給出了AD9225與628512存儲(chǔ)器的接口電路。該電路實(shí)際上是高
速ADC與一般RAM接口的縮影。在寫信號(hào)的實(shí)現(xiàn)上,采用了控制邏輯,具有創(chuàng)新性和通用性。
一種用于高速ADC的采樣保持電路的設(shè)計(jì)
本文基于TSMC 0.25μm CMOS工藝,設(shè)計(jì)了一個(gè)具有高增益、高帶寬的OTA,并且利用該OTA構(gòu)造一個(gè)適用于10位,100 MS/s的流水線ADC的采樣保持電路。文章討論了適宜采用的跨導(dǎo)運(yùn)算放大器的結(jié)構(gòu)以及對(duì)其性能產(chǎn)生影響的因素和采樣保持電路的結(jié)構(gòu),最后給出了仿真結(jié)果。
高速ADC設(shè)置共模輸入范圍
輸入共模電壓范圍(Vcm)對(duì)于包含了基帶采樣和高速ADC的通信接收機(jī)設(shè)計(jì)非常重要,尤其是采用直流耦合輸入、單電源供電的低壓電路。對(duì)于單電源供電電路,饋送到放大器和ADC的輸入信號(hào)應(yīng)該偏置在Vcm范圍以內(nèi)的直流電平,能夠消除放大器和ADC設(shè)計(jì)的一大屏障,因?yàn)椴槐卦?V保持低失真和高線性度。
?
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 小信號(hào)放大電路設(shè)計(jì)方案匯總 142次下載
- 基于FPGA芯片的軟硬件平臺(tái)的使用 20次下載
- 基于FPGA的軟硬件協(xié)同實(shí)時(shí)紙病圖像處理系統(tǒng)_齊璐 0次下載
- 9款變頻器設(shè)計(jì)方案,包含完整軟硬件設(shè)計(jì)-深圳市伊瑞軟件技術(shù)有限公 31次下載
- 嵌入式軟硬件協(xié)同設(shè)計(jì)在氣象主采集器中研究 33次下載
- 可測(cè)性DSP軟硬件協(xié)同仿真驗(yàn)證平臺(tái)設(shè)計(jì) 39次下載
- FPGA-SoPC軟硬件協(xié)同設(shè)計(jì) 41次下載
- 基于DSP的OLED顯示器軟硬件設(shè)計(jì)及實(shí)現(xiàn) 86次下載
- 基于軟硬件協(xié)同的AFDX協(xié)議片上系統(tǒng)設(shè)計(jì)
- 面向HDTV應(yīng)用的音頻解碼軟硬件協(xié)同設(shè)計(jì)
- 基于軟硬件協(xié)同設(shè)計(jì)的低功耗生理信號(hào)處理ASIC設(shè)計(jì)
- 基于SOC的USB主設(shè)備的軟硬件協(xié)同驗(yàn)證
- 基于EDA 的嵌入式系統(tǒng)軟硬件劃分方法
- 基于EDA的嵌入式系統(tǒng)軟硬件劃分方法
- 基于SOC 的VC-1解碼器軟硬件協(xié)同設(shè)計(jì)及驗(yàn)證
- KubeCASH:基于軟硬件融合的容器管理平臺(tái) 1378次閱讀
- 基于CW32單片機(jī)做的軟硬件開源項(xiàng)目 1156次閱讀
- 軟硬件融合的概念和內(nèi)涵 1614次閱讀
- 西門子PLC-224XP國(guó)產(chǎn)替代詳細(xì)軟硬件方案 2859次閱讀
- 基于指令級(jí)模擬器加邏輯仿真器實(shí)現(xiàn)協(xié)同驗(yàn)證環(huán)境的搭建 2736次閱讀
- 在DM642開發(fā)評(píng)估板上實(shí)現(xiàn)雙目視覺監(jiān)控系統(tǒng)的軟硬件設(shè)計(jì)方案 1165次閱讀
- 基于PC104與C8051F120的水下機(jī)器人環(huán)境監(jiān)測(cè)系統(tǒng)設(shè)計(jì)方案 2345次閱讀
- 基于自動(dòng)駕駛涉及的軟硬件的簡(jiǎn)單介紹 7627次閱讀
- 引導(dǎo)濾波的軟硬件協(xié)同加速器設(shè)計(jì)與實(shí)現(xiàn) 1561次閱讀
- Board從入門到精通(五):軟硬件協(xié)同設(shè)計(jì) 2192次閱讀
- 高速ADC電源設(shè)計(jì)方案詳細(xì)解析 2224次閱讀
- 基于FPGA的軟硬件協(xié)同仿真加速技術(shù) 5409次閱讀
- 一種嵌入式Web服務(wù)器的設(shè)計(jì)方案 4306次閱讀
- 基于ZigBee與51內(nèi)核的射頻無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)設(shè)計(jì)方案 2910次閱讀
- 基于嵌入式Linux流媒體播放器系統(tǒng)軟硬件解決方案 2838次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1497次下載 | 免費(fèi)
- 2TC358743XBG評(píng)估板參考手冊(cè)
- 1.36 MB | 330次下載 | 免費(fèi)
- 3單片機(jī)典型實(shí)例介紹
- 18.19 MB | 103次下載 | 1 積分
- 4S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 28次下載 | 1 積分
- 5筆記本電腦主板的元件識(shí)別和講解說(shuō)明
- 4.28 MB | 18次下載 | 4 積分
- 6開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 15次下載 | 免費(fèi)
- 79天練會(huì)電子電路識(shí)圖
- 5.91 MB | 6次下載 | 免費(fèi)
- 8100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234314次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33564次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30321次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21540次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537794次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234314次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183278次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論