資料介紹
The CDCM7005 is a high-performance, low phase noise and low skew clock synchronizer that synchronizes a VCXO (voltage controlled crystal oscillator) or VCO (voltage controlled oscillator) frequency to one of the two reference clocks. The programmable pre-divider M and the feedback-dividers N and P give a high flexibility to the frequency ratio of the reference clock to VC(X)
- VC(X)O_IN / PRI_REF = (N x P) / M or
- VC(X)O_IN / SEC_REF = (N x P) / M
VC(X)O_IN clock operates up to 2.2 GHz. Through the selection of external VC(X)O and loop filter components, the PLL loop bandwidth and damping factor can be adjust to meet different system requirements.
The CDCM7005 can lock to one of two reference clock inputs (PRI_REF and SEC_REF), supports frequency hold-over mode and fast-frequency-locking for fail-safe and increased system redundancy. The outputs of the CDCM7005 are user definable and can be any combination of up to five LVPECL outputs or up to 10 LVCMOS outputs. The LVCMOS outputs are arranged in pairs (Y0A:Y0B, Y1A:Y1B, . . .), so that each pair has the same frequency. But each output can be separately inverted and disabled. The built in synchronization latches ensure that all outputs are synchronized for low output skew.
All device settings, like outputs signaling, divider value, input selection, and many more, are programmable by SPI (3-wire serial peripheral interface). SPI allows individually control of the device settings.
The device operates in 3.3-V environment and is characterized for operation from -40°C to 85°C.
- TI網(wǎng)絡同步器支持的同步模式
- 具有EEPROM的LMK05028低抖動雙通道網(wǎng)絡同步器時鐘數(shù)據(jù)表
- LMK05318具有兩個頻域的超低抖動網(wǎng)絡同步器時鐘數(shù)據(jù)表
- CDCM1802時鐘緩沖器數(shù)據(jù)表
- CDCM7005高性能時鐘同步器和抖動消除器數(shù)據(jù)表
- 采用JESD204B的LMK5C33216超低抖動時鐘同步器數(shù)據(jù)表
- CDCE72010十路輸出高性能時鐘同步器、抖動消除器和時鐘分配器數(shù)據(jù)表
- CDCM7005-SP高性能、低相位噪聲和低偏斜時鐘同步器數(shù)據(jù)表
- 毫微微時鐘網(wǎng)絡同步器、抖動衰減器和時鐘發(fā)生器RC32112A 數(shù)據(jù)表
- AD9542:四輸入、五輸出、雙DPLL同步器和自適應時鐘轉(zhuǎn)換器產(chǎn)品手冊
- AD9547:雙/四輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表
- AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表
- AD9546:雙DPLL數(shù)字化時鐘同步器數(shù)據(jù)表
- 基于PLC的變速器同步器測試系統(tǒng)解析 0次下載
- 基于FPGA的幀同步器的設計與仿真 25次下載
- 芯片跨時鐘域設計案例簡析(一) 1134次閱讀
- 解讀同步器構造及工作原理? 8008次閱讀
- 時鐘同步器AD9545能否實現(xiàn)0延時? 1306次閱讀
- 使用DS314xx時鐘同步IC具有1Hz輸入時鐘 1138次閱讀
- 變速器同步器的作用及工作原理? 9107次閱讀
- 基于FPGA芯片實現(xiàn)數(shù)據(jù)時鐘同步設計方案 6830次閱讀
- CDC同步器設計方案:為什么使用異步路徑? 2861次閱讀
- PSO輸出脈沖同步激光器時鐘信號的功能解析 7177次閱讀
- 同步網(wǎng)絡高性能線卡時鐘方案解析 2257次閱讀
- LMK05318網(wǎng)絡同步器時鐘功能介紹 6967次閱讀
- 感應同步器的組成和特點 1w次閱讀
- 基于FPGA的自適應同步器電路設計詳解 2233次閱讀
- 基于FPGA的高精度同步時鐘系統(tǒng)設計 7612次閱讀
- 基于FPGA的通用位同步器設計方案 6140次閱讀
- 傳輸系統(tǒng)中的時鐘同步技術 1975次閱讀
下載排行
本周
- 1PC2596 40V 輸入 150KHz 3A 降壓型電源轉(zhuǎn)換器數(shù)據(jù)手冊
- 2.44 MB | 3次下載 | 免費
- 2臺式主板DDR5內(nèi)存插槽引腳功能表資料
- 0.17 MB | 2次下載 | 5 積分
- 3高壓LED線性驅(qū)動芯片NU517應用規(guī)格書
- 0.61 MB | 2次下載 | 免費
- 4ZYNALOG徴格半導體|ZGAD125S14技術參數(shù)書
- 982.53 KB | 2次下載 | 免費
- 5SM9001電磁爐IGBT驅(qū)動芯片應用原理圖資料
- 0.12 MB | 2次下載 | 1 積分
- 6ZYNALOG徴格半導體|ZGAD125S12技術參數(shù)書
- 920.47 KB | 1次下載 | 免費
- 7APMS系列多通道相參微波信號發(fā)生器
- 1.46 MB | 1次下載 | 免費
- 8微盟/ME原裝正品SOT89 L7135線性恒流LED驅(qū)動電路
- 193.78 KB | 1次下載 | 免費
本月
- 1常用電子元器件集錦
- 1.72 MB | 24495次下載 | 免費
- 2三相逆變主電路的原理圖和PCB資料合集免費下載
- 27.35 MB | 111次下載 | 1 積分
- 3蘋果iphone 11電路原理圖
- 4.98 MB | 17次下載 | 5 積分
- 4運算放大器基本電路中文資料
- 1.30 MB | 16次下載 | 免費
- 5常用電子元器件介紹
- 3.21 MB | 13次下載 | 免費
- 6PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊
- 3.03 MB | 13次下載 | 免費
- 7PC2464具理想二極管的浪涌抑制控制器數(shù)據(jù)手冊
- 4.42 MB | 8次下載 | 免費
- 8PC2466高電壓浪涌抑制器數(shù)據(jù)手冊
- 3.37 MB | 8次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935132次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191401次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183345次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81591次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73816次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65990次下載 | 10 積分
評論