資料介紹
特性
- Two Line Receivers and Eight ('109) or Sixteen ('117) Line Drivers Meet or Exceed the Requirements of ANSI EIA/TIA-644 Standard
- Typical Data Signaling Rates to 400 Mbps or Clock Frequencies to 400 MHz
- Outputs Arranged in Pairs From Each Bank
- Enabling Logic Allows Individual Control of Each Driver Output Pair, Plus All Outputs
- Low-Voltage Differential Signaling With Typical Output Voltage of 350 mV and a 100-說(shuō)明
The SN65LVDS109 and SN65LVDS117 are configured as two identical banks, each bank having one differential line receiver connected to either four ('109) or eight ('117) differential line drivers. The outputs are arranged in pairs having one output from each of the two banks. Individual output enables are provided for each pair of outputs and an additional enable is provided for all outputs.
The line receivers and line drivers implement the electrical characteristics of low-voltage differential signaling (LVDS). LVDS, as specified in EIA/TIA-644, is a data signaling technique that offers low power, low noise emission, high noise immunity, and high switching speeds. (Note: The ultimate rate and distance of data transfer is dependent upon the attenuation characteristics of the media, the noise coupling to the environment, and other system characteristics.
- SN65LVDS179、SN65LVDS180、SN65LVDS050和SN65LVDS051差分線(xiàn)路驅(qū)動(dòng)器和接收器數(shù)據(jù)表
- SN65LVDS109/SN65LVDS117雙4端口和雙8端口LVDS中繼器數(shù)據(jù)表
- 高速差分線(xiàn)路接收器SNx5LVDS32 SN65LVDS3486 SN65LVDS9637數(shù)據(jù)表
- SN65LVDS33.SN65LVDT33.SN65LVDS34.SN65LVDT34高速差分接收器數(shù)據(jù)表
- SN65LVDS100,SN65LVDT100,SN65LV
- SN65LVDS348,SN65LVDT348,SN65LV
- SN55LVDS32,SN65LVDS32,SN65LVDS
- SN55LVDS31,SN65LVDS31,SN65LVDS
- SN65LVDS1050,pdf(High-Speed Di
- SN65LVDS104,SN65LVDS105,pdf(4-
- SN65LVDS1,SN65LVDS2,SN65LVDT2,
- SN65LVDS179-Q1,SN65LVDS180-Q1,
- SN65LVDS179,SN65LVDS180,SN65LV
- SN65LVDS22,SN65LVDM22,pdf(Dual
- SN65LVDS122,SN65LVDT122,pdf(1.
- 電平標(biāo)準(zhǔn)M-LVDS接口學(xué)習(xí)筆記 9869次閱讀
- LVDS信號(hào)的信號(hào)傳輸 1469次閱讀
- LVDS、接口和時(shí)序講解 8941次閱讀
- FPGA與LVDS信號(hào)兼容性分析方法 3961次閱讀
- 基于FPGA的LVDS屏幕接口應(yīng)用 1w次閱讀
- 如何解決FPGA引腳與LVDS信號(hào)相連時(shí)兼容性的問(wèn)題 1.1w次閱讀
- Altera的 LVDS 系統(tǒng)電路板設(shè)計(jì) 3350次閱讀
- 微雪電子SN65VHD230 CAN接口通信模塊簡(jiǎn)介 4019次閱讀
- 飛凌嵌入式RGB轉(zhuǎn)LVDS模塊簡(jiǎn)介 7701次閱讀
- 天嵌科技LVDS轉(zhuǎn)接板-TTL-LVDS轉(zhuǎn)接板規(guī)格 4089次閱讀
- 基于電流隔離模塊的LVDS接口電路設(shè)計(jì) 1361次閱讀
- LVDS與其他幾種邏輯電路的接口設(shè)計(jì) 5837次閱讀
- LVDS器件工作原理淺析 1.1w次閱讀
- 德州儀器推出超小型封裝的LVDS串行/解串器 2873次閱讀
- 基于LVDS的超高速ADC數(shù)據(jù)接收設(shè)計(jì) 7580次閱讀
下載排行
本周
- 1RA4L1硬件手冊(cè)
- 21.89 MB | 2次下載 | 免費(fèi)
- 2RA4L1_SENSOR-V1原理圖
- 754.36 KB | 2次下載 | 免費(fèi)
- 3RA4L1數(shù)據(jù)手冊(cè)
- 1.88 MB | 1次下載 | 免費(fèi)
- 4MPU-6000和MPU-6050產(chǎn)品規(guī)格書(shū)
- 2.27 MB | 次下載 | 免費(fèi)
- 5電子元件FCO-6P-PJ系列超低相噪低抖動(dòng)晶體振蕩器:規(guī)格參數(shù)與應(yīng)用領(lǐng)域介紹
- 3.66 MB | 次下載 | 免費(fèi)
- 6單片機(jī)c語(yǔ)言編程實(shí)例大全
- 0.66 MB | 次下載 | 1 積分
- 7力科示波器技術(shù)特點(diǎn)
- 1.32 MB | 次下載 | 免費(fèi)
- 8DS-AN5V PB00 CN-V1
- 610.46 KB | 次下載 | 免費(fèi)
本月
- 1晶體三極管的電流放大作用詳細(xì)說(shuō)明
- 0.77 MB | 32次下載 | 2 積分
- 2九陽(yáng)豆?jié){機(jī)高清原理圖
- 2.47 MB | 28次下載 | 1 積分
- 3雙極型三極管放大電路的三種基本組態(tài)的學(xué)習(xí)課件免費(fèi)下載
- 4.03 MB | 25次下載 | 1 積分
- 4AIWA HS-J303 MKⅡ維修手冊(cè)
- 22.47 MB | 24次下載 | 10 積分
- 5多級(jí)放大電路的學(xué)習(xí)課件免費(fèi)下載
- 1.81 MB | 21次下載 | 2 積分
- 6AIWA HS-J202/HS-J202M/HS-J800維修手冊(cè)
- 13.60 MB | 16次下載 | 10 積分
- 7人形機(jī)器人電機(jī)驅(qū)動(dòng)和傳感報(bào)告
- 4.27 MB | 13次下載 | 免費(fèi)
- 8Altium Designer元件庫(kù)
- 17.11 MB | 9次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935127次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420063次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191382次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183338次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81586次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73814次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評(píng)論