資料介紹
可編程邏輯器件應(yīng)用設(shè)計技巧100問:1. 么是.scf?
答:SCF文件是MAXPLUSII的仿真文件, 可以在MP2中新建.
2. 用Altera_Cpld作了一個186(主CPU)控制sdram的控制接口, 發(fā)現(xiàn)問題:要使得sdram讀寫正確, 必須把186(主CPU)的clk送給sdram, 而不能把clk經(jīng)cpld的延時送給sdram. 兩者相差僅僅4ns. 而時序通過邏輯分析儀測試沒有問題. 此程序在xilinx器件上沒有問題. 這是怎么回事?
答:建議將所有控制和時鐘信號都從PLD輸出, 因為SDRAM對時鐘偏移(clock skew)很敏感, 而Altera的器件PLL允許對時鐘頻率和相位都進(jìn)行完全控制. 因此, 對于所有使用SDRAM的設(shè)計, Altera的器件PLL必須生成SDRAM時鐘信號.
要利用SDRAM作為數(shù)據(jù)或程序存儲地址來完成設(shè)計, 是采用MegaWizard還是Plug-In Manager來將一個PLL在采用Quartus II軟件的設(shè)計中的頂層示例?可以選擇創(chuàng)建一個新的megafuntion變量, 然后在Plug-In manager中創(chuàng)建ALTCLKLOCK(I/P菜單)變量. 可以將PLL設(shè)置成多個, 或是將輸入劃分開來, 以適應(yīng)設(shè)計需求. 一旦軟件生成PLL, 將其在設(shè)計中示例, 并使用PLL的“Clock”輸出以驅(qū)動CPU時鐘輸入和輸出IP引腳.
3. 在max7000系列中, 只允許有兩個輸出使能信號, 可在設(shè)計中卻存在三個, 每次編譯時出現(xiàn)“device need too many [3/2] output enable signal”. 如果不更換器件(使用的是max7064lc68). 如何解決這個問題?
答:Each of these unique output enables may control a large number of tri-stated signals. For example, you may have 16 bidirectional I/O pins. Each of these pins require an output enable signal. If you group the signals into a 16-bit bus, you can use one output enable to control all of the signals instead of an individual output enable for each signal. (參考譯文:這兩個獨特的輸出使能中每個都可能控制大量三相信號. 例如, 可能有16個雙向I/O引腳. 每個引腳需要一個輸出使能信號. 如果將這些信號一起分組到一個16位總線, 就可以使用一個輸出使能控制所有信號, 而不用每個信號一個輸出使能. )
答:SCF文件是MAXPLUSII的仿真文件, 可以在MP2中新建.
2. 用Altera_Cpld作了一個186(主CPU)控制sdram的控制接口, 發(fā)現(xiàn)問題:要使得sdram讀寫正確, 必須把186(主CPU)的clk送給sdram, 而不能把clk經(jīng)cpld的延時送給sdram. 兩者相差僅僅4ns. 而時序通過邏輯分析儀測試沒有問題. 此程序在xilinx器件上沒有問題. 這是怎么回事?
答:建議將所有控制和時鐘信號都從PLD輸出, 因為SDRAM對時鐘偏移(clock skew)很敏感, 而Altera的器件PLL允許對時鐘頻率和相位都進(jìn)行完全控制. 因此, 對于所有使用SDRAM的設(shè)計, Altera的器件PLL必須生成SDRAM時鐘信號.
要利用SDRAM作為數(shù)據(jù)或程序存儲地址來完成設(shè)計, 是采用MegaWizard還是Plug-In Manager來將一個PLL在采用Quartus II軟件的設(shè)計中的頂層示例?可以選擇創(chuàng)建一個新的megafuntion變量, 然后在Plug-In manager中創(chuàng)建ALTCLKLOCK(I/P菜單)變量. 可以將PLL設(shè)置成多個, 或是將輸入劃分開來, 以適應(yīng)設(shè)計需求. 一旦軟件生成PLL, 將其在設(shè)計中示例, 并使用PLL的“Clock”輸出以驅(qū)動CPU時鐘輸入和輸出IP引腳.
3. 在max7000系列中, 只允許有兩個輸出使能信號, 可在設(shè)計中卻存在三個, 每次編譯時出現(xiàn)“device need too many [3/2] output enable signal”. 如果不更換器件(使用的是max7064lc68). 如何解決這個問題?
答:Each of these unique output enables may control a large number of tri-stated signals. For example, you may have 16 bidirectional I/O pins. Each of these pins require an output enable signal. If you group the signals into a 16-bit bus, you can use one output enable to control all of the signals instead of an individual output enable for each signal. (參考譯文:這兩個獨特的輸出使能中每個都可能控制大量三相信號. 例如, 可能有16個雙向I/O引腳. 每個引腳需要一個輸出使能信號. 如果將這些信號一起分組到一個16位總線, 就可以使用一個輸出使能控制所有信號, 而不用每個信號一個輸出使能. )
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 可編程邏輯器件(書皮) 0次下載
- FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法
- 可編程邏輯器件PLD課件下載 31次下載
- 現(xiàn)場可編程門陣列簡介 76次下載
- PLD可編程邏輯器件的原理詳細(xì)講解 35次下載
- 可編程邏輯器件原理、開發(fā)與應(yīng)用 19次下載
- 數(shù)字電子技術(shù)--可編程邏輯器件 0次下載
- 數(shù)字電子技術(shù)--可編程邏輯器件 0次下載
- 可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用 0次下載
- 可編程邏輯器件學(xué)習(xí)(共10篇文檔) 38次下載
- 第二講 可編程邏輯器件簡介 0次下載
- EDA技術(shù)與應(yīng)用(可編程邏輯器件) 142次下載
- 可編程邏輯器件基礎(chǔ)及應(yīng)用實驗指導(dǎo)書
- 可編程邏輯器件資料 0次下載
- 可編程邏輯器件設(shè)計
- 什么是現(xiàn)場可編程邏輯陣列?它有哪些特點和應(yīng)用? 1050次閱讀
- 可編程片上系統(tǒng)是什么 707次閱讀
- 現(xiàn)場可編程門陣列是什么 2521次閱讀
- 可編程邏輯器件測試方法 1574次閱讀
- 一文詳細(xì)了解可編程邏輯器件(PLD) 8389次閱讀
- 可編程邏輯器件和ASIC對比介紹 2761次閱讀
- 基于可編程邏輯器件和VHDL語言實現(xiàn)信號源的方案設(shè)計 1452次閱讀
- 基于復(fù)雜可編程邏輯器件和VHDL語言實現(xiàn)半整數(shù)分頻器的設(shè)計 1100次閱讀
- 基于FPGA技術(shù)和AD9833芯片實現(xiàn)可編程遙測信號源的設(shè)計 3332次閱讀
- 采用復(fù)雜可編程邏輯器件實現(xiàn)多路信號采集系統(tǒng)的設(shè)計 1527次閱讀
- 可編程邏輯器件改變數(shù)字系統(tǒng)設(shè)計方法 1666次閱讀
- 如何應(yīng)用可編程邏輯器件PLD將高速視頻內(nèi)容連接到視頻播放器 1524次閱讀
- 干貨!使用嵌入式處理器對可編程邏輯器件重編程 1682次閱讀
- 基于可編程邏輯器件ispLSI1032的定向型計算機(jī)硬件EDA的研究 2484次閱讀
- 2016年可編程邏輯頻道最受關(guān)注熱文TOP20 1113次閱讀
下載排行
本周
- 1涂鴉各WiFi模塊原理圖加PCB封裝
- 11.75 MB | 76次下載 | 1 積分
- 2錦銳科技CA51F2 SDK開發(fā)包
- 24.06 MB | 29次下載 | 1 積分
- 3錦銳CA51F005 SDK開發(fā)包
- 19.47 MB | 3次下載 | 1 積分
- 4蘋果iphone 11電路原理圖
- 4.98 MB | 3次下載 | 2 積分
- 5基礎(chǔ)模擬電子電路
- 3.80 MB | 3次下載 | 1 積分
- 6RA-Eco-RA6M4-100PIN-V1.0開發(fā)板資料
- 34.89 MB | 1次下載 | 免費
- 7STM32F3系列、STM32F4系列、STM32L4系列和STM32L4+系列Cortex-M4編程手冊
- 3.32 MB | 1次下載 | 免費
- 8聯(lián)想A820t手機(jī)維修圖紙包括主板原理圖 尾板原理圖 點位圖
- 0.62 MB | 次下載 | 5 積分
本月
- 1AI智能眼鏡產(chǎn)業(yè)鏈分析
- 4.43 MB | 383次下載 | 免費
- 2蘇泊爾電磁爐線路的電路原理圖資料合集
- 2.02 MB | 296次下載 | 5 積分
- 3貼片三極管上的印字與真實名稱的對照表詳細(xì)說明
- 0.50 MB | 94次下載 | 1 積分
- 4長虹液晶電視R-HS310B-5HF01的電源板電路原理圖
- 0.46 MB | 91次下載 | 5 積分
- 5涂鴉各WiFi模塊原理圖加PCB封裝
- 11.75 MB | 76次下載 | 1 積分
- 6錦銳科技CA51F2 SDK開發(fā)包
- 24.06 MB | 29次下載 | 1 積分
- 7AO4803A雙P通道增強(qiáng)型場效應(yīng)晶體管的數(shù)據(jù)手冊
- 0.11 MB | 28次下載 | 2 積分
- 8長虹液晶彩電LS29機(jī)芯的技術(shù)資料說明
- 3.42 MB | 16次下載 | 2 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935127次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191388次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183342次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81588次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費下載
- 0.02 MB | 73815次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論