資料介紹
簡介
SoC設(shè)計(jì)也面臨著一系列的難題和挑戰(zhàn),其中出現(xiàn)的最大挑戰(zhàn)之一是硬核IP模塊集成和驗(yàn)證。隨著技術(shù)的擴(kuò)展,設(shè)計(jì)并集成IP模塊變得越來越難。在深亞微米技術(shù)設(shè)計(jì)中,IR壓降往往會(huì)對功能性造成顯著的影響。
本文介紹了一種新的IR壓降方法,使用這種方法可以帶來非常穩(wěn)健的內(nèi)部電網(wǎng)結(jié)構(gòu)。憑借強(qiáng)大的設(shè)計(jì)技術(shù),該IR壓降方法能帶來出色的硅結(jié)果,單端口高速RAM上的8Kx72切口最低電壓可低至0.52V。
存儲(chǔ)器基本架構(gòu)
存儲(chǔ)器通常包含四個(gè)基本模塊——控制器、解碼器、陣列比特單元和輸入/輸出端。大部分吸收較多電流的大型驅(qū)動(dòng)器都被置于輸入/輸出端、解碼器和控制模塊中。因此,為使各模塊正常運(yùn)作,我們需要確保每個(gè)驅(qū)動(dòng)器有足夠的電壓來保證正常運(yùn)行。

存儲(chǔ)器基本模塊圖圖1:存儲(chǔ)器基本模塊圖
圖字:陣列;解碼器;陣列;輸入/輸出端;控制器;輸入/輸出端
系統(tǒng)芯片存儲(chǔ)器的連接指南
1.一般方法
一般地,存儲(chǔ)器所有者會(huì)以電網(wǎng)的捆扎頻率的形式向設(shè)計(jì)電源連接的SoC設(shè)計(jì)人員提供所有電源軌的指導(dǎo)大綱。捆扎頻率定義了給定電源線上的兩個(gè)連續(xù)金屬帶(一般在頂端金屬)之間的距離。在建造電網(wǎng)時(shí)按照捆扎指導(dǎo)大綱操作,可確保幾乎所有驅(qū)動(dòng)器可獲得足夠的工作電壓,實(shí)現(xiàn)良好的性能。
在圖2中,M4的供電軌是垂直的,應(yīng)與水平的M5相連接。目標(biāo)存儲(chǔ)器中存在著多個(gè)電源域,如VSSA、VDDP、VSS和VDDA等等。

圖2:系統(tǒng)芯片的電源連接結(jié)構(gòu)圖
圖字:要求每個(gè)電源網(wǎng)的金屬5捆扎頻率為50微米;系統(tǒng)芯片級金屬5;存儲(chǔ)器級金屬4;VIA4將金屬5與金屬4相連接
將捆扎頻率作為唯一決定因素會(huì)導(dǎo)致的問題
假設(shè)對于某項(xiàng)特定的技術(shù),規(guī)定了一個(gè)50um的捆扎頻率。也就是說,每隔50um就應(yīng)當(dāng)重復(fù)電源線以確保恰當(dāng)?shù)墓δ芎洼敵?。在這種情況下,只有一個(gè)電源線的驅(qū)動(dòng)(VDD、VSS)是受IR壓降影響最嚴(yán)重的,因此這些裝置可能會(huì)出現(xiàn)異常行為。
在圖3中,分頻器3和分頻器1只分到一根VDD/VSS電源線,因此可能無法獲得足夠的電壓來確保正常的運(yùn)作。此處,分頻器2有多個(gè)電源線,因而可以正常運(yùn)行。
在單塊存儲(chǔ)器中,僅僅使用strapping技術(shù)也許足以確保正常的運(yùn)行。然而,對于多組架構(gòu)的儲(chǔ)存器或較長、較寬的存儲(chǔ)器而言,僅僅使用strapping技術(shù)是不足以實(shí)現(xiàn)IR壓降要求的。因此,在這種情況下,除了strapping之外,我們還需要使用其他方法來幫助我們實(shí)現(xiàn)IR的壓降目標(biāo)。
SoC設(shè)計(jì)也面臨著一系列的難題和挑戰(zhàn),其中出現(xiàn)的最大挑戰(zhàn)之一是硬核IP模塊集成和驗(yàn)證。隨著技術(shù)的擴(kuò)展,設(shè)計(jì)并集成IP模塊變得越來越難。在深亞微米技術(shù)設(shè)計(jì)中,IR壓降往往會(huì)對功能性造成顯著的影響。
本文介紹了一種新的IR壓降方法,使用這種方法可以帶來非常穩(wěn)健的內(nèi)部電網(wǎng)結(jié)構(gòu)。憑借強(qiáng)大的設(shè)計(jì)技術(shù),該IR壓降方法能帶來出色的硅結(jié)果,單端口高速RAM上的8Kx72切口最低電壓可低至0.52V。
存儲(chǔ)器基本架構(gòu)
存儲(chǔ)器通常包含四個(gè)基本模塊——控制器、解碼器、陣列比特單元和輸入/輸出端。大部分吸收較多電流的大型驅(qū)動(dòng)器都被置于輸入/輸出端、解碼器和控制模塊中。因此,為使各模塊正常運(yùn)作,我們需要確保每個(gè)驅(qū)動(dòng)器有足夠的電壓來保證正常運(yùn)行。

存儲(chǔ)器基本模塊圖圖1:存儲(chǔ)器基本模塊圖
圖字:陣列;解碼器;陣列;輸入/輸出端;控制器;輸入/輸出端
系統(tǒng)芯片存儲(chǔ)器的連接指南
1.一般方法
一般地,存儲(chǔ)器所有者會(huì)以電網(wǎng)的捆扎頻率的形式向設(shè)計(jì)電源連接的SoC設(shè)計(jì)人員提供所有電源軌的指導(dǎo)大綱。捆扎頻率定義了給定電源線上的兩個(gè)連續(xù)金屬帶(一般在頂端金屬)之間的距離。在建造電網(wǎng)時(shí)按照捆扎指導(dǎo)大綱操作,可確保幾乎所有驅(qū)動(dòng)器可獲得足夠的工作電壓,實(shí)現(xiàn)良好的性能。
在圖2中,M4的供電軌是垂直的,應(yīng)與水平的M5相連接。目標(biāo)存儲(chǔ)器中存在著多個(gè)電源域,如VSSA、VDDP、VSS和VDDA等等。

圖2:系統(tǒng)芯片的電源連接結(jié)構(gòu)圖
圖字:要求每個(gè)電源網(wǎng)的金屬5捆扎頻率為50微米;系統(tǒng)芯片級金屬5;存儲(chǔ)器級金屬4;VIA4將金屬5與金屬4相連接
將捆扎頻率作為唯一決定因素會(huì)導(dǎo)致的問題
假設(shè)對于某項(xiàng)特定的技術(shù),規(guī)定了一個(gè)50um的捆扎頻率。也就是說,每隔50um就應(yīng)當(dāng)重復(fù)電源線以確保恰當(dāng)?shù)墓δ芎洼敵?。在這種情況下,只有一個(gè)電源線的驅(qū)動(dòng)(VDD、VSS)是受IR壓降影響最嚴(yán)重的,因此這些裝置可能會(huì)出現(xiàn)異常行為。
在圖3中,分頻器3和分頻器1只分到一根VDD/VSS電源線,因此可能無法獲得足夠的電壓來確保正常的運(yùn)作。此處,分頻器2有多個(gè)電源線,因而可以正常運(yùn)行。
在單塊存儲(chǔ)器中,僅僅使用strapping技術(shù)也許足以確保正常的運(yùn)行。然而,對于多組架構(gòu)的儲(chǔ)存器或較長、較寬的存儲(chǔ)器而言,僅僅使用strapping技術(shù)是不足以實(shí)現(xiàn)IR壓降要求的。因此,在這種情況下,除了strapping之外,我們還需要使用其他方法來幫助我們實(shí)現(xiàn)IR的壓降目標(biāo)。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- PLC系統(tǒng)存儲(chǔ)器與用戶存儲(chǔ)器的功能
- 存儲(chǔ)器介紹
- 基于FPGA塊存儲(chǔ)器的多位反轉(zhuǎn)容錯(cuò) 19次下載
- 如何配置存儲(chǔ)器保護(hù)單元(MPU) 13次下載
- 半導(dǎo)體存儲(chǔ)器及其測試 35次下載
- Flash存儲(chǔ)器在MCS-51系統(tǒng)中的應(yīng)用 7次下載
- EEPROM和FLASH存儲(chǔ)器的測試方法詳細(xì)說明 33次下載
- 單片機(jī)存儲(chǔ)器的工作原理和結(jié)構(gòu)與半導(dǎo)體存儲(chǔ)器的分類說明
- SDRAM存儲(chǔ)器相關(guān)資料下載 49次下載
- dsp與外擴(kuò)展存儲(chǔ)器的連接方法 5次下載
- 淺談SoC存儲(chǔ)器的智能電源連接方法 9次下載
- ARM處理器存儲(chǔ)器及存儲(chǔ)器映射I/O 2次下載
- 基于SOC的高性能存儲(chǔ)器控制器設(shè)計(jì) 0次下載
- 基于March算法的存儲(chǔ)器測試控制器設(shè)計(jì)
- 簡單有效的存儲(chǔ)器后備電源
- 內(nèi)存儲(chǔ)器分為隨機(jī)存儲(chǔ)器和什么 1341次閱讀
- 季豐對存儲(chǔ)器芯片的失效分析方法步驟 678次閱讀
- 內(nèi)存儲(chǔ)器與外存儲(chǔ)器的主要區(qū)別 5549次閱讀
- PLC系統(tǒng)的存儲(chǔ)器分類介紹 6768次閱讀
- 汽車SoC嵌入式存儲(chǔ)器的優(yōu)化診斷策略 933次閱讀
- MCP存儲(chǔ)器以及MCP存儲(chǔ)器的應(yīng)用介紹 4842次閱讀
- 半導(dǎo)體存儲(chǔ)器有哪些類型 1.6w次閱讀
- 只讀存儲(chǔ)器有哪些類型及相變存儲(chǔ)器的詳細(xì)介紹 8308次閱讀
- 寄存器和存儲(chǔ)器的區(qū)別 1.5w次閱讀
- 計(jì)算機(jī)的存儲(chǔ)器主要作用_計(jì)算機(jī)的存儲(chǔ)器的分類介紹 1.1w次閱讀
- 多媒體應(yīng)用的數(shù)據(jù)存儲(chǔ)器的各種分配方法 1887次閱讀
- flash存儲(chǔ)器的讀寫原理及次數(shù) 2.1w次閱讀
- FinFET存儲(chǔ)器的設(shè)計(jì)挑戰(zhàn)以及測試和修復(fù)方法 3228次閱讀
- 嵌入式存儲(chǔ)器的設(shè)計(jì)方法和策略 1867次閱讀
- μPSD中存儲(chǔ)器系統(tǒng)的配置 1090次閱讀
下載排行
本周
- 1常用電子元器件集錦
- 1.72 MB | 24490次下載 | 免費(fèi)
- 2PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊
- 3.03 MB | 12次下載 | 免費(fèi)
- 3PC2466高電壓浪涌抑制器數(shù)據(jù)手冊
- 3.37 MB | 8次下載 | 免費(fèi)
- 4ssd1306單片 CMOS OLED/PLED 驅(qū)動(dòng)芯片中文手冊
- 1.66 MB | 5次下載 | 1 積分
- 5PC2596 40V 輸入 150KHz 3A 降壓型電源轉(zhuǎn)換器數(shù)據(jù)手冊
- 2.44 MB | 3次下載 | 免費(fèi)
- 6臺(tái)式主板DDR5內(nèi)存插槽引腳功能表資料
- 0.17 MB | 2次下載 | 5 積分
- 7電子元件FVT-6S電壓控制溫補(bǔ)晶體振蕩器(VCTCXO):2.0×1.6mm封裝規(guī)格及應(yīng)用參數(shù)詳解
- 437.99 KB | 2次下載 | 免費(fèi)
- 8ZYNALOG徴格半導(dǎo)體|ZGAD125S14技術(shù)參數(shù)書
- 982.53 KB | 2次下載 | 免費(fèi)
本月
- 1常用電子元器件集錦
- 1.72 MB | 24490次下載 | 免費(fèi)
- 2三相逆變主電路的原理圖和PCB資料合集免費(fèi)下載
- 27.35 MB | 111次下載 | 1 積分
- 3運(yùn)算放大器基本電路中文資料
- 1.30 MB | 16次下載 | 免費(fèi)
- 4蘋果iphone 11電路原理圖
- 4.98 MB | 12次下載 | 5 積分
- 5常用電子元器件介紹
- 3.21 MB | 12次下載 | 免費(fèi)
- 6PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊
- 3.03 MB | 12次下載 | 免費(fèi)
- 7PC2557正向高壓理想二極管控制電路中文手冊
- 1.80 MB | 8次下載 | 免費(fèi)
- 8PC2559帶反向輸入保掮 理想二極管控制電路中文手冊
- 1.08 MB | 8次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935130次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191390次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183345次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81591次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73816次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65990次下載 | 10 積分
評論