資料介紹
沒有阻抗控制的話,將引發(fā)相當(dāng)大的信號(hào)反射和信號(hào)失真,導(dǎo)致設(shè)計(jì)失敗。常見的信號(hào),如PCI總線、PCI-E總線、USB、以太網(wǎng)、DDR內(nèi)存、LVDS信號(hào)等,均需要進(jìn)行阻抗控制。阻抗控制最終需要通過PCB設(shè)計(jì)實(shí)現(xiàn),對(duì)PCB板工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號(hào)完整性要求去控制走線的阻抗。
不同的走線方式都是可以通過計(jì)算得到對(duì)應(yīng)的阻抗值。
微帶線(microstrip line)
?它由一根帶狀導(dǎo)線與地平面構(gòu)成,中間是電介質(zhì)。如果電介質(zhì)的介電常數(shù)、線的寬度、及其與地平面的距離是可控的,則它的特性阻抗也是可控的,其精確度將在±5%之內(nèi)。
帶狀線(stripline)
帶狀線就是一條置于兩層導(dǎo)電平面之間的電介質(zhì)中間的銅帶。如果線的厚度和寬度,介質(zhì)的介電常數(shù),以及兩層接地平面的距離都是可控的,則線的特性阻抗也是可控的,且精度在10%之內(nèi)。
多層板的結(jié)構(gòu):
為了很好地對(duì)PCB進(jìn)行阻抗控制,首先要了解PCB的結(jié)構(gòu):
通常我們所說的多層板是由芯板和半固化片互相層疊壓合而成的,芯板是一種硬質(zhì)的、有特定厚度的、兩面包銅的板材,是構(gòu)成印制板的基礎(chǔ)材料。而半固化片構(gòu)成所謂的浸潤(rùn)層,起到粘合芯板的作用,雖然也有一定的初始厚度,但是在壓制過程中其厚度會(huì)發(fā)生一些變化。
通常多層板最外面的兩個(gè)介質(zhì)層都是浸潤(rùn)層,在這兩層的外面使用單獨(dú)的銅箔層作為外層銅箔。外層銅箔和內(nèi)層銅箔的原始厚度規(guī)格,一般有0.5OZ、1OZ、2OZ(1OZ約為35um或1.4mil)三種,但經(jīng)過一系列表面處理后,外層銅箔的最終厚度一般會(huì)增加將近1OZ左右。內(nèi)層銅箔即為芯板兩面的包銅,其最終厚度與原始厚度相差很小,但由于蝕刻的原因,一般會(huì)減少幾個(gè)um。
多層板的最外層是阻焊層,就是我們常說的“綠油”,當(dāng)然它也可以是黃色或者其它顏色。阻焊層的厚度一般不太容易準(zhǔn)確確定,在表面無銅箔的區(qū)域比有銅箔的區(qū)域要稍厚一些,但因?yàn)槿鄙倭算~箔的厚度,所以銅箔還是顯得更突出,當(dāng)我們用手指觸摸印制板表面時(shí)就能感覺到。
當(dāng)制作某一特定厚度的印制板時(shí),一方面要求合理地選擇各種材料的參數(shù),另一方面,半固化片最終成型厚度也會(huì)比初始厚度小一些。下面是一個(gè)典型的6層板疊層結(jié)構(gòu):
PCB的參數(shù):
不同的印制板廠,PCB的參數(shù)會(huì)有細(xì)微的差異,通過與電路板廠技術(shù)支持的溝通,得到該廠的一些參數(shù)數(shù)據(jù):
表層銅箔:可以使用的表層銅箔材料厚度有三種:12um、18um和35um。加工完成后的最終厚度大約是44um、50um和67um。
芯板:我們常用的板材是S1141A,標(biāo)準(zhǔn)的FR-4,兩面包銅,可選用的規(guī)格可與廠家聯(lián)系確定。
半固化片:
規(guī)格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),實(shí)際壓制完成后的厚度通常會(huì)比原始值小10-15um左右。同一個(gè)浸潤(rùn)層最多可以使用3個(gè)半固化片,而且3個(gè)半固化片的厚度不能都相同,最少可以只用一個(gè)半固化片,但有的廠家要求必須至少使用兩個(gè)。如果半固化片的厚度不夠,可以把芯板兩面的銅箔蝕刻掉,再在兩面用半固化片粘連,這樣可以實(shí)現(xiàn)較厚的浸潤(rùn)層。
阻焊層:銅箔上面的阻焊層厚度C2≈8-10um,表面無銅箔區(qū)域的阻焊層厚度C1根據(jù)表面銅厚的不同而不同,當(dāng)表面銅厚為45um時(shí)C1≈13-15um,當(dāng)表面銅厚為70um時(shí)C1≈17-18um。
導(dǎo)線橫截面:我們會(huì)以為導(dǎo)線的橫截面是一個(gè)矩形,但實(shí)際上卻是一個(gè)梯形。以TOP層為例,當(dāng)銅箔厚度為1OZ時(shí),梯形的上底邊比下底邊短1MIL。比如線寬5MIL,那么其上底邊約4MIL,下底邊5MIL。上下底邊的差異和銅厚有關(guān),下表是不同情況下梯形上下底的關(guān)系。
??
介電常數(shù):半固化片的介電常數(shù)與厚度有關(guān),下表為不同型號(hào)的半固化片厚度和介電常數(shù)參數(shù):
板材的介電常數(shù)與其所用的樹脂材料有關(guān),F(xiàn)R4板材其介電常數(shù)為4.2—4.7,并且隨著頻率的增加會(huì)減小。
介質(zhì)損耗因數(shù):電介質(zhì)材料在交變電場(chǎng)作用下,由于發(fā)熱而消耗的能量稱之謂介質(zhì)損耗,通常以介質(zhì)損耗因數(shù)tanδ表示。S1141A的典型值為0.015。
能確保加工的最小線寬和線距:4mil/4mil。
阻抗計(jì)算的工具簡(jiǎn)介:
當(dāng)我們了解了多層板的結(jié)構(gòu)并掌握了所需要的參數(shù)后,就可以通過EDA軟件來計(jì)算阻抗??梢允褂?a target='_blank' class='arckwlink_none'>Allegro來計(jì)算,但這里向大家推薦另一個(gè)工具Polar SI9000,這是一個(gè)很好的計(jì)算特征阻抗的工具,現(xiàn)在很多印制板廠都在用這個(gè)軟件。
無論是差分線還是單端線,當(dāng)計(jì)算內(nèi)層信號(hào)的特征阻抗時(shí),你會(huì)發(fā)現(xiàn)Polar SI9000的計(jì)算結(jié)果與Allegro僅存在著微小的差距,這跟一些細(xì)節(jié)上的處理有關(guān),比如說導(dǎo)線橫截面的形狀。但如果是計(jì)算表層信號(hào)的特征阻抗,我建議你選擇Coated模型,而不是Surface模型,因?yàn)檫@類模型考慮了阻焊層的存在,所以結(jié)果會(huì)更準(zhǔn)確。下圖是用Polar SI9000計(jì)算在考慮阻焊層的情況下表層差分線阻抗的部分截圖:
由于阻焊層的厚度不易控制,所以也可以根據(jù)板廠的建議,使用一個(gè)近似的辦法:在Surface模型計(jì)算的結(jié)果上減去一個(gè)特定的值,建議差分阻抗減去8歐姆,單端阻抗減去2歐姆。
差分對(duì)走線的PCB要求
(1)確定走線模式、參數(shù)及阻抗計(jì)算。差分對(duì)走線分外層微帶線差分模式和內(nèi)層帶狀線差分模式兩種,通過合理設(shè)置參數(shù),阻抗可利用相關(guān)阻抗計(jì)算軟件(如POLAR-SI9000)計(jì)算也可利用阻抗計(jì)算公式計(jì)算。
(2)走平行等距線。確定走線線寬及間距,在走線時(shí)要嚴(yán)格按照計(jì)算出的線寬和間距,兩線間距要一直保持不變,也就是要保持平行。平行的方式有兩種: 一種為兩條線走在同一線層(side-by-side),另一種為兩條線走在上下相兩層(over-under)。一般盡量避免使用后者即層間差分信號(hào), 因?yàn)樵赑CB板的實(shí)際加工過程中,由于層疊之間的層壓對(duì)準(zhǔn)精度大大低于同層蝕刻精度,以及層壓過程中的介質(zhì)流失,不能保證差分線的間距等于層間介質(zhì)厚度, 會(huì)造成層間差分對(duì)的差分阻抗變化。困此建議盡量使用同層內(nèi)的差分。
本文轉(zhuǎn)載自網(wǎng)絡(luò),如涉版權(quán)請(qǐng)聯(lián)系我們刪除
(mbbeetchina)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 谷景科普共模電感阻抗值對(duì)應(yīng)用的影響
- PCB特性阻抗計(jì)算工具軟件下載 196次下載
- PCB板控制導(dǎo)線阻抗會(huì)遇到哪些問題?怎么解決?資料下載
- 傳輸線阻抗的由來以及意義資料下載
- 在PCB設(shè)計(jì)中必須注意和消除印制導(dǎo)線阻抗所帶來的影響資料下載
- 為了信號(hào)完整性,如何控制PCB的控制走線阻抗?資料下載
- 探討高頻高速信號(hào)線在PCB的板邊時(shí)會(huì)發(fā)生什么情況?資料下載
- 一塊四層板PCB的層壓和阻抗計(jì)算調(diào)整建議資料下載
- PCB直角走線究竟會(huì)對(duì)信號(hào)傳輸產(chǎn)生多大的影響?資料下載
- PCB設(shè)計(jì):通常的BGA器件如何走線?資料下載
- PCB 阻抗怎么來的?如何計(jì)算?資料下載
- PCB板互連的方式有哪些?資料下載
- PCB布局指南:傳輸線彎角補(bǔ)償資料下載
- PCB LAYOUT的直角走線、差分走線、蛇形線資料下載
- DDR 高速PCB 設(shè)計(jì)走線繞等長(zhǎng)資料下載
- PCB設(shè)計(jì)中阻抗匹配與0歐電阻的作用 919次閱讀
- pcb阻抗計(jì)算模塊介紹 4676次閱讀
- 如何利用EDA軟件對(duì)PCB進(jìn)行阻抗控制 2564次閱讀
- 如何控制PCB走線的阻抗 1.1w次閱讀
- 什么是阻抗控制如何對(duì)PCB進(jìn)行阻抗控制 1.2w次閱讀
- 分析影響PCB阻抗的主要因素和阻抗影響不同程度 2.2w次閱讀
- 基于PCB設(shè)計(jì)的阻抗控制實(shí)現(xiàn) 1640次閱讀
- PCB阻抗設(shè)計(jì)主要類型及影響因素 9251次閱讀
- PCB阻抗匹配設(shè)計(jì)有什么技術(shù)要求?可以使用那些方法設(shè)計(jì)? 1w次閱讀
- 在高速PCB設(shè)計(jì)原理圖設(shè)計(jì)時(shí),如何考慮阻抗匹配問題的詳細(xì)解答 5467次閱讀
- 開關(guān)電源PCB排版的基本要點(diǎn) 5152次閱讀
- 怎樣理解阻抗匹配_pcb阻抗匹配如何計(jì)算 4.3w次閱讀
- 你知道PCB線路板為什么要做阻抗嗎_原因解析 1.5w次閱讀
- PCB阻抗控制解決方案 1229次閱讀
- 縮小阻抗差距,解決PCB傳輸線之SI反射問題 1801次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 3次下載 | 免費(fèi)
- 2AN-1267: 使用ADSP-CM408F ADC控制器的電機(jī)控制反饋采樣時(shí)序
- 1.41MB | 3次下載 | 免費(fèi)
- 3AN158 GD32VW553 Wi-Fi開發(fā)指南
- 1.51MB | 2次下載 | 免費(fèi)
- 4AN148 GD32VW553射頻硬件開發(fā)指南
- 2.07MB | 1次下載 | 免費(fèi)
- 5AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費(fèi)
- 6AN153-用于電源系統(tǒng)管理的Linduino
- 1.38MB | 次下載 | 免費(fèi)
- 7AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費(fèi)
- 8SM2018E 支持可控硅調(diào)光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費(fèi)
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費(fèi)
- 2免費(fèi)開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機(jī)智能手環(huán)心率計(jì)步器體溫顯示設(shè)計(jì)
- 0.10 MB | 130次下載 | 免費(fèi)
- 4使用單片機(jī)實(shí)現(xiàn)七人表決器的程序和仿真資料免費(fèi)下載
- 2.96 MB | 44次下載 | 免費(fèi)
- 5美的電磁爐維修手冊(cè)大全
- 1.56 MB | 24次下載 | 5 積分
- 6如何正確測(cè)試電源的紋波
- 0.36 MB | 18次下載 | 免費(fèi)
- 7感應(yīng)筆電路圖
- 0.06 MB | 10次下載 | 免費(fèi)
- 8萬用表UT58A原理圖
- 0.09 MB | 9次下載 | 5 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評(píng)論