資料介紹
采用IL2E2 TDI CCD 做為傳感器,與計算機構(gòu)成了成像系統(tǒng),并在計算機CRT 上顯示出圖像。主要介紹高速CCD 相機的工作時鐘產(chǎn)生電路的設(shè)計,采用大規(guī)模集成電路FPGA 實現(xiàn)了該工作時鐘驅(qū)動電路,采用AHDL 語言對工作時鐘驅(qū)動電路進行了硬件描述,并利用Max Plus2 軟件對所設(shè)計的工作時鐘驅(qū)動電路進行了仿真,最后對FPGA 器件進行了編程和硬件電路調(diào)試,進而實現(xiàn)了整個CCD 相機的控制。
關(guān)鍵詞: 電荷耦合器件; 時間延遲積分; 現(xiàn)場可編程邏輯陣列
Abstract : An image system is constructed with a PC computer by using IL2E2 TDI CCD sensor. The images are displayed in the CRT of the computer. The design to the timing generator of a high speed CCD camera is mainly described by using FPGA. The hardware description to the timing generator circuits is realized by using the AHDL language. The simulation to the timing generator circuits is made by using Max Plus2 software. Finally ,
after programming a FPGA chip and making the experiment of the circuits , the control of a CCD camera is real2 ized.
Key words : charge coupled device (CCD) ; time delay integration ( TDI) ; fied programable gate arry (FPGA)
關(guān)鍵詞: 電荷耦合器件; 時間延遲積分; 現(xiàn)場可編程邏輯陣列
Abstract : An image system is constructed with a PC computer by using IL2E2 TDI CCD sensor. The images are displayed in the CRT of the computer. The design to the timing generator of a high speed CCD camera is mainly described by using FPGA. The hardware description to the timing generator circuits is realized by using the AHDL language. The simulation to the timing generator circuits is made by using Max Plus2 software. Finally ,
after programming a FPGA chip and making the experiment of the circuits , the control of a CCD camera is real2 ized.
Key words : charge coupled device (CCD) ; time delay integration ( TDI) ; fied programable gate arry (FPGA)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換器的影響
- 時鐘發(fā)生器AD9516-0技術(shù)手冊 8次下載
- AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
- AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
- AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
- AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
- AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
- AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
- AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
- 10GHz擴頻時鐘發(fā)生器的設(shè)計 1次下載
- 雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出 0次下載
- 基于FPGA 的新的DDS+PLL時鐘發(fā)生器
- 如何在FPGA中實現(xiàn)隨機數(shù)發(fā)生器 736次閱讀
- 時鐘合成器和時鐘發(fā)生器的區(qū)別 844次閱讀
- 超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能 730次閱讀
- 評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制 1630次閱讀
- 雙環(huán)路時鐘發(fā)生器清除抖動,提供多個高頻輸出 1312次閱讀
- 一個帶有COB的1Hz時鐘發(fā)生器電路 2589次閱讀
- 采用Altera Cyclone ||系列FPGA實現(xiàn)音頻發(fā)生器的應(yīng)用設(shè)計 3398次閱讀
- 如何選擇合適的時鐘發(fā)生器 3008次閱讀
- 高速任意波形發(fā)生器的原理及硬件設(shè)計方案 7939次閱讀
- 慎重考慮時鐘發(fā)生器的相位噪聲、抖動性能 6553次閱讀
- MCU UPD78F0527的三種系統(tǒng)時鐘 1772次閱讀
- 時鐘發(fā)生器的基本構(gòu)造_時鐘發(fā)生器對主機板的作用 1.1w次閱讀
- 基于FPGA的轉(zhuǎn)移型面陣CCD驅(qū)動電路設(shè)計 3296次閱讀
- 采用FPGA設(shè)計科學級CCD相機時序發(fā)生器 2238次閱讀
- 基于FPGA和PWM的多路信號發(fā)生器設(shè)計 6930次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1490次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 93次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 8基于單片機的紅外風扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論