完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > 可編程邏輯
邏輯器件可分為兩大類 – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種或一組功能 —— 一旦制造完成,就無法改變。
文章:474個 瀏覽:44658次 帖子:71個
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在可編程陣列邏輯PAL(Programmable...
實現(xiàn)可編程邏輯電路可以選擇三種主要的技術,它們有兩種主要的特性:是否可重新編程以及是否易失。我們將介紹三種主要的器件,它們是支持可編程電路的技術基礎: ...
實現(xiàn)可編程邏輯電路可以選擇三種主要的技術,它們有兩種主要的特性:是否可重新編程以及是否易失。我們將介紹三種主要的器件,它們是支持可編程電路的技術基礎: ...
NBTI是指在較高溫度和負偏壓下,pMOS界面處的Si-H鍵斷裂產(chǎn)生界面陷阱,柵氧化層陷阱也會俘獲空穴,這些都會引起pMOS閾值電壓漂移,導致電路因時序...
隨著集成電路工藝進入納米尺度,集成電路制造面臨日益嚴重的挑戰(zhàn)。例如,采用193nm波長光源的亞波長光刻導致硅片圖形嚴重畸變,化學機械拋光工藝導致互連線在...
版圖驗證工具不僅要支持扁平化驗證,而且要支持層次化驗證。扁平化驗證是版圖驗證工具的基礎;層次化驗證充分利用版圖層次,可以有效避免重復報錯和提高處理版圖的...
自從商業(yè)上可行的 FPGA 出現(xiàn)以來,嵌入式設計人員就已經(jīng)實現(xiàn)了異構(gòu)架構(gòu)。最初,F(xiàn)PGA 主要用作處理系統(tǒng)、外設和 I/O 之間接口的粘合邏輯。但隨著 ...
執(zhí)行算法邏輯(加、減、乘、除及復雜的組合運算)優(yōu)化。例如,乘法器有多種實現(xiàn)方式, 相應地會產(chǎn)生多種時序、功耗及面積,如何根據(jù)目標設定選出最合適的結(jié)構(gòu)將對...
現(xiàn)場可編程門陣列 (FPGA) 是數(shù)字 IC(集成電路),使硬件設計工程師能夠根據(jù)他們的要求對定制的數(shù)字邏輯進行編程。術語“現(xiàn)場可編程”意味著IC的數(shù)字...
Xilinx VCU低延時方案和使用PS DP Live video接口來實現(xiàn)PS和PL的視頻數(shù)據(jù)交換達到節(jié)約PL邏輯資源的目的
部分 ZynqUltraScale+MPSoC的可編程邏輯(PL)中包含最新的視頻編碼器/解碼器。這種新型硬化編解碼器能夠訪問來自PL 或PS的視頻和音...
中科億海微神針系列可編程邏輯芯片EQ6GL9具有小尺寸和超低靜態(tài)功耗的顯著優(yōu)勢,最小尺寸為11mm×11mm,最低靜態(tài)電流為2mA,支持塑封和陶封兩種封...
使用PCAM和Display Port添加IP內(nèi)核展示FPGA處理圖像的能力
在這個項目中,我們將探索使用 PCAM(FMC擴展板) 和 Display Port 建立和運行圖像處理。然后,我們可以添加圖像處理 IP 內(nèi)核以進一步...
高效的架構(gòu)和實現(xiàn)應盡可能利用供應商的現(xiàn)有IP核。確定可以在整個體系結(jié)構(gòu)中重用的模塊也是明智的,例如控制算法或通信總線。我的設計中有3個FPGA需要構(gòu)建,...
在計算機與電子產(chǎn)品的世界中,我們習慣于通過兩種截然不同的方法實現(xiàn)計算:硬件以及軟件。計算機硬件,比如專用集成電路(ASIC),為關鍵任務提供了運算快速與...
在我寫的大多數(shù)博客里,都演示或解釋了FPGA/SoC的設計細節(jié)技術。但是這篇文章將有所不同,因為在這里我要提出另外一個問題。
可自定義的片上外設顛覆傳統(tǒng)邏輯,TI助力工程師發(fā)揮創(chuàng)造力
現(xiàn)在,有了 C2000? 微控制器 (MCU) 的可配置邏輯塊 (CLB, Configurable Logic Block),這個愿望已成為現(xiàn)實。
【自適應計算在機器人領域的應用】連載六:自適應計算平臺實現(xiàn)ROS之路
由于機器人行為建立在 ROS 節(jié)點交互的結(jié)果之上,因此用于這個用途的加速器通過從總體上減少 ROS 和 ROS 2 計算圖數(shù)據(jù)流,顯著影響總時延。
用于先進視頻處理解決方案的現(xiàn)場可編程邏輯門陣列(FPGA)產(chǎn)品與技術
機器學習處理器是高密度乘法器陣列,帶有支持多種數(shù)字格式的浮點和整數(shù)MAC模塊。機器學習處理器帶有集成的存儲模塊,可以在不使用任何FPGA資源的情況下執(zhí)行...
現(xiàn)場可編程邏輯門陣列(FPGA)賦能下一代通信和網(wǎng)絡解決方案
5G的興起和數(shù)據(jù)中心的重構(gòu)將更好和更多地集成和應用加速技術,這給通信和網(wǎng)絡設計人員帶來了巨大的壓力,要求他們?nèi)ゴ蛟烀棵肟商幚砗娃D(zhuǎn)發(fā)萬億字節(jié)數(shù)據(jù)的系統(tǒng)。
2020-12-16 標簽:fpga可編程邏輯通信網(wǎng)絡 1765 0
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |